]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/include/asm/arch-davinci/hardware.h
DA8xx: add MMC/SD controller addresses
[karo-tx-uboot.git] / arch / arm / include / asm / arch-davinci / hardware.h
1 /*
2  * Copyright (C) 2007 Sergey Kubushyn <ksi@koi8.net>
3  *
4  * Based on:
5  *
6  * -------------------------------------------------------------------------
7  *
8  *  linux/include/asm-arm/arch-davinci/hardware.h
9  *
10  *  Copyright (C) 2006 Texas Instruments.
11  *
12  *  This program is free software; you can redistribute  it and/or modify it
13  *  under  the terms of  the GNU General  Public License as published by the
14  *  Free Software Foundation;  either version 2 of the  License, or (at your
15  *  option) any later version.
16  *
17  *  THIS  SOFTWARE  IS PROVIDED   ``AS  IS'' AND   ANY  EXPRESS OR IMPLIED
18  *  WARRANTIES,   INCLUDING, BUT NOT  LIMITED  TO, THE IMPLIED WARRANTIES OF
19  *  MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN
20  *  NO  EVENT  SHALL   THE AUTHOR  BE    LIABLE FOR ANY   DIRECT, INDIRECT,
21  *  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
22  *  NOT LIMITED   TO, PROCUREMENT OF  SUBSTITUTE GOODS  OR SERVICES; LOSS OF
23  *  USE, DATA,  OR PROFITS; OR  BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
24  *  ANY THEORY OF LIABILITY, WHETHER IN  CONTRACT, STRICT LIABILITY, OR TORT
25  *  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
26  *  THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
27  *
28  *  You should have received a copy of the  GNU General Public License along
29  *  with this program; if not, write  to the Free Software Foundation, Inc.,
30  *  675 Mass Ave, Cambridge, MA 02139, USA.
31  *
32  */
33 #ifndef __ASM_ARCH_HARDWARE_H
34 #define __ASM_ARCH_HARDWARE_H
35
36 #include <config.h>
37 #include <asm/sizes.h>
38
39 #define REG(addr)       (*(volatile unsigned int *)(addr))
40 #define REG_P(addr)     ((volatile unsigned int *)(addr))
41
42 typedef volatile unsigned int   dv_reg;
43 typedef volatile unsigned int * dv_reg_p;
44
45 /*
46  * Base register addresses
47  *
48  * NOTE:  some of these DM6446-specific addresses DO NOT WORK
49  * on other DaVinci chips.  Double check them before you try
50  * using the addresses ... or PSC module identifiers, etc.
51  */
52 #ifndef CONFIG_SOC_DA8XX
53
54 #define DAVINCI_DMA_3PCC_BASE                   (0x01c00000)
55 #define DAVINCI_DMA_3PTC0_BASE                  (0x01c10000)
56 #define DAVINCI_DMA_3PTC1_BASE                  (0x01c10400)
57 #define DAVINCI_UART0_BASE                      (0x01c20000)
58 #define DAVINCI_UART1_BASE                      (0x01c20400)
59 #define DAVINCI_I2C_BASE                        (0x01c21000)
60 #define DAVINCI_TIMER0_BASE                     (0x01c21400)
61 #define DAVINCI_TIMER1_BASE                     (0x01c21800)
62 #define DAVINCI_WDOG_BASE                       (0x01c21c00)
63 #define DAVINCI_PWM0_BASE                       (0x01c22000)
64 #define DAVINCI_PWM1_BASE                       (0x01c22400)
65 #define DAVINCI_PWM2_BASE                       (0x01c22800)
66 #define DAVINCI_SYSTEM_MODULE_BASE              (0x01c40000)
67 #define DAVINCI_PLL_CNTRL0_BASE                 (0x01c40800)
68 #define DAVINCI_PLL_CNTRL1_BASE                 (0x01c40c00)
69 #define DAVINCI_PWR_SLEEP_CNTRL_BASE            (0x01c41000)
70 #define DAVINCI_ARM_INTC_BASE                   (0x01c48000)
71 #define DAVINCI_USB_OTG_BASE                    (0x01c64000)
72 #define DAVINCI_CFC_ATA_BASE                    (0x01c66000)
73 #define DAVINCI_SPI_BASE                        (0x01c66800)
74 #define DAVINCI_GPIO_BASE                       (0x01c67000)
75 #define DAVINCI_VPSS_REGS_BASE                  (0x01c70000)
76 #if !defined(CONFIG_SOC_DM646X)
77 #define DAVINCI_ASYNC_EMIF_DATA_CE0_BASE        (0x02000000)
78 #define DAVINCI_ASYNC_EMIF_DATA_CE1_BASE        (0x04000000)
79 #define DAVINCI_ASYNC_EMIF_DATA_CE2_BASE        (0x06000000)
80 #define DAVINCI_ASYNC_EMIF_DATA_CE3_BASE        (0x08000000)
81 #endif
82 #define DAVINCI_DDR_BASE                        (0x80000000)
83
84 #ifdef CONFIG_SOC_DM644X
85 #define DAVINCI_UART2_BASE                      0x01c20800
86 #define DAVINCI_UHPI_BASE                       0x01c67800
87 #define DAVINCI_EMAC_CNTRL_REGS_BASE            0x01c80000
88 #define DAVINCI_EMAC_WRAPPER_CNTRL_REGS_BASE    0x01c81000
89 #define DAVINCI_EMAC_WRAPPER_RAM_BASE           0x01c82000
90 #define DAVINCI_MDIO_CNTRL_REGS_BASE            0x01c84000
91 #define DAVINCI_IMCOP_BASE                      0x01cc0000
92 #define DAVINCI_ASYNC_EMIF_CNTRL_BASE           0x01e00000
93 #define DAVINCI_VLYNQ_BASE                      0x01e01000
94 #define DAVINCI_ASP_BASE                        0x01e02000
95 #define DAVINCI_MMC_SD_BASE                     0x01e10000
96 #define DAVINCI_MS_BASE                         0x01e20000
97 #define DAVINCI_VLYNQ_REMOTE_BASE               0x0c000000
98
99 #elif defined(CONFIG_SOC_DM355)
100 #define DAVINCI_MMC_SD1_BASE                    0x01e00000
101 #define DAVINCI_ASP0_BASE                       0x01e02000
102 #define DAVINCI_ASP1_BASE                       0x01e04000
103 #define DAVINCI_UART2_BASE                      0x01e06000
104 #define DAVINCI_ASYNC_EMIF_CNTRL_BASE           0x01e10000
105 #define DAVINCI_MMC_SD0_BASE                    0x01e11000
106
107 #elif defined(CONFIG_SOC_DM365)
108 #define DAVINCI_MMC_SD1_BASE                    0x01d00000
109 #define DAVINCI_ASYNC_EMIF_CNTRL_BASE           0x01d10000
110 #define DAVINCI_MMC_SD0_BASE                    0x01d11000
111
112 #elif defined(CONFIG_SOC_DM646X)
113 #define DAVINCI_ASYNC_EMIF_CNTRL_BASE           0x20008000
114 #define DAVINCI_ASYNC_EMIF_DATA_CE0_BASE        0x42000000
115 #define DAVINCI_ASYNC_EMIF_DATA_CE1_BASE        0x44000000
116 #define DAVINCI_ASYNC_EMIF_DATA_CE2_BASE        0x46000000
117 #define DAVINCI_ASYNC_EMIF_DATA_CE3_BASE        0x48000000
118
119 #endif
120
121 #else /* CONFIG_SOC_DA8XX */
122
123 #define DAVINCI_UART0_BASE                      0x01c42000
124 #define DAVINCI_UART1_BASE                      0x01d0c000
125 #define DAVINCI_UART2_BASE                      0x01d0d000
126 #define DAVINCI_I2C0_BASE                       0x01c22000
127 #define DAVINCI_I2C1_BASE                       0x01e28000
128 #define DAVINCI_TIMER0_BASE                     0x01c20000
129 #define DAVINCI_TIMER1_BASE                     0x01c21000
130 #define DAVINCI_WDOG_BASE                       0x01c21000
131 #define DAVINCI_PLL_CNTRL0_BASE                 0x01c11000
132 #define DAVINCI_PSC0_BASE                       0x01c10000
133 #define DAVINCI_PSC1_BASE                       0x01e27000
134 #define DAVINCI_SPI0_BASE                       0x01c41000
135 #define DAVINCI_USB_OTG_BASE                    0x01e00000
136 #define DAVINCI_SPI1_BASE                       (cpu_is_da830() ? \
137                                                 0x01e12000 : 0x01f0e000)
138 #define DAVINCI_GPIO_BASE                       0x01e26000
139 #define DAVINCI_EMAC_CNTRL_REGS_BASE            0x01e23000
140 #define DAVINCI_EMAC_WRAPPER_CNTRL_REGS_BASE    0x01e22000
141 #define DAVINCI_EMAC_WRAPPER_RAM_BASE           0x01e20000
142 #define DAVINCI_MDIO_CNTRL_REGS_BASE            0x01e24000
143 #define DAVINCI_MMC_SD0_BASE                    0x01c40000
144 #define DAVINCI_MMC_SD1_BASE                    0x01e1b000
145 #define DAVINCI_ASYNC_EMIF_CNTRL_BASE           0x68000000
146 #define DAVINCI_ASYNC_EMIF_DATA_CE0_BASE        0x40000000
147 #define DAVINCI_ASYNC_EMIF_DATA_CE2_BASE        0x60000000
148 #define DAVINCI_ASYNC_EMIF_DATA_CE3_BASE        0x62000000
149 #define DAVINCI_ASYNC_EMIF_DATA_CE4_BASE        0x64000000
150 #define DAVINCI_ASYNC_EMIF_DATA_CE5_BASE        0x66000000
151 #define DAVINCI_DDR_EMIF_CTRL_BASE              0xb0000000
152 #define DAVINCI_DDR_EMIF_DATA_BASE              0xc0000000
153 #define DAVINCI_INTC_BASE                       0xfffee000
154 #define DAVINCI_BOOTCFG_BASE                    0x01c14000
155 #define JTAG_ID_REG                            (DAVINCI_BOOTCFG_BASE + 0x18)
156
157 #define GPIO_BANK2_REG_DIR_ADDR                 (DAVINCI_GPIO_BASE + 0x38)
158 #define GPIO_BANK2_REG_OPDATA_ADDR              (DAVINCI_GPIO_BASE + 0x3c)
159 #define GPIO_BANK2_REG_SET_ADDR                 (DAVINCI_GPIO_BASE + 0x40)
160 #define GPIO_BANK2_REG_CLR_ADDR                 (DAVINCI_GPIO_BASE + 0x44)
161 #endif /* CONFIG_SOC_DA8XX */
162
163 /* Power and Sleep Controller (PSC) Domains */
164 #define DAVINCI_GPSC_ARMDOMAIN          0
165 #define DAVINCI_GPSC_DSPDOMAIN          1
166
167 #ifndef CONFIG_SOC_DA8XX
168
169 #define DAVINCI_LPSC_VPSSMSTR           0
170 #define DAVINCI_LPSC_VPSSSLV            1
171 #define DAVINCI_LPSC_TPCC               2
172 #define DAVINCI_LPSC_TPTC0              3
173 #define DAVINCI_LPSC_TPTC1              4
174 #define DAVINCI_LPSC_EMAC               5
175 #define DAVINCI_LPSC_EMAC_WRAPPER       6
176 #define DAVINCI_LPSC_MDIO               7
177 #define DAVINCI_LPSC_IEEE1394           8
178 #define DAVINCI_LPSC_USB                9
179 #define DAVINCI_LPSC_ATA                10
180 #define DAVINCI_LPSC_VLYNQ              11
181 #define DAVINCI_LPSC_UHPI               12
182 #define DAVINCI_LPSC_DDR_EMIF           13
183 #define DAVINCI_LPSC_AEMIF              14
184 #define DAVINCI_LPSC_MMC_SD             15
185 #define DAVINCI_LPSC_MEMSTICK           16
186 #define DAVINCI_LPSC_McBSP              17
187 #define DAVINCI_LPSC_I2C                18
188 #define DAVINCI_LPSC_UART0              19
189 #define DAVINCI_LPSC_UART1              20
190 #define DAVINCI_LPSC_UART2              21
191 #define DAVINCI_LPSC_SPI                22
192 #define DAVINCI_LPSC_PWM0               23
193 #define DAVINCI_LPSC_PWM1               24
194 #define DAVINCI_LPSC_PWM2               25
195 #define DAVINCI_LPSC_GPIO               26
196 #define DAVINCI_LPSC_TIMER0             27
197 #define DAVINCI_LPSC_TIMER1             28
198 #define DAVINCI_LPSC_TIMER2             29
199 #define DAVINCI_LPSC_SYSTEM_SUBSYS      30
200 #define DAVINCI_LPSC_ARM                31
201 #define DAVINCI_LPSC_SCR2               32
202 #define DAVINCI_LPSC_SCR3               33
203 #define DAVINCI_LPSC_SCR4               34
204 #define DAVINCI_LPSC_CROSSBAR           35
205 #define DAVINCI_LPSC_CFG27              36
206 #define DAVINCI_LPSC_CFG3               37
207 #define DAVINCI_LPSC_CFG5               38
208 #define DAVINCI_LPSC_GEM                39
209 #define DAVINCI_LPSC_IMCOP              40
210
211 #define DAVINCI_DM646X_LPSC_EMAC        14
212 #define DAVINCI_DM646X_LPSC_UART0       26
213 #define DAVINCI_DM646X_LPSC_I2C         31
214 #define DAVINCI_DM646X_LPSC_TIMER0      34
215
216 #else /* CONFIG_SOC_DA8XX */
217
218 enum davinci_lpsc_ids {
219         DAVINCI_LPSC_TPCC = 0,
220         DAVINCI_LPSC_TPTC0,
221         DAVINCI_LPSC_TPTC1,
222         DAVINCI_LPSC_AEMIF,
223         DAVINCI_LPSC_SPI0,
224         DAVINCI_LPSC_MMC_SD,
225         DAVINCI_LPSC_AINTC,
226         DAVINCI_LPSC_ARM_RAM_ROM,
227         DAVINCI_LPSC_SECCTL_KEYMGR,
228         DAVINCI_LPSC_UART0,
229         DAVINCI_LPSC_SCR0,
230         DAVINCI_LPSC_SCR1,
231         DAVINCI_LPSC_SCR2,
232         DAVINCI_LPSC_DMAX,
233         DAVINCI_LPSC_ARM,
234         DAVINCI_LPSC_GEM,
235         /* for LPSCs in PSC1, offset from 32 for differentiation */
236         DAVINCI_LPSC_PSC1_BASE = 32,
237         DAVINCI_LPSC_USB11,
238         DAVINCI_LPSC_USB20,
239         DAVINCI_LPSC_GPIO,
240         DAVINCI_LPSC_UHPI,
241         DAVINCI_LPSC_EMAC,
242         DAVINCI_LPSC_DDR_EMIF,
243         DAVINCI_LPSC_McASP0,
244         DAVINCI_LPSC_McASP1,
245         DAVINCI_LPSC_McASP2,
246         DAVINCI_LPSC_SPI1,
247         DAVINCI_LPSC_I2C1,
248         DAVINCI_LPSC_UART1,
249         DAVINCI_LPSC_UART2,
250         DAVINCI_LPSC_LCDC,
251         DAVINCI_LPSC_ePWM,
252         DAVINCI_LPSC_eCAP,
253         DAVINCI_LPSC_eQEP,
254         DAVINCI_LPSC_SCR_P0,
255         DAVINCI_LPSC_SCR_P1,
256         DAVINCI_LPSC_CR_P3,
257         DAVINCI_LPSC_L3_CBA_RAM
258 };
259
260 #endif /* CONFIG_SOC_DA8XX */
261
262 void lpsc_on(unsigned int id);
263 void dsp_on(void);
264
265 void davinci_enable_uart0(void);
266 void davinci_enable_emac(void);
267 void davinci_enable_i2c(void);
268 void davinci_errata_workarounds(void);
269
270 #ifndef CONFIG_SOC_DA8XX
271
272 /* Some PSC defines */
273 #define PSC_CHP_SHRTSW                  (0x01c40038)
274 #define PSC_GBLCTL                      (0x01c41010)
275 #define PSC_EPCPR                       (0x01c41070)
276 #define PSC_EPCCR                       (0x01c41078)
277 #define PSC_PTCMD                       (0x01c41120)
278 #define PSC_PTSTAT                      (0x01c41128)
279 #define PSC_PDSTAT                      (0x01c41200)
280 #define PSC_PDSTAT1                     (0x01c41204)
281 #define PSC_PDCTL                       (0x01c41300)
282 #define PSC_PDCTL1                      (0x01c41304)
283
284 #define PSC_MDCTL_BASE                  (0x01c41a00)
285 #define PSC_MDSTAT_BASE                 (0x01c41800)
286
287 #define VDD3P3V_PWDN                    (0x01c40048)
288 #define UART0_PWREMU_MGMT               (0x01c20030)
289
290 #define PSC_SILVER_BULLET               (0x01c41a20)
291
292 #else /* CONFIG_SOC_DA8XX */
293
294 #define PSC_PSC0_MODULE_ID_CNT          16
295 #define PSC_PSC1_MODULE_ID_CNT          32
296
297 struct davinci_psc_regs {
298         dv_reg  revid;
299         dv_reg  rsvd0[71];
300         dv_reg  ptcmd;
301         dv_reg  rsvd1;
302         dv_reg  ptstat;
303         dv_reg  rsvd2[437];
304         union {
305                 struct {
306                         dv_reg  mdstat[PSC_PSC0_MODULE_ID_CNT];
307                         dv_reg  rsvd3[112];
308                         dv_reg  mdctl[PSC_PSC0_MODULE_ID_CNT];
309                 } psc0;
310                 struct {
311                         dv_reg  mdstat[PSC_PSC1_MODULE_ID_CNT];
312                         dv_reg  rsvd3[96];
313                         dv_reg  mdctl[PSC_PSC1_MODULE_ID_CNT];
314                 } psc1;
315         };
316 };
317
318 #define davinci_psc0_regs ((struct davinci_psc_regs *)DAVINCI_PSC0_BASE)
319 #define davinci_psc1_regs ((struct davinci_psc_regs *)DAVINCI_PSC1_BASE)
320
321 #endif /* CONFIG_SOC_DA8XX */
322
323 #ifndef CONFIG_SOC_DA8XX
324
325 /* Miscellania... */
326 #define VBPR                            (0x20000020)
327
328 /* NOTE:  system control modules are *highly* chip-specific, both
329  * as to register content (e.g. for muxing) and which registers exist.
330  */
331 #define PINMUX0                         0x01c40000
332 #define PINMUX1                         0x01c40004
333 #define PINMUX2                         0x01c40008
334 #define PINMUX3                         0x01c4000c
335 #define PINMUX4                         0x01c40010
336
337 #else /* CONFIG_SOC_DA8XX */
338
339 struct davinci_pllc_regs {
340         dv_reg  revid;
341         dv_reg  rsvd1[56];
342         dv_reg  rstype;
343         dv_reg  rsvd2[6];
344         dv_reg  pllctl;
345         dv_reg  ocsel;
346         dv_reg  rsvd3[2];
347         dv_reg  pllm;
348         dv_reg  prediv;
349         dv_reg  plldiv1;
350         dv_reg  plldiv2;
351         dv_reg  plldiv3;
352         dv_reg  oscdiv;
353         dv_reg  postdiv;
354         dv_reg  rsvd4[3];
355         dv_reg  pllcmd;
356         dv_reg  pllstat;
357         dv_reg  alnctl;
358         dv_reg  dchange;
359         dv_reg  cken;
360         dv_reg  ckstat;
361         dv_reg  systat;
362         dv_reg  rsvd5[3];
363         dv_reg  plldiv4;
364         dv_reg  plldiv5;
365         dv_reg  plldiv6;
366         dv_reg  plldiv7;
367         dv_reg  rsvd6[32];
368         dv_reg  emucnt0;
369         dv_reg  emucnt1;
370 };
371
372 #define davinci_pllc_regs ((struct davinci_pllc_regs *)DAVINCI_PLL_CNTRL0_BASE)
373 #define DAVINCI_PLLC_DIV_MASK   0x1f
374
375 #define ASYNC3          get_async3_src()
376 #define PLL1_SYSCLK2            ((1 << 16) | 0x2)
377 #define DAVINCI_SPI1_CLKID  (cpu_is_da830() ? 2 : ASYNC3)
378 /* Clock IDs */
379 enum davinci_clk_ids {
380         DAVINCI_SPI0_CLKID = 2,
381         DAVINCI_UART2_CLKID = 2,
382         DAVINCI_MDIO_CLKID = 4,
383         DAVINCI_ARM_CLKID = 6,
384         DAVINCI_PLLM_CLKID = 0xff,
385         DAVINCI_PLLC_CLKID = 0x100,
386         DAVINCI_AUXCLK_CLKID = 0x101
387 };
388
389 int clk_get(enum davinci_clk_ids id);
390
391 /* Boot config */
392 struct davinci_syscfg_regs {
393         dv_reg  revid;
394         dv_reg  rsvd[13];
395         dv_reg  kick0;
396         dv_reg  kick1;
397         dv_reg  rsvd1[56];
398         dv_reg  pinmux[20];
399         dv_reg  suspsrc;
400         dv_reg  chipsig;
401         dv_reg  chipsig_clr;
402         dv_reg  cfgchip0;
403         dv_reg  cfgchip1;
404         dv_reg  cfgchip2;
405         dv_reg  cfgchip3;
406         dv_reg  cfgchip4;
407 };
408
409 #define davinci_syscfg_regs \
410         ((struct davinci_syscfg_regs *)DAVINCI_BOOTCFG_BASE)
411
412 /* Emulation suspend bits */
413 #define DAVINCI_SYSCFG_SUSPSRC_EMAC             (1 << 5)
414 #define DAVINCI_SYSCFG_SUSPSRC_I2C              (1 << 16)
415 #define DAVINCI_SYSCFG_SUSPSRC_SPI0             (1 << 21)
416 #define DAVINCI_SYSCFG_SUSPSRC_SPI1             (1 << 22)
417 #define DAVINCI_SYSCFG_SUSPSRC_UART2            (1 << 20)
418 #define DAVINCI_SYSCFG_SUSPSRC_TIMER0           (1 << 27)
419
420 /* Interrupt controller */
421 struct davinci_aintc_regs {
422         dv_reg  revid;
423         dv_reg  cr;
424         dv_reg  dummy0[2];
425         dv_reg  ger;
426         dv_reg  dummy1[219];
427         dv_reg  ecr1;
428         dv_reg  ecr2;
429         dv_reg  ecr3;
430         dv_reg  dummy2[1117];
431         dv_reg  hier;
432 };
433
434 #define davinci_aintc_regs ((struct davinci_aintc_regs *)DAVINCI_INTC_BASE)
435
436 struct davinci_uart_ctrl_regs {
437         dv_reg  revid1;
438         dv_reg  revid2;
439         dv_reg  pwremu_mgmt;
440         dv_reg  mdr;
441 };
442
443 #define DAVINCI_UART_CTRL_BASE 0x28
444 #define DAVINCI_UART0_CTRL_ADDR (DAVINCI_UART0_BASE + DAVINCI_UART_CTRL_BASE)
445 #define DAVINCI_UART1_CTRL_ADDR (DAVINCI_UART1_BASE + DAVINCI_UART_CTRL_BASE)
446 #define DAVINCI_UART2_CTRL_ADDR (DAVINCI_UART2_BASE + DAVINCI_UART_CTRL_BASE)
447
448 #define davinci_uart0_ctrl_regs \
449         ((struct davinci_uart_ctrl_regs *)DAVINCI_UART0_CTRL_ADDR)
450 #define davinci_uart1_ctrl_regs \
451         ((struct davinci_uart_ctrl_regs *)DAVINCI_UART1_CTRL_ADDR)
452 #define davinci_uart2_ctrl_regs \
453         ((struct davinci_uart_ctrl_regs *)DAVINCI_UART2_CTRL_ADDR)
454
455 /* UART PWREMU_MGMT definitions */
456 #define DAVINCI_UART_PWREMU_MGMT_FREE   (1 << 0)
457 #define DAVINCI_UART_PWREMU_MGMT_URRST  (1 << 13)
458 #define DAVINCI_UART_PWREMU_MGMT_UTRST  (1 << 14)
459
460 static inline int cpu_is_da830(void)
461 {
462         unsigned int jtag_id    = REG(JTAG_ID_REG);
463         unsigned short part_no  = (jtag_id >> 12) & 0xffff;
464
465         return ((part_no == 0xb7df) ? 1 : 0);
466 }
467 static inline int cpu_is_da850(void)
468 {
469         unsigned int jtag_id    = REG(JTAG_ID_REG);
470         unsigned short part_no  = (jtag_id >> 12) & 0xffff;
471
472         return ((part_no == 0xb7d1) ? 1 : 0);
473 }
474
475 static inline int get_async3_src(void)
476 {
477         return (REG(&davinci_syscfg_regs->cfgchip3) & 0x10) ?
478                         PLL1_SYSCLK2 : 2;
479 }
480
481 #endif /* CONFIG_SOC_DA8XX */
482
483 #endif /* __ASM_ARCH_HARDWARE_H */