]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/mips/jz4740/irq.c
43e000aa8a2eba649df4d93f6de32d12ce085ab2
[karo-tx-linux.git] / arch / mips / jz4740 / irq.c
1 /*
2  *  Copyright (C) 2009-2010, Lars-Peter Clausen <lars@metafoo.de>
3  *  JZ4740 platform IRQ support
4  *
5  *  This program is free software; you can redistribute it and/or modify it
6  *  under  the terms of the GNU General  Public License as published by the
7  *  Free Software Foundation;  either version 2 of the License, or (at your
8  *  option) any later version.
9  *
10  *  You should have received a copy of the GNU General Public License along
11  *  with this program; if not, write to the Free Software Foundation, Inc.,
12  *  675 Mass Ave, Cambridge, MA 02139, USA.
13  *
14  */
15
16 #include <linux/errno.h>
17 #include <linux/init.h>
18 #include <linux/types.h>
19 #include <linux/interrupt.h>
20 #include <linux/ioport.h>
21 #include <linux/of_irq.h>
22 #include <linux/timex.h>
23 #include <linux/slab.h>
24 #include <linux/delay.h>
25
26 #include <linux/debugfs.h>
27 #include <linux/seq_file.h>
28
29 #include <asm/io.h>
30
31 #include <asm/mach-jz4740/base.h>
32 #include <asm/mach-jz4740/irq.h>
33
34 #include "irq.h"
35
36 #include "../../drivers/irqchip/irqchip.h"
37
38 static void __iomem *jz_intc_base;
39
40 #define JZ_REG_INTC_STATUS      0x00
41 #define JZ_REG_INTC_MASK        0x04
42 #define JZ_REG_INTC_SET_MASK    0x08
43 #define JZ_REG_INTC_CLEAR_MASK  0x0c
44 #define JZ_REG_INTC_PENDING     0x10
45
46 static irqreturn_t jz4740_cascade(int irq, void *data)
47 {
48         uint32_t irq_reg;
49
50         irq_reg = readl(jz_intc_base + JZ_REG_INTC_PENDING);
51
52         if (irq_reg)
53                 generic_handle_irq(__fls(irq_reg) + JZ4740_IRQ_BASE);
54
55         return IRQ_HANDLED;
56 }
57
58 static void jz4740_irq_set_mask(struct irq_chip_generic *gc, uint32_t mask)
59 {
60         struct irq_chip_regs *regs = &gc->chip_types->regs;
61
62         writel(mask, gc->reg_base + regs->enable);
63         writel(~mask, gc->reg_base + regs->disable);
64 }
65
66 void jz4740_irq_suspend(struct irq_data *data)
67 {
68         struct irq_chip_generic *gc = irq_data_get_irq_chip_data(data);
69         jz4740_irq_set_mask(gc, gc->wake_active);
70 }
71
72 void jz4740_irq_resume(struct irq_data *data)
73 {
74         struct irq_chip_generic *gc = irq_data_get_irq_chip_data(data);
75         jz4740_irq_set_mask(gc, gc->mask_cache);
76 }
77
78 static struct irqaction jz4740_cascade_action = {
79         .handler = jz4740_cascade,
80         .name = "JZ4740 cascade interrupt",
81 };
82
83 static int __init jz4740_intc_of_init(struct device_node *node,
84         struct device_node *parent)
85 {
86         struct irq_chip_generic *gc;
87         struct irq_chip_type *ct;
88
89         jz_intc_base = ioremap(JZ4740_INTC_BASE_ADDR, 0x14);
90
91         /* Mask all irqs */
92         writel(0xffffffff, jz_intc_base + JZ_REG_INTC_SET_MASK);
93
94         gc = irq_alloc_generic_chip("INTC", 1, JZ4740_IRQ_BASE, jz_intc_base,
95                 handle_level_irq);
96
97         gc->wake_enabled = IRQ_MSK(32);
98
99         ct = gc->chip_types;
100         ct->regs.enable = JZ_REG_INTC_CLEAR_MASK;
101         ct->regs.disable = JZ_REG_INTC_SET_MASK;
102         ct->chip.irq_unmask = irq_gc_unmask_enable_reg;
103         ct->chip.irq_mask = irq_gc_mask_disable_reg;
104         ct->chip.irq_mask_ack = irq_gc_mask_disable_reg;
105         ct->chip.irq_set_wake = irq_gc_set_wake;
106         ct->chip.irq_suspend = jz4740_irq_suspend;
107         ct->chip.irq_resume = jz4740_irq_resume;
108
109         irq_setup_generic_chip(gc, IRQ_MSK(32), 0, 0, IRQ_NOPROBE | IRQ_LEVEL);
110
111         setup_irq(2, &jz4740_cascade_action);
112         return 0;
113 }
114 IRQCHIP_DECLARE(jz4740_intc, "ingenic,jz4740-intc", jz4740_intc_of_init);
115
116 #ifdef CONFIG_DEBUG_FS
117
118 static inline void intc_seq_reg(struct seq_file *s, const char *name,
119         unsigned int reg)
120 {
121         seq_printf(s, "%s:\t\t%08x\n", name, readl(jz_intc_base + reg));
122 }
123
124 static int intc_regs_show(struct seq_file *s, void *unused)
125 {
126         intc_seq_reg(s, "Status", JZ_REG_INTC_STATUS);
127         intc_seq_reg(s, "Mask", JZ_REG_INTC_MASK);
128         intc_seq_reg(s, "Pending", JZ_REG_INTC_PENDING);
129
130         return 0;
131 }
132
133 static int intc_regs_open(struct inode *inode, struct file *file)
134 {
135         return single_open(file, intc_regs_show, NULL);
136 }
137
138 static const struct file_operations intc_regs_operations = {
139         .open           = intc_regs_open,
140         .read           = seq_read,
141         .llseek         = seq_lseek,
142         .release        = single_release,
143 };
144
145 static int __init intc_debugfs_init(void)
146 {
147         (void) debugfs_create_file("jz_regs_intc", S_IFREG | S_IRUGO,
148                                 NULL, NULL, &intc_regs_operations);
149         return 0;
150 }
151 subsys_initcall(intc_debugfs_init);
152
153 #endif