]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/x86/mm/pageattr.c
x86, mm: Create slow_virt_to_phys()
[karo-tx-linux.git] / arch / x86 / mm / pageattr.c
1 /*
2  * Copyright 2002 Andi Kleen, SuSE Labs.
3  * Thanks to Ben LaHaise for precious feedback.
4  */
5 #include <linux/highmem.h>
6 #include <linux/bootmem.h>
7 #include <linux/module.h>
8 #include <linux/sched.h>
9 #include <linux/mm.h>
10 #include <linux/interrupt.h>
11 #include <linux/seq_file.h>
12 #include <linux/debugfs.h>
13 #include <linux/pfn.h>
14 #include <linux/percpu.h>
15 #include <linux/gfp.h>
16 #include <linux/pci.h>
17
18 #include <asm/e820.h>
19 #include <asm/processor.h>
20 #include <asm/tlbflush.h>
21 #include <asm/sections.h>
22 #include <asm/setup.h>
23 #include <asm/uaccess.h>
24 #include <asm/pgalloc.h>
25 #include <asm/proto.h>
26 #include <asm/pat.h>
27
28 /*
29  * The current flushing context - we pass it instead of 5 arguments:
30  */
31 struct cpa_data {
32         unsigned long   *vaddr;
33         pgprot_t        mask_set;
34         pgprot_t        mask_clr;
35         int             numpages;
36         int             flags;
37         unsigned long   pfn;
38         unsigned        force_split : 1;
39         int             curpage;
40         struct page     **pages;
41 };
42
43 /*
44  * Serialize cpa() (for !DEBUG_PAGEALLOC which uses large identity mappings)
45  * using cpa_lock. So that we don't allow any other cpu, with stale large tlb
46  * entries change the page attribute in parallel to some other cpu
47  * splitting a large page entry along with changing the attribute.
48  */
49 static DEFINE_SPINLOCK(cpa_lock);
50
51 #define CPA_FLUSHTLB 1
52 #define CPA_ARRAY 2
53 #define CPA_PAGES_ARRAY 4
54
55 #ifdef CONFIG_PROC_FS
56 static unsigned long direct_pages_count[PG_LEVEL_NUM];
57
58 void update_page_count(int level, unsigned long pages)
59 {
60         /* Protect against CPA */
61         spin_lock(&pgd_lock);
62         direct_pages_count[level] += pages;
63         spin_unlock(&pgd_lock);
64 }
65
66 static void split_page_count(int level)
67 {
68         direct_pages_count[level]--;
69         direct_pages_count[level - 1] += PTRS_PER_PTE;
70 }
71
72 void arch_report_meminfo(struct seq_file *m)
73 {
74         seq_printf(m, "DirectMap4k:    %8lu kB\n",
75                         direct_pages_count[PG_LEVEL_4K] << 2);
76 #if defined(CONFIG_X86_64) || defined(CONFIG_X86_PAE)
77         seq_printf(m, "DirectMap2M:    %8lu kB\n",
78                         direct_pages_count[PG_LEVEL_2M] << 11);
79 #else
80         seq_printf(m, "DirectMap4M:    %8lu kB\n",
81                         direct_pages_count[PG_LEVEL_2M] << 12);
82 #endif
83 #ifdef CONFIG_X86_64
84         if (direct_gbpages)
85                 seq_printf(m, "DirectMap1G:    %8lu kB\n",
86                         direct_pages_count[PG_LEVEL_1G] << 20);
87 #endif
88 }
89 #else
90 static inline void split_page_count(int level) { }
91 #endif
92
93 #ifdef CONFIG_X86_64
94
95 static inline unsigned long highmap_start_pfn(void)
96 {
97         return __pa_symbol(_text) >> PAGE_SHIFT;
98 }
99
100 static inline unsigned long highmap_end_pfn(void)
101 {
102         return __pa_symbol(roundup(_brk_end, PMD_SIZE)) >> PAGE_SHIFT;
103 }
104
105 #endif
106
107 #ifdef CONFIG_DEBUG_PAGEALLOC
108 # define debug_pagealloc 1
109 #else
110 # define debug_pagealloc 0
111 #endif
112
113 static inline int
114 within(unsigned long addr, unsigned long start, unsigned long end)
115 {
116         return addr >= start && addr < end;
117 }
118
119 /*
120  * Flushing functions
121  */
122
123 /**
124  * clflush_cache_range - flush a cache range with clflush
125  * @vaddr:      virtual start address
126  * @size:       number of bytes to flush
127  *
128  * clflush is an unordered instruction which needs fencing with mfence
129  * to avoid ordering issues.
130  */
131 void clflush_cache_range(void *vaddr, unsigned int size)
132 {
133         void *vend = vaddr + size - 1;
134
135         mb();
136
137         for (; vaddr < vend; vaddr += boot_cpu_data.x86_clflush_size)
138                 clflush(vaddr);
139         /*
140          * Flush any possible final partial cacheline:
141          */
142         clflush(vend);
143
144         mb();
145 }
146 EXPORT_SYMBOL_GPL(clflush_cache_range);
147
148 static void __cpa_flush_all(void *arg)
149 {
150         unsigned long cache = (unsigned long)arg;
151
152         /*
153          * Flush all to work around Errata in early athlons regarding
154          * large page flushing.
155          */
156         __flush_tlb_all();
157
158         if (cache && boot_cpu_data.x86 >= 4)
159                 wbinvd();
160 }
161
162 static void cpa_flush_all(unsigned long cache)
163 {
164         BUG_ON(irqs_disabled());
165
166         on_each_cpu(__cpa_flush_all, (void *) cache, 1);
167 }
168
169 static void __cpa_flush_range(void *arg)
170 {
171         /*
172          * We could optimize that further and do individual per page
173          * tlb invalidates for a low number of pages. Caveat: we must
174          * flush the high aliases on 64bit as well.
175          */
176         __flush_tlb_all();
177 }
178
179 static void cpa_flush_range(unsigned long start, int numpages, int cache)
180 {
181         unsigned int i, level;
182         unsigned long addr;
183
184         BUG_ON(irqs_disabled());
185         WARN_ON(PAGE_ALIGN(start) != start);
186
187         on_each_cpu(__cpa_flush_range, NULL, 1);
188
189         if (!cache)
190                 return;
191
192         /*
193          * We only need to flush on one CPU,
194          * clflush is a MESI-coherent instruction that
195          * will cause all other CPUs to flush the same
196          * cachelines:
197          */
198         for (i = 0, addr = start; i < numpages; i++, addr += PAGE_SIZE) {
199                 pte_t *pte = lookup_address(addr, &level);
200
201                 /*
202                  * Only flush present addresses:
203                  */
204                 if (pte && (pte_val(*pte) & _PAGE_PRESENT))
205                         clflush_cache_range((void *) addr, PAGE_SIZE);
206         }
207 }
208
209 static void cpa_flush_array(unsigned long *start, int numpages, int cache,
210                             int in_flags, struct page **pages)
211 {
212         unsigned int i, level;
213         unsigned long do_wbinvd = cache && numpages >= 1024; /* 4M threshold */
214
215         BUG_ON(irqs_disabled());
216
217         on_each_cpu(__cpa_flush_all, (void *) do_wbinvd, 1);
218
219         if (!cache || do_wbinvd)
220                 return;
221
222         /*
223          * We only need to flush on one CPU,
224          * clflush is a MESI-coherent instruction that
225          * will cause all other CPUs to flush the same
226          * cachelines:
227          */
228         for (i = 0; i < numpages; i++) {
229                 unsigned long addr;
230                 pte_t *pte;
231
232                 if (in_flags & CPA_PAGES_ARRAY)
233                         addr = (unsigned long)page_address(pages[i]);
234                 else
235                         addr = start[i];
236
237                 pte = lookup_address(addr, &level);
238
239                 /*
240                  * Only flush present addresses:
241                  */
242                 if (pte && (pte_val(*pte) & _PAGE_PRESENT))
243                         clflush_cache_range((void *)addr, PAGE_SIZE);
244         }
245 }
246
247 /*
248  * Certain areas of memory on x86 require very specific protection flags,
249  * for example the BIOS area or kernel text. Callers don't always get this
250  * right (again, ioremap() on BIOS memory is not uncommon) so this function
251  * checks and fixes these known static required protection bits.
252  */
253 static inline pgprot_t static_protections(pgprot_t prot, unsigned long address,
254                                    unsigned long pfn)
255 {
256         pgprot_t forbidden = __pgprot(0);
257
258         /*
259          * The BIOS area between 640k and 1Mb needs to be executable for
260          * PCI BIOS based config access (CONFIG_PCI_GOBIOS) support.
261          */
262 #ifdef CONFIG_PCI_BIOS
263         if (pcibios_enabled && within(pfn, BIOS_BEGIN >> PAGE_SHIFT, BIOS_END >> PAGE_SHIFT))
264                 pgprot_val(forbidden) |= _PAGE_NX;
265 #endif
266
267         /*
268          * The kernel text needs to be executable for obvious reasons
269          * Does not cover __inittext since that is gone later on. On
270          * 64bit we do not enforce !NX on the low mapping
271          */
272         if (within(address, (unsigned long)_text, (unsigned long)_etext))
273                 pgprot_val(forbidden) |= _PAGE_NX;
274
275         /*
276          * The .rodata section needs to be read-only. Using the pfn
277          * catches all aliases.
278          */
279         if (within(pfn, __pa_symbol(__start_rodata) >> PAGE_SHIFT,
280                    __pa_symbol(__end_rodata) >> PAGE_SHIFT))
281                 pgprot_val(forbidden) |= _PAGE_RW;
282
283 #if defined(CONFIG_X86_64) && defined(CONFIG_DEBUG_RODATA)
284         /*
285          * Once the kernel maps the text as RO (kernel_set_to_readonly is set),
286          * kernel text mappings for the large page aligned text, rodata sections
287          * will be always read-only. For the kernel identity mappings covering
288          * the holes caused by this alignment can be anything that user asks.
289          *
290          * This will preserve the large page mappings for kernel text/data
291          * at no extra cost.
292          */
293         if (kernel_set_to_readonly &&
294             within(address, (unsigned long)_text,
295                    (unsigned long)__end_rodata_hpage_align)) {
296                 unsigned int level;
297
298                 /*
299                  * Don't enforce the !RW mapping for the kernel text mapping,
300                  * if the current mapping is already using small page mapping.
301                  * No need to work hard to preserve large page mappings in this
302                  * case.
303                  *
304                  * This also fixes the Linux Xen paravirt guest boot failure
305                  * (because of unexpected read-only mappings for kernel identity
306                  * mappings). In this paravirt guest case, the kernel text
307                  * mapping and the kernel identity mapping share the same
308                  * page-table pages. Thus we can't really use different
309                  * protections for the kernel text and identity mappings. Also,
310                  * these shared mappings are made of small page mappings.
311                  * Thus this don't enforce !RW mapping for small page kernel
312                  * text mapping logic will help Linux Xen parvirt guest boot
313                  * as well.
314                  */
315                 if (lookup_address(address, &level) && (level != PG_LEVEL_4K))
316                         pgprot_val(forbidden) |= _PAGE_RW;
317         }
318 #endif
319
320         prot = __pgprot(pgprot_val(prot) & ~pgprot_val(forbidden));
321
322         return prot;
323 }
324
325 /*
326  * Lookup the page table entry for a virtual address. Return a pointer
327  * to the entry and the level of the mapping.
328  *
329  * Note: We return pud and pmd either when the entry is marked large
330  * or when the present bit is not set. Otherwise we would return a
331  * pointer to a nonexisting mapping.
332  */
333 pte_t *lookup_address(unsigned long address, unsigned int *level)
334 {
335         pgd_t *pgd = pgd_offset_k(address);
336         pud_t *pud;
337         pmd_t *pmd;
338
339         *level = PG_LEVEL_NONE;
340
341         if (pgd_none(*pgd))
342                 return NULL;
343
344         pud = pud_offset(pgd, address);
345         if (pud_none(*pud))
346                 return NULL;
347
348         *level = PG_LEVEL_1G;
349         if (pud_large(*pud) || !pud_present(*pud))
350                 return (pte_t *)pud;
351
352         pmd = pmd_offset(pud, address);
353         if (pmd_none(*pmd))
354                 return NULL;
355
356         *level = PG_LEVEL_2M;
357         if (pmd_large(*pmd) || !pmd_present(*pmd))
358                 return (pte_t *)pmd;
359
360         *level = PG_LEVEL_4K;
361
362         return pte_offset_kernel(pmd, address);
363 }
364 EXPORT_SYMBOL_GPL(lookup_address);
365
366 /*
367  * This is necessary because __pa() does not work on some
368  * kinds of memory, like vmalloc() or the alloc_remap()
369  * areas on 32-bit NUMA systems.  The percpu areas can
370  * end up in this kind of memory, for instance.
371  *
372  * This could be optimized, but it is only intended to be
373  * used at inititalization time, and keeping it
374  * unoptimized should increase the testing coverage for
375  * the more obscure platforms.
376  */
377 phys_addr_t slow_virt_to_phys(void *__virt_addr)
378 {
379         unsigned long virt_addr = (unsigned long)__virt_addr;
380         phys_addr_t phys_addr;
381         unsigned long offset;
382         enum pg_level level;
383         unsigned long psize;
384         unsigned long pmask;
385         pte_t *pte;
386
387         pte = lookup_address(virt_addr, &level);
388         BUG_ON(!pte);
389         psize = page_level_size(level);
390         pmask = page_level_mask(level);
391         offset = virt_addr & ~pmask;
392         phys_addr = pte_pfn(*pte) << PAGE_SHIFT;
393         return (phys_addr | offset);
394 }
395 EXPORT_SYMBOL_GPL(slow_virt_to_phys);
396
397 /*
398  * Set the new pmd in all the pgds we know about:
399  */
400 static void __set_pmd_pte(pte_t *kpte, unsigned long address, pte_t pte)
401 {
402         /* change init_mm */
403         set_pte_atomic(kpte, pte);
404 #ifdef CONFIG_X86_32
405         if (!SHARED_KERNEL_PMD) {
406                 struct page *page;
407
408                 list_for_each_entry(page, &pgd_list, lru) {
409                         pgd_t *pgd;
410                         pud_t *pud;
411                         pmd_t *pmd;
412
413                         pgd = (pgd_t *)page_address(page) + pgd_index(address);
414                         pud = pud_offset(pgd, address);
415                         pmd = pmd_offset(pud, address);
416                         set_pte_atomic((pte_t *)pmd, pte);
417                 }
418         }
419 #endif
420 }
421
422 static int
423 try_preserve_large_page(pte_t *kpte, unsigned long address,
424                         struct cpa_data *cpa)
425 {
426         unsigned long nextpage_addr, numpages, pmask, psize, addr, pfn;
427         pte_t new_pte, old_pte, *tmp;
428         pgprot_t old_prot, new_prot, req_prot;
429         int i, do_split = 1;
430         enum pg_level level;
431
432         if (cpa->force_split)
433                 return 1;
434
435         spin_lock(&pgd_lock);
436         /*
437          * Check for races, another CPU might have split this page
438          * up already:
439          */
440         tmp = lookup_address(address, &level);
441         if (tmp != kpte)
442                 goto out_unlock;
443
444         switch (level) {
445         case PG_LEVEL_2M:
446 #ifdef CONFIG_X86_64
447         case PG_LEVEL_1G:
448 #endif
449                 psize = page_level_size(level);
450                 pmask = page_level_mask(level);
451                 break;
452         default:
453                 do_split = -EINVAL;
454                 goto out_unlock;
455         }
456
457         /*
458          * Calculate the number of pages, which fit into this large
459          * page starting at address:
460          */
461         nextpage_addr = (address + psize) & pmask;
462         numpages = (nextpage_addr - address) >> PAGE_SHIFT;
463         if (numpages < cpa->numpages)
464                 cpa->numpages = numpages;
465
466         /*
467          * We are safe now. Check whether the new pgprot is the same:
468          */
469         old_pte = *kpte;
470         old_prot = new_prot = req_prot = pte_pgprot(old_pte);
471
472         pgprot_val(req_prot) &= ~pgprot_val(cpa->mask_clr);
473         pgprot_val(req_prot) |= pgprot_val(cpa->mask_set);
474
475         /*
476          * old_pte points to the large page base address. So we need
477          * to add the offset of the virtual address:
478          */
479         pfn = pte_pfn(old_pte) + ((address & (psize - 1)) >> PAGE_SHIFT);
480         cpa->pfn = pfn;
481
482         new_prot = static_protections(req_prot, address, pfn);
483
484         /*
485          * We need to check the full range, whether
486          * static_protection() requires a different pgprot for one of
487          * the pages in the range we try to preserve:
488          */
489         addr = address & pmask;
490         pfn = pte_pfn(old_pte);
491         for (i = 0; i < (psize >> PAGE_SHIFT); i++, addr += PAGE_SIZE, pfn++) {
492                 pgprot_t chk_prot = static_protections(req_prot, addr, pfn);
493
494                 if (pgprot_val(chk_prot) != pgprot_val(new_prot))
495                         goto out_unlock;
496         }
497
498         /*
499          * If there are no changes, return. maxpages has been updated
500          * above:
501          */
502         if (pgprot_val(new_prot) == pgprot_val(old_prot)) {
503                 do_split = 0;
504                 goto out_unlock;
505         }
506
507         /*
508          * We need to change the attributes. Check, whether we can
509          * change the large page in one go. We request a split, when
510          * the address is not aligned and the number of pages is
511          * smaller than the number of pages in the large page. Note
512          * that we limited the number of possible pages already to
513          * the number of pages in the large page.
514          */
515         if (address == (address & pmask) && cpa->numpages == (psize >> PAGE_SHIFT)) {
516                 /*
517                  * The address is aligned and the number of pages
518                  * covers the full page.
519                  */
520                 new_pte = pfn_pte(pte_pfn(old_pte), canon_pgprot(new_prot));
521                 __set_pmd_pte(kpte, address, new_pte);
522                 cpa->flags |= CPA_FLUSHTLB;
523                 do_split = 0;
524         }
525
526 out_unlock:
527         spin_unlock(&pgd_lock);
528
529         return do_split;
530 }
531
532 static int split_large_page(pte_t *kpte, unsigned long address)
533 {
534         unsigned long pfn, pfninc = 1;
535         unsigned int i, level;
536         pte_t *pbase, *tmp;
537         pgprot_t ref_prot;
538         struct page *base;
539
540         if (!debug_pagealloc)
541                 spin_unlock(&cpa_lock);
542         base = alloc_pages(GFP_KERNEL | __GFP_NOTRACK, 0);
543         if (!debug_pagealloc)
544                 spin_lock(&cpa_lock);
545         if (!base)
546                 return -ENOMEM;
547
548         spin_lock(&pgd_lock);
549         /*
550          * Check for races, another CPU might have split this page
551          * up for us already:
552          */
553         tmp = lookup_address(address, &level);
554         if (tmp != kpte)
555                 goto out_unlock;
556
557         pbase = (pte_t *)page_address(base);
558         paravirt_alloc_pte(&init_mm, page_to_pfn(base));
559         ref_prot = pte_pgprot(pte_clrhuge(*kpte));
560         /*
561          * If we ever want to utilize the PAT bit, we need to
562          * update this function to make sure it's converted from
563          * bit 12 to bit 7 when we cross from the 2MB level to
564          * the 4K level:
565          */
566         WARN_ON_ONCE(pgprot_val(ref_prot) & _PAGE_PAT_LARGE);
567
568 #ifdef CONFIG_X86_64
569         if (level == PG_LEVEL_1G) {
570                 pfninc = PMD_PAGE_SIZE >> PAGE_SHIFT;
571                 pgprot_val(ref_prot) |= _PAGE_PSE;
572         }
573 #endif
574
575         /*
576          * Get the target pfn from the original entry:
577          */
578         pfn = pte_pfn(*kpte);
579         for (i = 0; i < PTRS_PER_PTE; i++, pfn += pfninc)
580                 set_pte(&pbase[i], pfn_pte(pfn, ref_prot));
581
582         if (address >= (unsigned long)__va(0) &&
583                 address < (unsigned long)__va(max_low_pfn_mapped << PAGE_SHIFT))
584                 split_page_count(level);
585
586 #ifdef CONFIG_X86_64
587         if (address >= (unsigned long)__va(1UL<<32) &&
588                 address < (unsigned long)__va(max_pfn_mapped << PAGE_SHIFT))
589                 split_page_count(level);
590 #endif
591
592         /*
593          * Install the new, split up pagetable.
594          *
595          * We use the standard kernel pagetable protections for the new
596          * pagetable protections, the actual ptes set above control the
597          * primary protection behavior:
598          */
599         __set_pmd_pte(kpte, address, mk_pte(base, __pgprot(_KERNPG_TABLE)));
600
601         /*
602          * Intel Atom errata AAH41 workaround.
603          *
604          * The real fix should be in hw or in a microcode update, but
605          * we also probabilistically try to reduce the window of having
606          * a large TLB mixed with 4K TLBs while instruction fetches are
607          * going on.
608          */
609         __flush_tlb_all();
610
611         base = NULL;
612
613 out_unlock:
614         /*
615          * If we dropped out via the lookup_address check under
616          * pgd_lock then stick the page back into the pool:
617          */
618         if (base)
619                 __free_page(base);
620         spin_unlock(&pgd_lock);
621
622         return 0;
623 }
624
625 static int __cpa_process_fault(struct cpa_data *cpa, unsigned long vaddr,
626                                int primary)
627 {
628         /*
629          * Ignore all non primary paths.
630          */
631         if (!primary)
632                 return 0;
633
634         /*
635          * Ignore the NULL PTE for kernel identity mapping, as it is expected
636          * to have holes.
637          * Also set numpages to '1' indicating that we processed cpa req for
638          * one virtual address page and its pfn. TBD: numpages can be set based
639          * on the initial value and the level returned by lookup_address().
640          */
641         if (within(vaddr, PAGE_OFFSET,
642                    PAGE_OFFSET + (max_pfn_mapped << PAGE_SHIFT))) {
643                 cpa->numpages = 1;
644                 cpa->pfn = __pa(vaddr) >> PAGE_SHIFT;
645                 return 0;
646         } else {
647                 WARN(1, KERN_WARNING "CPA: called for zero pte. "
648                         "vaddr = %lx cpa->vaddr = %lx\n", vaddr,
649                         *cpa->vaddr);
650
651                 return -EFAULT;
652         }
653 }
654
655 static int __change_page_attr(struct cpa_data *cpa, int primary)
656 {
657         unsigned long address;
658         int do_split, err;
659         unsigned int level;
660         pte_t *kpte, old_pte;
661
662         if (cpa->flags & CPA_PAGES_ARRAY) {
663                 struct page *page = cpa->pages[cpa->curpage];
664                 if (unlikely(PageHighMem(page)))
665                         return 0;
666                 address = (unsigned long)page_address(page);
667         } else if (cpa->flags & CPA_ARRAY)
668                 address = cpa->vaddr[cpa->curpage];
669         else
670                 address = *cpa->vaddr;
671 repeat:
672         kpte = lookup_address(address, &level);
673         if (!kpte)
674                 return __cpa_process_fault(cpa, address, primary);
675
676         old_pte = *kpte;
677         if (!pte_val(old_pte))
678                 return __cpa_process_fault(cpa, address, primary);
679
680         if (level == PG_LEVEL_4K) {
681                 pte_t new_pte;
682                 pgprot_t new_prot = pte_pgprot(old_pte);
683                 unsigned long pfn = pte_pfn(old_pte);
684
685                 pgprot_val(new_prot) &= ~pgprot_val(cpa->mask_clr);
686                 pgprot_val(new_prot) |= pgprot_val(cpa->mask_set);
687
688                 new_prot = static_protections(new_prot, address, pfn);
689
690                 /*
691                  * We need to keep the pfn from the existing PTE,
692                  * after all we're only going to change it's attributes
693                  * not the memory it points to
694                  */
695                 new_pte = pfn_pte(pfn, canon_pgprot(new_prot));
696                 cpa->pfn = pfn;
697                 /*
698                  * Do we really change anything ?
699                  */
700                 if (pte_val(old_pte) != pte_val(new_pte)) {
701                         set_pte_atomic(kpte, new_pte);
702                         cpa->flags |= CPA_FLUSHTLB;
703                 }
704                 cpa->numpages = 1;
705                 return 0;
706         }
707
708         /*
709          * Check, whether we can keep the large page intact
710          * and just change the pte:
711          */
712         do_split = try_preserve_large_page(kpte, address, cpa);
713         /*
714          * When the range fits into the existing large page,
715          * return. cp->numpages and cpa->tlbflush have been updated in
716          * try_large_page:
717          */
718         if (do_split <= 0)
719                 return do_split;
720
721         /*
722          * We have to split the large page:
723          */
724         err = split_large_page(kpte, address);
725         if (!err) {
726                 /*
727                  * Do a global flush tlb after splitting the large page
728                  * and before we do the actual change page attribute in the PTE.
729                  *
730                  * With out this, we violate the TLB application note, that says
731                  * "The TLBs may contain both ordinary and large-page
732                  *  translations for a 4-KByte range of linear addresses. This
733                  *  may occur if software modifies the paging structures so that
734                  *  the page size used for the address range changes. If the two
735                  *  translations differ with respect to page frame or attributes
736                  *  (e.g., permissions), processor behavior is undefined and may
737                  *  be implementation-specific."
738                  *
739                  * We do this global tlb flush inside the cpa_lock, so that we
740                  * don't allow any other cpu, with stale tlb entries change the
741                  * page attribute in parallel, that also falls into the
742                  * just split large page entry.
743                  */
744                 flush_tlb_all();
745                 goto repeat;
746         }
747
748         return err;
749 }
750
751 static int __change_page_attr_set_clr(struct cpa_data *cpa, int checkalias);
752
753 static int cpa_process_alias(struct cpa_data *cpa)
754 {
755         struct cpa_data alias_cpa;
756         unsigned long laddr = (unsigned long)__va(cpa->pfn << PAGE_SHIFT);
757         unsigned long vaddr;
758         int ret;
759
760         if (cpa->pfn >= max_pfn_mapped)
761                 return 0;
762
763 #ifdef CONFIG_X86_64
764         if (cpa->pfn >= max_low_pfn_mapped && cpa->pfn < (1UL<<(32-PAGE_SHIFT)))
765                 return 0;
766 #endif
767         /*
768          * No need to redo, when the primary call touched the direct
769          * mapping already:
770          */
771         if (cpa->flags & CPA_PAGES_ARRAY) {
772                 struct page *page = cpa->pages[cpa->curpage];
773                 if (unlikely(PageHighMem(page)))
774                         return 0;
775                 vaddr = (unsigned long)page_address(page);
776         } else if (cpa->flags & CPA_ARRAY)
777                 vaddr = cpa->vaddr[cpa->curpage];
778         else
779                 vaddr = *cpa->vaddr;
780
781         if (!(within(vaddr, PAGE_OFFSET,
782                     PAGE_OFFSET + (max_pfn_mapped << PAGE_SHIFT)))) {
783
784                 alias_cpa = *cpa;
785                 alias_cpa.vaddr = &laddr;
786                 alias_cpa.flags &= ~(CPA_PAGES_ARRAY | CPA_ARRAY);
787
788                 ret = __change_page_attr_set_clr(&alias_cpa, 0);
789                 if (ret)
790                         return ret;
791         }
792
793 #ifdef CONFIG_X86_64
794         /*
795          * If the primary call didn't touch the high mapping already
796          * and the physical address is inside the kernel map, we need
797          * to touch the high mapped kernel as well:
798          */
799         if (!within(vaddr, (unsigned long)_text, _brk_end) &&
800             within(cpa->pfn, highmap_start_pfn(), highmap_end_pfn())) {
801                 unsigned long temp_cpa_vaddr = (cpa->pfn << PAGE_SHIFT) +
802                                                __START_KERNEL_map - phys_base;
803                 alias_cpa = *cpa;
804                 alias_cpa.vaddr = &temp_cpa_vaddr;
805                 alias_cpa.flags &= ~(CPA_PAGES_ARRAY | CPA_ARRAY);
806
807                 /*
808                  * The high mapping range is imprecise, so ignore the
809                  * return value.
810                  */
811                 __change_page_attr_set_clr(&alias_cpa, 0);
812         }
813 #endif
814
815         return 0;
816 }
817
818 static int __change_page_attr_set_clr(struct cpa_data *cpa, int checkalias)
819 {
820         int ret, numpages = cpa->numpages;
821
822         while (numpages) {
823                 /*
824                  * Store the remaining nr of pages for the large page
825                  * preservation check.
826                  */
827                 cpa->numpages = numpages;
828                 /* for array changes, we can't use large page */
829                 if (cpa->flags & (CPA_ARRAY | CPA_PAGES_ARRAY))
830                         cpa->numpages = 1;
831
832                 if (!debug_pagealloc)
833                         spin_lock(&cpa_lock);
834                 ret = __change_page_attr(cpa, checkalias);
835                 if (!debug_pagealloc)
836                         spin_unlock(&cpa_lock);
837                 if (ret)
838                         return ret;
839
840                 if (checkalias) {
841                         ret = cpa_process_alias(cpa);
842                         if (ret)
843                                 return ret;
844                 }
845
846                 /*
847                  * Adjust the number of pages with the result of the
848                  * CPA operation. Either a large page has been
849                  * preserved or a single page update happened.
850                  */
851                 BUG_ON(cpa->numpages > numpages);
852                 numpages -= cpa->numpages;
853                 if (cpa->flags & (CPA_PAGES_ARRAY | CPA_ARRAY))
854                         cpa->curpage++;
855                 else
856                         *cpa->vaddr += cpa->numpages * PAGE_SIZE;
857
858         }
859         return 0;
860 }
861
862 static inline int cache_attr(pgprot_t attr)
863 {
864         return pgprot_val(attr) &
865                 (_PAGE_PAT | _PAGE_PAT_LARGE | _PAGE_PWT | _PAGE_PCD);
866 }
867
868 static int change_page_attr_set_clr(unsigned long *addr, int numpages,
869                                     pgprot_t mask_set, pgprot_t mask_clr,
870                                     int force_split, int in_flag,
871                                     struct page **pages)
872 {
873         struct cpa_data cpa;
874         int ret, cache, checkalias;
875         unsigned long baddr = 0;
876
877         /*
878          * Check, if we are requested to change a not supported
879          * feature:
880          */
881         mask_set = canon_pgprot(mask_set);
882         mask_clr = canon_pgprot(mask_clr);
883         if (!pgprot_val(mask_set) && !pgprot_val(mask_clr) && !force_split)
884                 return 0;
885
886         /* Ensure we are PAGE_SIZE aligned */
887         if (in_flag & CPA_ARRAY) {
888                 int i;
889                 for (i = 0; i < numpages; i++) {
890                         if (addr[i] & ~PAGE_MASK) {
891                                 addr[i] &= PAGE_MASK;
892                                 WARN_ON_ONCE(1);
893                         }
894                 }
895         } else if (!(in_flag & CPA_PAGES_ARRAY)) {
896                 /*
897                  * in_flag of CPA_PAGES_ARRAY implies it is aligned.
898                  * No need to cehck in that case
899                  */
900                 if (*addr & ~PAGE_MASK) {
901                         *addr &= PAGE_MASK;
902                         /*
903                          * People should not be passing in unaligned addresses:
904                          */
905                         WARN_ON_ONCE(1);
906                 }
907                 /*
908                  * Save address for cache flush. *addr is modified in the call
909                  * to __change_page_attr_set_clr() below.
910                  */
911                 baddr = *addr;
912         }
913
914         /* Must avoid aliasing mappings in the highmem code */
915         kmap_flush_unused();
916
917         vm_unmap_aliases();
918
919         cpa.vaddr = addr;
920         cpa.pages = pages;
921         cpa.numpages = numpages;
922         cpa.mask_set = mask_set;
923         cpa.mask_clr = mask_clr;
924         cpa.flags = 0;
925         cpa.curpage = 0;
926         cpa.force_split = force_split;
927
928         if (in_flag & (CPA_ARRAY | CPA_PAGES_ARRAY))
929                 cpa.flags |= in_flag;
930
931         /* No alias checking for _NX bit modifications */
932         checkalias = (pgprot_val(mask_set) | pgprot_val(mask_clr)) != _PAGE_NX;
933
934         ret = __change_page_attr_set_clr(&cpa, checkalias);
935
936         /*
937          * Check whether we really changed something:
938          */
939         if (!(cpa.flags & CPA_FLUSHTLB))
940                 goto out;
941
942         /*
943          * No need to flush, when we did not set any of the caching
944          * attributes:
945          */
946         cache = cache_attr(mask_set);
947
948         /*
949          * On success we use clflush, when the CPU supports it to
950          * avoid the wbindv. If the CPU does not support it and in the
951          * error case we fall back to cpa_flush_all (which uses
952          * wbindv):
953          */
954         if (!ret && cpu_has_clflush) {
955                 if (cpa.flags & (CPA_PAGES_ARRAY | CPA_ARRAY)) {
956                         cpa_flush_array(addr, numpages, cache,
957                                         cpa.flags, pages);
958                 } else
959                         cpa_flush_range(baddr, numpages, cache);
960         } else
961                 cpa_flush_all(cache);
962
963 out:
964         return ret;
965 }
966
967 static inline int change_page_attr_set(unsigned long *addr, int numpages,
968                                        pgprot_t mask, int array)
969 {
970         return change_page_attr_set_clr(addr, numpages, mask, __pgprot(0), 0,
971                 (array ? CPA_ARRAY : 0), NULL);
972 }
973
974 static inline int change_page_attr_clear(unsigned long *addr, int numpages,
975                                          pgprot_t mask, int array)
976 {
977         return change_page_attr_set_clr(addr, numpages, __pgprot(0), mask, 0,
978                 (array ? CPA_ARRAY : 0), NULL);
979 }
980
981 static inline int cpa_set_pages_array(struct page **pages, int numpages,
982                                        pgprot_t mask)
983 {
984         return change_page_attr_set_clr(NULL, numpages, mask, __pgprot(0), 0,
985                 CPA_PAGES_ARRAY, pages);
986 }
987
988 static inline int cpa_clear_pages_array(struct page **pages, int numpages,
989                                          pgprot_t mask)
990 {
991         return change_page_attr_set_clr(NULL, numpages, __pgprot(0), mask, 0,
992                 CPA_PAGES_ARRAY, pages);
993 }
994
995 int _set_memory_uc(unsigned long addr, int numpages)
996 {
997         /*
998          * for now UC MINUS. see comments in ioremap_nocache()
999          */
1000         return change_page_attr_set(&addr, numpages,
1001                                     __pgprot(_PAGE_CACHE_UC_MINUS), 0);
1002 }
1003
1004 int set_memory_uc(unsigned long addr, int numpages)
1005 {
1006         int ret;
1007
1008         /*
1009          * for now UC MINUS. see comments in ioremap_nocache()
1010          */
1011         ret = reserve_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE,
1012                             _PAGE_CACHE_UC_MINUS, NULL);
1013         if (ret)
1014                 goto out_err;
1015
1016         ret = _set_memory_uc(addr, numpages);
1017         if (ret)
1018                 goto out_free;
1019
1020         return 0;
1021
1022 out_free:
1023         free_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE);
1024 out_err:
1025         return ret;
1026 }
1027 EXPORT_SYMBOL(set_memory_uc);
1028
1029 static int _set_memory_array(unsigned long *addr, int addrinarray,
1030                 unsigned long new_type)
1031 {
1032         int i, j;
1033         int ret;
1034
1035         /*
1036          * for now UC MINUS. see comments in ioremap_nocache()
1037          */
1038         for (i = 0; i < addrinarray; i++) {
1039                 ret = reserve_memtype(__pa(addr[i]), __pa(addr[i]) + PAGE_SIZE,
1040                                         new_type, NULL);
1041                 if (ret)
1042                         goto out_free;
1043         }
1044
1045         ret = change_page_attr_set(addr, addrinarray,
1046                                     __pgprot(_PAGE_CACHE_UC_MINUS), 1);
1047
1048         if (!ret && new_type == _PAGE_CACHE_WC)
1049                 ret = change_page_attr_set_clr(addr, addrinarray,
1050                                                __pgprot(_PAGE_CACHE_WC),
1051                                                __pgprot(_PAGE_CACHE_MASK),
1052                                                0, CPA_ARRAY, NULL);
1053         if (ret)
1054                 goto out_free;
1055
1056         return 0;
1057
1058 out_free:
1059         for (j = 0; j < i; j++)
1060                 free_memtype(__pa(addr[j]), __pa(addr[j]) + PAGE_SIZE);
1061
1062         return ret;
1063 }
1064
1065 int set_memory_array_uc(unsigned long *addr, int addrinarray)
1066 {
1067         return _set_memory_array(addr, addrinarray, _PAGE_CACHE_UC_MINUS);
1068 }
1069 EXPORT_SYMBOL(set_memory_array_uc);
1070
1071 int set_memory_array_wc(unsigned long *addr, int addrinarray)
1072 {
1073         return _set_memory_array(addr, addrinarray, _PAGE_CACHE_WC);
1074 }
1075 EXPORT_SYMBOL(set_memory_array_wc);
1076
1077 int _set_memory_wc(unsigned long addr, int numpages)
1078 {
1079         int ret;
1080         unsigned long addr_copy = addr;
1081
1082         ret = change_page_attr_set(&addr, numpages,
1083                                     __pgprot(_PAGE_CACHE_UC_MINUS), 0);
1084         if (!ret) {
1085                 ret = change_page_attr_set_clr(&addr_copy, numpages,
1086                                                __pgprot(_PAGE_CACHE_WC),
1087                                                __pgprot(_PAGE_CACHE_MASK),
1088                                                0, 0, NULL);
1089         }
1090         return ret;
1091 }
1092
1093 int set_memory_wc(unsigned long addr, int numpages)
1094 {
1095         int ret;
1096
1097         if (!pat_enabled)
1098                 return set_memory_uc(addr, numpages);
1099
1100         ret = reserve_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE,
1101                 _PAGE_CACHE_WC, NULL);
1102         if (ret)
1103                 goto out_err;
1104
1105         ret = _set_memory_wc(addr, numpages);
1106         if (ret)
1107                 goto out_free;
1108
1109         return 0;
1110
1111 out_free:
1112         free_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE);
1113 out_err:
1114         return ret;
1115 }
1116 EXPORT_SYMBOL(set_memory_wc);
1117
1118 int _set_memory_wb(unsigned long addr, int numpages)
1119 {
1120         return change_page_attr_clear(&addr, numpages,
1121                                       __pgprot(_PAGE_CACHE_MASK), 0);
1122 }
1123
1124 int set_memory_wb(unsigned long addr, int numpages)
1125 {
1126         int ret;
1127
1128         ret = _set_memory_wb(addr, numpages);
1129         if (ret)
1130                 return ret;
1131
1132         free_memtype(__pa(addr), __pa(addr) + numpages * PAGE_SIZE);
1133         return 0;
1134 }
1135 EXPORT_SYMBOL(set_memory_wb);
1136
1137 int set_memory_array_wb(unsigned long *addr, int addrinarray)
1138 {
1139         int i;
1140         int ret;
1141
1142         ret = change_page_attr_clear(addr, addrinarray,
1143                                       __pgprot(_PAGE_CACHE_MASK), 1);
1144         if (ret)
1145                 return ret;
1146
1147         for (i = 0; i < addrinarray; i++)
1148                 free_memtype(__pa(addr[i]), __pa(addr[i]) + PAGE_SIZE);
1149
1150         return 0;
1151 }
1152 EXPORT_SYMBOL(set_memory_array_wb);
1153
1154 int set_memory_x(unsigned long addr, int numpages)
1155 {
1156         if (!(__supported_pte_mask & _PAGE_NX))
1157                 return 0;
1158
1159         return change_page_attr_clear(&addr, numpages, __pgprot(_PAGE_NX), 0);
1160 }
1161 EXPORT_SYMBOL(set_memory_x);
1162
1163 int set_memory_nx(unsigned long addr, int numpages)
1164 {
1165         if (!(__supported_pte_mask & _PAGE_NX))
1166                 return 0;
1167
1168         return change_page_attr_set(&addr, numpages, __pgprot(_PAGE_NX), 0);
1169 }
1170 EXPORT_SYMBOL(set_memory_nx);
1171
1172 int set_memory_ro(unsigned long addr, int numpages)
1173 {
1174         return change_page_attr_clear(&addr, numpages, __pgprot(_PAGE_RW), 0);
1175 }
1176 EXPORT_SYMBOL_GPL(set_memory_ro);
1177
1178 int set_memory_rw(unsigned long addr, int numpages)
1179 {
1180         return change_page_attr_set(&addr, numpages, __pgprot(_PAGE_RW), 0);
1181 }
1182 EXPORT_SYMBOL_GPL(set_memory_rw);
1183
1184 int set_memory_np(unsigned long addr, int numpages)
1185 {
1186         return change_page_attr_clear(&addr, numpages, __pgprot(_PAGE_PRESENT), 0);
1187 }
1188
1189 int set_memory_4k(unsigned long addr, int numpages)
1190 {
1191         return change_page_attr_set_clr(&addr, numpages, __pgprot(0),
1192                                         __pgprot(0), 1, 0, NULL);
1193 }
1194
1195 int set_pages_uc(struct page *page, int numpages)
1196 {
1197         unsigned long addr = (unsigned long)page_address(page);
1198
1199         return set_memory_uc(addr, numpages);
1200 }
1201 EXPORT_SYMBOL(set_pages_uc);
1202
1203 static int _set_pages_array(struct page **pages, int addrinarray,
1204                 unsigned long new_type)
1205 {
1206         unsigned long start;
1207         unsigned long end;
1208         int i;
1209         int free_idx;
1210         int ret;
1211
1212         for (i = 0; i < addrinarray; i++) {
1213                 if (PageHighMem(pages[i]))
1214                         continue;
1215                 start = page_to_pfn(pages[i]) << PAGE_SHIFT;
1216                 end = start + PAGE_SIZE;
1217                 if (reserve_memtype(start, end, new_type, NULL))
1218                         goto err_out;
1219         }
1220
1221         ret = cpa_set_pages_array(pages, addrinarray,
1222                         __pgprot(_PAGE_CACHE_UC_MINUS));
1223         if (!ret && new_type == _PAGE_CACHE_WC)
1224                 ret = change_page_attr_set_clr(NULL, addrinarray,
1225                                                __pgprot(_PAGE_CACHE_WC),
1226                                                __pgprot(_PAGE_CACHE_MASK),
1227                                                0, CPA_PAGES_ARRAY, pages);
1228         if (ret)
1229                 goto err_out;
1230         return 0; /* Success */
1231 err_out:
1232         free_idx = i;
1233         for (i = 0; i < free_idx; i++) {
1234                 if (PageHighMem(pages[i]))
1235                         continue;
1236                 start = page_to_pfn(pages[i]) << PAGE_SHIFT;
1237                 end = start + PAGE_SIZE;
1238                 free_memtype(start, end);
1239         }
1240         return -EINVAL;
1241 }
1242
1243 int set_pages_array_uc(struct page **pages, int addrinarray)
1244 {
1245         return _set_pages_array(pages, addrinarray, _PAGE_CACHE_UC_MINUS);
1246 }
1247 EXPORT_SYMBOL(set_pages_array_uc);
1248
1249 int set_pages_array_wc(struct page **pages, int addrinarray)
1250 {
1251         return _set_pages_array(pages, addrinarray, _PAGE_CACHE_WC);
1252 }
1253 EXPORT_SYMBOL(set_pages_array_wc);
1254
1255 int set_pages_wb(struct page *page, int numpages)
1256 {
1257         unsigned long addr = (unsigned long)page_address(page);
1258
1259         return set_memory_wb(addr, numpages);
1260 }
1261 EXPORT_SYMBOL(set_pages_wb);
1262
1263 int set_pages_array_wb(struct page **pages, int addrinarray)
1264 {
1265         int retval;
1266         unsigned long start;
1267         unsigned long end;
1268         int i;
1269
1270         retval = cpa_clear_pages_array(pages, addrinarray,
1271                         __pgprot(_PAGE_CACHE_MASK));
1272         if (retval)
1273                 return retval;
1274
1275         for (i = 0; i < addrinarray; i++) {
1276                 if (PageHighMem(pages[i]))
1277                         continue;
1278                 start = page_to_pfn(pages[i]) << PAGE_SHIFT;
1279                 end = start + PAGE_SIZE;
1280                 free_memtype(start, end);
1281         }
1282
1283         return 0;
1284 }
1285 EXPORT_SYMBOL(set_pages_array_wb);
1286
1287 int set_pages_x(struct page *page, int numpages)
1288 {
1289         unsigned long addr = (unsigned long)page_address(page);
1290
1291         return set_memory_x(addr, numpages);
1292 }
1293 EXPORT_SYMBOL(set_pages_x);
1294
1295 int set_pages_nx(struct page *page, int numpages)
1296 {
1297         unsigned long addr = (unsigned long)page_address(page);
1298
1299         return set_memory_nx(addr, numpages);
1300 }
1301 EXPORT_SYMBOL(set_pages_nx);
1302
1303 int set_pages_ro(struct page *page, int numpages)
1304 {
1305         unsigned long addr = (unsigned long)page_address(page);
1306
1307         return set_memory_ro(addr, numpages);
1308 }
1309
1310 int set_pages_rw(struct page *page, int numpages)
1311 {
1312         unsigned long addr = (unsigned long)page_address(page);
1313
1314         return set_memory_rw(addr, numpages);
1315 }
1316
1317 #ifdef CONFIG_DEBUG_PAGEALLOC
1318
1319 static int __set_pages_p(struct page *page, int numpages)
1320 {
1321         unsigned long tempaddr = (unsigned long) page_address(page);
1322         struct cpa_data cpa = { .vaddr = &tempaddr,
1323                                 .numpages = numpages,
1324                                 .mask_set = __pgprot(_PAGE_PRESENT | _PAGE_RW),
1325                                 .mask_clr = __pgprot(0),
1326                                 .flags = 0};
1327
1328         /*
1329          * No alias checking needed for setting present flag. otherwise,
1330          * we may need to break large pages for 64-bit kernel text
1331          * mappings (this adds to complexity if we want to do this from
1332          * atomic context especially). Let's keep it simple!
1333          */
1334         return __change_page_attr_set_clr(&cpa, 0);
1335 }
1336
1337 static int __set_pages_np(struct page *page, int numpages)
1338 {
1339         unsigned long tempaddr = (unsigned long) page_address(page);
1340         struct cpa_data cpa = { .vaddr = &tempaddr,
1341                                 .numpages = numpages,
1342                                 .mask_set = __pgprot(0),
1343                                 .mask_clr = __pgprot(_PAGE_PRESENT | _PAGE_RW),
1344                                 .flags = 0};
1345
1346         /*
1347          * No alias checking needed for setting not present flag. otherwise,
1348          * we may need to break large pages for 64-bit kernel text
1349          * mappings (this adds to complexity if we want to do this from
1350          * atomic context especially). Let's keep it simple!
1351          */
1352         return __change_page_attr_set_clr(&cpa, 0);
1353 }
1354
1355 void kernel_map_pages(struct page *page, int numpages, int enable)
1356 {
1357         if (PageHighMem(page))
1358                 return;
1359         if (!enable) {
1360                 debug_check_no_locks_freed(page_address(page),
1361                                            numpages * PAGE_SIZE);
1362         }
1363
1364         /*
1365          * The return value is ignored as the calls cannot fail.
1366          * Large pages for identity mappings are not used at boot time
1367          * and hence no memory allocations during large page split.
1368          */
1369         if (enable)
1370                 __set_pages_p(page, numpages);
1371         else
1372                 __set_pages_np(page, numpages);
1373
1374         /*
1375          * We should perform an IPI and flush all tlbs,
1376          * but that can deadlock->flush only current cpu:
1377          */
1378         __flush_tlb_all();
1379 }
1380
1381 #ifdef CONFIG_HIBERNATION
1382
1383 bool kernel_page_present(struct page *page)
1384 {
1385         unsigned int level;
1386         pte_t *pte;
1387
1388         if (PageHighMem(page))
1389                 return false;
1390
1391         pte = lookup_address((unsigned long)page_address(page), &level);
1392         return (pte_val(*pte) & _PAGE_PRESENT);
1393 }
1394
1395 #endif /* CONFIG_HIBERNATION */
1396
1397 #endif /* CONFIG_DEBUG_PAGEALLOC */
1398
1399 /*
1400  * The testcases use internal knowledge of the implementation that shouldn't
1401  * be exposed to the rest of the kernel. Include these directly here.
1402  */
1403 #ifdef CONFIG_CPA_DEBUG
1404 #include "pageattr-test.c"
1405 #endif