]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - board/ads5121/ads5121.c
ADS5121 Add IC Ident Module (IIM) support
[karo-tx-uboot.git] / board / ads5121 / ads5121.c
1 /*
2  * (C) Copyright 2007 DENX Software Engineering
3  *
4  * See file CREDITS for list of people who contributed to this
5  * project.
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  *
22  */
23
24 #include <common.h>
25 #include <mpc512x.h>
26 #include <asm/bitops.h>
27 #include <command.h>
28 #include <asm/processor.h>
29 #include <fdt_support.h>
30 #ifdef CONFIG_MISC_INIT_R
31 #include <i2c.h>
32 #endif
33
34 /* Clocks in use */
35 #define SCCR1_CLOCKS_EN (CLOCK_SCCR1_CFG_EN |                           \
36                          CLOCK_SCCR1_LPC_EN |                           \
37                          CLOCK_SCCR1_PSC_EN(CONFIG_PSC_CONSOLE) |       \
38                          CLOCK_SCCR1_PSCFIFO_EN |                       \
39                          CLOCK_SCCR1_DDR_EN |                           \
40                          CLOCK_SCCR1_FEC_EN |                           \
41                          CLOCK_SCCR1_PCI_EN |                           \
42                          CLOCK_SCCR1_TPR_EN)
43
44 #define SCCR2_CLOCKS_EN (CLOCK_SCCR2_MEM_EN |           \
45                          CLOCK_SCCR2_SPDIF_EN |         \
46                          CLOCK_SCCR2_DIU_EN |           \
47                          CLOCK_SCCR2_I2C_EN)
48
49 #define CSAW_START(start)       ((start) & 0xFFFF0000)
50 #define CSAW_STOP(start, size)  (((start) + (size) - 1) >> 16)
51
52 long int fixed_sdram(void);
53
54 int board_early_init_f (void)
55 {
56         volatile immap_t *im = (immap_t *) CONFIG_SYS_IMMR;
57         u32 lpcaw;
58
59         /*
60          * Initialize Local Window for the CPLD registers access (CS2 selects
61          * the CPLD chip)
62          */
63         im->sysconf.lpcs2aw = CSAW_START(CONFIG_SYS_CPLD_BASE) |
64                               CSAW_STOP(CONFIG_SYS_CPLD_BASE, CONFIG_SYS_CPLD_SIZE);
65         im->lpc.cs_cfg[2] = CONFIG_SYS_CS2_CFG;
66
67         /*
68          * According to MPC5121e RM, configuring local access windows should
69          * be followed by a dummy read of the config register that was
70          * modified last and an isync
71          */
72         lpcaw = im->sysconf.lpcs2aw;
73         __asm__ __volatile__ ("isync");
74
75         /*
76          * Disable Boot NOR FLASH write protect - CPLD Reg 8 NOR FLASH Control
77          *
78          * Without this the flash identification routine fails, as it needs to issue
79          * write commands in order to establish the device ID.
80          */
81
82 #ifdef CONFIG_ADS5121_REV2
83         *((volatile u8 *)(CONFIG_SYS_CPLD_BASE + 0x08)) = 0xC1;
84 #else
85         if (*((u8 *)(CONFIG_SYS_CPLD_BASE + 0x08)) & 0x04) {
86                 *((volatile u8 *)(CONFIG_SYS_CPLD_BASE + 0x08)) = 0xC1;
87         } else {
88                 /* running from Backup flash */
89                 *((volatile u8 *)(CONFIG_SYS_CPLD_BASE + 0x08)) = 0x32;
90         }
91 #endif
92         /*
93          * Configure Flash Speed
94          */
95         *((volatile u32 *)(CONFIG_SYS_IMMR + LPC_OFFSET + CS0_CONFIG)) = CONFIG_SYS_CS0_CFG;
96         if (SVR_MJREV (im->sysconf.spridr) >= 2) {
97                 *((volatile u32 *)(CONFIG_SYS_IMMR + LPC_OFFSET + CS_ALE_TIMING_CONFIG)) = CONFIG_SYS_CS_ALETIMING;
98         }
99         /*
100          * Enable clocks
101          */
102         im->clk.sccr[0] = SCCR1_CLOCKS_EN;
103         im->clk.sccr[1] = SCCR2_CLOCKS_EN;
104 #if defined(CONFIG_IIM) || defined(CONFIG_CMD_FUSE)
105         im->clk.sccr[1] |= CLOCK_SCCR2_IIM_EN;
106 #endif
107
108         return 0;
109 }
110
111 phys_size_t initdram (int board_type)
112 {
113         u32 msize = 0;
114
115         msize = fixed_sdram ();
116
117         return msize;
118 }
119
120 /*
121  * fixed sdram init -- the board doesn't use memory modules that have serial presence
122  * detect or similar mechanism for discovery of the DRAM settings
123  */
124 long int fixed_sdram (void)
125 {
126         volatile immap_t *im = (immap_t *) CONFIG_SYS_IMMR;
127         u32 msize = CONFIG_SYS_DDR_SIZE * 1024 * 1024;
128         u32 msize_log2 = __ilog2 (msize);
129         u32 i;
130
131         /* Initialize IO Control */
132         im->io_ctrl.regs[IOCTL_MEM/4] = IOCTRL_MUX_DDR;
133
134         /* Initialize DDR Local Window */
135         im->sysconf.ddrlaw.bar = CONFIG_SYS_DDR_BASE & 0xFFFFF000;
136         im->sysconf.ddrlaw.ar = msize_log2 - 1;
137
138         /*
139          * According to MPC5121e RM, configuring local access windows should
140          * be followed by a dummy read of the config register that was
141          * modified last and an isync
142          */
143         i = im->sysconf.ddrlaw.ar;
144         __asm__ __volatile__ ("isync");
145
146         /* Enable DDR */
147         im->mddrc.ddr_sys_config = CONFIG_SYS_MDDRC_SYS_CFG_EN;
148
149         /* Initialize DDR Priority Manager */
150         im->mddrc.prioman_config1 = CONFIG_SYS_MDDRCGRP_PM_CFG1;
151         im->mddrc.prioman_config2 = CONFIG_SYS_MDDRCGRP_PM_CFG2;
152         im->mddrc.hiprio_config = CONFIG_SYS_MDDRCGRP_HIPRIO_CFG;
153         im->mddrc.lut_table0_main_upper = CONFIG_SYS_MDDRCGRP_LUT0_MU;
154         im->mddrc.lut_table0_main_lower = CONFIG_SYS_MDDRCGRP_LUT0_ML;
155         im->mddrc.lut_table1_main_upper = CONFIG_SYS_MDDRCGRP_LUT1_MU;
156         im->mddrc.lut_table1_main_lower = CONFIG_SYS_MDDRCGRP_LUT1_ML;
157         im->mddrc.lut_table2_main_upper = CONFIG_SYS_MDDRCGRP_LUT2_MU;
158         im->mddrc.lut_table2_main_lower = CONFIG_SYS_MDDRCGRP_LUT2_ML;
159         im->mddrc.lut_table3_main_upper = CONFIG_SYS_MDDRCGRP_LUT3_MU;
160         im->mddrc.lut_table3_main_lower = CONFIG_SYS_MDDRCGRP_LUT3_ML;
161         im->mddrc.lut_table4_main_upper = CONFIG_SYS_MDDRCGRP_LUT4_MU;
162         im->mddrc.lut_table4_main_lower = CONFIG_SYS_MDDRCGRP_LUT4_ML;
163         im->mddrc.lut_table0_alternate_upper = CONFIG_SYS_MDDRCGRP_LUT0_AU;
164         im->mddrc.lut_table0_alternate_lower = CONFIG_SYS_MDDRCGRP_LUT0_AL;
165         im->mddrc.lut_table1_alternate_upper = CONFIG_SYS_MDDRCGRP_LUT1_AU;
166         im->mddrc.lut_table1_alternate_lower = CONFIG_SYS_MDDRCGRP_LUT1_AL;
167         im->mddrc.lut_table2_alternate_upper = CONFIG_SYS_MDDRCGRP_LUT2_AU;
168         im->mddrc.lut_table2_alternate_lower = CONFIG_SYS_MDDRCGRP_LUT2_AL;
169         im->mddrc.lut_table3_alternate_upper = CONFIG_SYS_MDDRCGRP_LUT3_AU;
170         im->mddrc.lut_table3_alternate_lower = CONFIG_SYS_MDDRCGRP_LUT3_AL;
171         im->mddrc.lut_table4_alternate_upper = CONFIG_SYS_MDDRCGRP_LUT4_AU;
172         im->mddrc.lut_table4_alternate_lower = CONFIG_SYS_MDDRCGRP_LUT4_AL;
173
174         /* Initialize MDDRC */
175         im->mddrc.ddr_sys_config = CONFIG_SYS_MDDRC_SYS_CFG;
176         im->mddrc.ddr_time_config0 = CONFIG_SYS_MDDRC_TIME_CFG0;
177         im->mddrc.ddr_time_config1 = CONFIG_SYS_MDDRC_TIME_CFG1;
178         im->mddrc.ddr_time_config2 = CONFIG_SYS_MDDRC_TIME_CFG2;
179
180         /* Initialize DDR */
181         for (i = 0; i < 10; i++)
182                 im->mddrc.ddr_command = CONFIG_SYS_MICRON_NOP;
183
184         im->mddrc.ddr_command = CONFIG_SYS_MICRON_PCHG_ALL;
185         im->mddrc.ddr_command = CONFIG_SYS_MICRON_NOP;
186         im->mddrc.ddr_command = CONFIG_SYS_MICRON_RFSH;
187         im->mddrc.ddr_command = CONFIG_SYS_MICRON_NOP;
188         im->mddrc.ddr_command = CONFIG_SYS_MICRON_RFSH;
189         im->mddrc.ddr_command = CONFIG_SYS_MICRON_NOP;
190         im->mddrc.ddr_command = CONFIG_SYS_MICRON_INIT_DEV_OP;
191         im->mddrc.ddr_command = CONFIG_SYS_MICRON_NOP;
192         im->mddrc.ddr_command = CONFIG_SYS_MICRON_EM2;
193         im->mddrc.ddr_command = CONFIG_SYS_MICRON_NOP;
194         im->mddrc.ddr_command = CONFIG_SYS_MICRON_PCHG_ALL;
195         im->mddrc.ddr_command = CONFIG_SYS_MICRON_EM2;
196         im->mddrc.ddr_command = CONFIG_SYS_MICRON_EM3;
197         im->mddrc.ddr_command = CONFIG_SYS_MICRON_EN_DLL;
198         im->mddrc.ddr_command = CONFIG_SYS_MICRON_INIT_DEV_OP;
199         im->mddrc.ddr_command = CONFIG_SYS_MICRON_PCHG_ALL;
200         im->mddrc.ddr_command = CONFIG_SYS_MICRON_RFSH;
201         im->mddrc.ddr_command = CONFIG_SYS_MICRON_INIT_DEV_OP;
202         im->mddrc.ddr_command = CONFIG_SYS_MICRON_OCD_DEFAULT;
203         im->mddrc.ddr_command = CONFIG_SYS_MICRON_PCHG_ALL;
204         im->mddrc.ddr_command = CONFIG_SYS_MICRON_NOP;
205
206         /* Start MDDRC */
207         im->mddrc.ddr_time_config0 = CONFIG_SYS_MDDRC_TIME_CFG0_RUN;
208         im->mddrc.ddr_sys_config = CONFIG_SYS_MDDRC_SYS_CFG_RUN;
209
210         return msize;
211 }
212
213 int misc_init_r(void)
214 {
215         u8 tmp_val;
216         extern int ads5121_diu_init(void);
217
218         /* Using this for DIU init before the driver in linux takes over
219          *  Enable the TFP410 Encoder (I2C address 0x38)
220          */
221
222         i2c_set_bus_num(2);
223         tmp_val = 0xBF;
224         i2c_write(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val));
225         /* Verify if enabled */
226         tmp_val = 0;
227         i2c_read(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val));
228         debug("DVI Encoder Read: 0x%02lx\n", tmp_val);
229
230         tmp_val = 0x10;
231         i2c_write(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val));
232         /* Verify if enabled */
233         tmp_val = 0;
234         i2c_read(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val));
235         debug("DVI Encoder Read: 0x%02lx\n", tmp_val);
236
237 #ifdef CONFIG_FSL_DIU_FB
238 #if     !(defined(CONFIG_VIDEO) || defined(CONFIG_CFB_CONSOLE))
239         ads5121_diu_init();
240 #endif
241 #endif
242
243         return 0;
244 }
245 static  iopin_t ioregs_init[] = {
246         /* FUNC1=FEC_RX_DV Sets Next 3 to FEC pads */
247         {
248                 IOCTL_SPDIF_TXCLK, 3, 0,
249                 IO_PIN_FMUX(1) | IO_PIN_HOLD(0) | IO_PIN_PUD(0) |
250                 IO_PIN_PUE(0) | IO_PIN_ST(0) | IO_PIN_DS(3)
251         },
252         /* Set highest Slew on 9 PATA pins */
253         {
254                 IOCTL_PATA_CE1, 9, 1,
255                 IO_PIN_FMUX(0) | IO_PIN_HOLD(0) | IO_PIN_PUD(0) |
256                 IO_PIN_PUE(0) | IO_PIN_ST(0) | IO_PIN_DS(3)
257         },
258         /* FUNC1=FEC_COL Sets Next 15 to FEC pads */
259         {
260                 IOCTL_PSC0_0, 15, 0,
261                 IO_PIN_FMUX(1) | IO_PIN_HOLD(0) | IO_PIN_PUD(0) |
262                 IO_PIN_PUE(0) | IO_PIN_ST(0) | IO_PIN_DS(3)
263         },
264         /* FUNC1=SPDIF_TXCLK */
265         {
266                 IOCTL_LPC_CS1, 1, 0,
267                 IO_PIN_FMUX(1) | IO_PIN_HOLD(0) | IO_PIN_PUD(0) |
268                 IO_PIN_PUE(0) | IO_PIN_ST(1) | IO_PIN_DS(3)
269         },
270         /* FUNC2=SPDIF_TX and sets Next pin to SPDIF_RX */
271         {
272                 IOCTL_I2C1_SCL, 2, 0,
273                 IO_PIN_FMUX(2) | IO_PIN_HOLD(0) | IO_PIN_PUD(0) |
274                 IO_PIN_PUE(0) | IO_PIN_ST(1) | IO_PIN_DS(3)
275         },
276         /* FUNC2=DIU CLK */
277         {
278                 IOCTL_PSC6_0, 1, 0,
279                 IO_PIN_FMUX(2) | IO_PIN_HOLD(0) | IO_PIN_PUD(0) |
280                 IO_PIN_PUE(0) | IO_PIN_ST(1) | IO_PIN_DS(3)
281         },
282         /* FUNC2=DIU_HSYNC */
283         {
284                 IOCTL_PSC6_1, 1, 0,
285                 IO_PIN_FMUX(2) | IO_PIN_HOLD(0) | IO_PIN_PUD(0) |
286                 IO_PIN_PUE(0) | IO_PIN_ST(0) | IO_PIN_DS(3)
287         },
288         /* FUNC2=DIUVSYNC Sets Next 26 to DIU Pads */
289         {
290                 IOCTL_PSC6_4, 26, 0,
291                 IO_PIN_FMUX(2) | IO_PIN_HOLD(0) | IO_PIN_PUD(0) |
292                 IO_PIN_PUE(0) | IO_PIN_ST(0) | IO_PIN_DS(3)
293         }
294 };
295
296 static  iopin_t rev2_silicon_pci_ioregs_init[] = {
297         /* FUNC0=PCI Sets next 54 to PCI pads */
298         {
299                 IOCTL_PCI_AD31, 54, 0,
300                 IO_PIN_FMUX(0) | IO_PIN_HOLD(0) | IO_PIN_DS(0)
301         }
302 };
303
304 int checkboard (void)
305 {
306         ushort brd_rev = *(vu_short *) (CONFIG_SYS_CPLD_BASE + 0x00);
307         uchar cpld_rev = *(vu_char *) (CONFIG_SYS_CPLD_BASE + 0x02);
308         volatile immap_t *im = (immap_t *) CONFIG_SYS_IMMR;
309
310         printf ("Board: ADS5121 rev. 0x%04x (CPLD rev. 0x%02x)\n",
311                 brd_rev, cpld_rev);
312         /* initialize function mux & slew rate IO inter alia on IO Pins  */
313
314         iopin_initialize(ioregs_init, sizeof(ioregs_init) / sizeof(ioregs_init[0]));
315         if (SVR_MJREV (im->sysconf.spridr) >= 2) {
316                 iopin_initialize(rev2_silicon_pci_ioregs_init, 1);
317         }
318
319         return 0;
320 }
321
322 #if defined(CONFIG_OF_LIBFDT) && defined(CONFIG_OF_BOARD_SETUP)
323 void ft_board_setup(void *blob, bd_t *bd)
324 {
325         ft_cpu_setup(blob, bd);
326         fdt_fixup_memory(blob, (u64)bd->bi_memstart, (u64)bd->bi_memsize);
327 }
328 #endif /* defined(CONFIG_OF_LIBFDT) && defined(CONFIG_OF_BOARD_SETUP) */