]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - board/highbank/highbank.c
ARM: highbank: add reset support
[karo-tx-uboot.git] / board / highbank / highbank.c
1 /*
2  * Copyright 2010-2011 Calxeda, Inc.
3  *
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms of the GNU General Public License as published by the Free
6  * Software Foundation; either version 2 of the License, or (at your option)
7  * any later version.
8  *
9  * This program is distributed in the hope it will be useful, but WITHOUT
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
11  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
12  * more details.
13  *
14  * You should have received a copy of the GNU General Public License along with
15  * this program.  If not, see <http://www.gnu.org/licenses/>.
16  */
17
18 #include <common.h>
19 #include <ahci.h>
20 #include <netdev.h>
21 #include <scsi.h>
22
23 #include <asm/sizes.h>
24 #include <asm/io.h>
25
26 #define HB_SREG_A9_PWR_REQ              0xfff3cf00
27 #define HB_PWR_SUSPEND                  0
28 #define HB_PWR_SOFT_RESET               1
29 #define HB_PWR_HARD_RESET               2
30 #define HB_PWR_SHUTDOWN                 3
31
32 DECLARE_GLOBAL_DATA_PTR;
33
34 /*
35  * Miscellaneous platform dependent initialisations
36  */
37 int board_init(void)
38 {
39         icache_enable();
40
41         return 0;
42 }
43
44 /* We know all the init functions have been run now */
45 int board_eth_init(bd_t *bis)
46 {
47         int rc = 0;
48
49 #ifdef CONFIG_CALXEDA_XGMAC
50         rc += calxedaxgmac_initialize(0, 0xfff50000);
51         rc += calxedaxgmac_initialize(1, 0xfff51000);
52 #endif
53         return rc;
54 }
55
56 int misc_init_r(void)
57 {
58         ahci_init(0xffe08000);
59         scsi_scan(1);
60         return 0;
61 }
62
63 int dram_init(void)
64 {
65         gd->ram_size = SZ_512M;
66         return 0;
67 }
68
69 void dram_init_banksize(void)
70 {
71         gd->bd->bi_dram[0].start = CONFIG_SYS_SDRAM_BASE;
72         gd->bd->bi_dram[0].size =  PHYS_SDRAM_1_SIZE;
73 }
74
75 void reset_cpu(ulong addr)
76 {
77         writel(HB_PWR_HARD_RESET, HB_SREG_A9_PWR_REQ);
78         asm("   wfi");
79 }