]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/i915_drv.h
78cdd158287aee6d2ff6f981ac961c745f12affa
[karo-tx-linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "intel_ringbuffer.h"
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <drm/intel-gtt.h>
39
40 /* General customization:
41  */
42
43 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
44
45 #define DRIVER_NAME             "i915"
46 #define DRIVER_DESC             "Intel Graphics"
47 #define DRIVER_DATE             "20080730"
48
49 enum pipe {
50         PIPE_A = 0,
51         PIPE_B,
52         PIPE_C,
53         I915_MAX_PIPES
54 };
55 #define pipe_name(p) ((p) + 'A')
56
57 enum plane {
58         PLANE_A = 0,
59         PLANE_B,
60         PLANE_C,
61 };
62 #define plane_name(p) ((p) + 'A')
63
64 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
65
66 #define for_each_pipe(p) for ((p) = 0; (p) < dev_priv->num_pipe; (p)++)
67
68 /* Interface history:
69  *
70  * 1.1: Original.
71  * 1.2: Add Power Management
72  * 1.3: Add vblank support
73  * 1.4: Fix cmdbuffer path, add heap destroy
74  * 1.5: Add vblank pipe configuration
75  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
76  *      - Support vertical blank on secondary display pipe
77  */
78 #define DRIVER_MAJOR            1
79 #define DRIVER_MINOR            6
80 #define DRIVER_PATCHLEVEL       0
81
82 #define WATCH_COHERENCY 0
83 #define WATCH_LISTS     0
84
85 #define I915_GEM_PHYS_CURSOR_0 1
86 #define I915_GEM_PHYS_CURSOR_1 2
87 #define I915_GEM_PHYS_OVERLAY_REGS 3
88 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
89
90 struct drm_i915_gem_phys_object {
91         int id;
92         struct page **page_list;
93         drm_dma_handle_t *handle;
94         struct drm_i915_gem_object *cur_obj;
95 };
96
97 struct mem_block {
98         struct mem_block *next;
99         struct mem_block *prev;
100         int start;
101         int size;
102         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
103 };
104
105 struct opregion_header;
106 struct opregion_acpi;
107 struct opregion_swsci;
108 struct opregion_asle;
109
110 struct intel_opregion {
111         struct opregion_header *header;
112         struct opregion_acpi *acpi;
113         struct opregion_swsci *swsci;
114         struct opregion_asle *asle;
115         void *vbt;
116         u32 __iomem *lid_state;
117 };
118 #define OPREGION_SIZE            (8*1024)
119
120 struct intel_overlay;
121 struct intel_overlay_error_state;
122
123 struct drm_i915_master_private {
124         drm_local_map_t *sarea;
125         struct _drm_i915_sarea *sarea_priv;
126 };
127 #define I915_FENCE_REG_NONE -1
128
129 struct drm_i915_fence_reg {
130         struct list_head lru_list;
131         struct drm_i915_gem_object *obj;
132         uint32_t setup_seqno;
133 };
134
135 struct sdvo_device_mapping {
136         u8 initialized;
137         u8 dvo_port;
138         u8 slave_addr;
139         u8 dvo_wiring;
140         u8 i2c_pin;
141         u8 i2c_speed;
142         u8 ddc_pin;
143 };
144
145 struct intel_display_error_state;
146
147 struct drm_i915_error_state {
148         u32 eir;
149         u32 pgtbl_er;
150         u32 pipestat[I915_MAX_PIPES];
151         u32 ipeir;
152         u32 ipehr;
153         u32 instdone;
154         u32 acthd;
155         u32 error; /* gen6+ */
156         u32 bcs_acthd; /* gen6+ blt engine */
157         u32 bcs_ipehr;
158         u32 bcs_ipeir;
159         u32 bcs_instdone;
160         u32 bcs_seqno;
161         u32 vcs_acthd; /* gen6+ bsd engine */
162         u32 vcs_ipehr;
163         u32 vcs_ipeir;
164         u32 vcs_instdone;
165         u32 vcs_seqno;
166         u32 instpm;
167         u32 instps;
168         u32 instdone1;
169         u32 seqno;
170         u64 bbaddr;
171         u64 fence[16];
172         struct timeval time;
173         struct drm_i915_error_object {
174                 int page_count;
175                 u32 gtt_offset;
176                 u32 *pages[0];
177         } *ringbuffer[I915_NUM_RINGS], *batchbuffer[I915_NUM_RINGS];
178         struct drm_i915_error_buffer {
179                 u32 size;
180                 u32 name;
181                 u32 seqno;
182                 u32 gtt_offset;
183                 u32 read_domains;
184                 u32 write_domain;
185                 s32 fence_reg:5;
186                 s32 pinned:2;
187                 u32 tiling:2;
188                 u32 dirty:1;
189                 u32 purgeable:1;
190                 u32 ring:4;
191                 u32 cache_level:2;
192         } *active_bo, *pinned_bo;
193         u32 active_bo_count, pinned_bo_count;
194         struct intel_overlay_error_state *overlay;
195         struct intel_display_error_state *display;
196 };
197
198 struct drm_i915_display_funcs {
199         void (*dpms)(struct drm_crtc *crtc, int mode);
200         bool (*fbc_enabled)(struct drm_device *dev);
201         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
202         void (*disable_fbc)(struct drm_device *dev);
203         int (*get_display_clock_speed)(struct drm_device *dev);
204         int (*get_fifo_size)(struct drm_device *dev, int plane);
205         void (*update_wm)(struct drm_device *dev);
206         int (*crtc_mode_set)(struct drm_crtc *crtc,
207                              struct drm_display_mode *mode,
208                              struct drm_display_mode *adjusted_mode,
209                              int x, int y,
210                              struct drm_framebuffer *old_fb);
211         void (*fdi_link_train)(struct drm_crtc *crtc);
212         void (*init_clock_gating)(struct drm_device *dev);
213         void (*init_pch_clock_gating)(struct drm_device *dev);
214         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
215                           struct drm_framebuffer *fb,
216                           struct drm_i915_gem_object *obj);
217         int (*update_plane)(struct drm_crtc *crtc, struct drm_framebuffer *fb,
218                             int x, int y);
219         /* clock updates for mode set */
220         /* cursor updates */
221         /* render clock increase/decrease */
222         /* display clock increase/decrease */
223         /* pll clock increase/decrease */
224 };
225
226 struct intel_device_info {
227         u8 gen;
228         u8 is_mobile : 1;
229         u8 is_i85x : 1;
230         u8 is_i915g : 1;
231         u8 is_i945gm : 1;
232         u8 is_g33 : 1;
233         u8 need_gfx_hws : 1;
234         u8 is_g4x : 1;
235         u8 is_pineview : 1;
236         u8 is_broadwater : 1;
237         u8 is_crestline : 1;
238         u8 is_ivybridge : 1;
239         u8 has_fbc : 1;
240         u8 has_pipe_cxsr : 1;
241         u8 has_hotplug : 1;
242         u8 cursor_needs_physical : 1;
243         u8 has_overlay : 1;
244         u8 overlay_needs_physical : 1;
245         u8 supports_tv : 1;
246         u8 has_bsd_ring : 1;
247         u8 has_blt_ring : 1;
248 };
249
250 enum no_fbc_reason {
251         FBC_NO_OUTPUT, /* no outputs enabled to compress */
252         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
253         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
254         FBC_MODE_TOO_LARGE, /* mode too large for compression */
255         FBC_BAD_PLANE, /* fbc not supported on plane */
256         FBC_NOT_TILED, /* buffer not tiled */
257         FBC_MULTIPLE_PIPES, /* more than one pipe active */
258         FBC_MODULE_PARAM,
259 };
260
261 enum intel_pch {
262         PCH_IBX,        /* Ibexpeak PCH */
263         PCH_CPT,        /* Cougarpoint PCH */
264 };
265
266 #define QUIRK_PIPEA_FORCE (1<<0)
267
268 struct intel_fbdev;
269 struct intel_fbc_work;
270
271 typedef struct drm_i915_private {
272         struct drm_device *dev;
273
274         const struct intel_device_info *info;
275
276         int has_gem;
277         int relative_constants_mode;
278
279         void __iomem *regs;
280         u32 gt_fifo_count;
281
282         struct intel_gmbus {
283                 struct i2c_adapter adapter;
284                 struct i2c_adapter *force_bit;
285                 u32 reg0;
286         } *gmbus;
287
288         struct pci_dev *bridge_dev;
289         struct intel_ring_buffer ring[I915_NUM_RINGS];
290         uint32_t next_seqno;
291
292         drm_dma_handle_t *status_page_dmah;
293         uint32_t counter;
294         drm_local_map_t hws_map;
295         struct drm_i915_gem_object *pwrctx;
296         struct drm_i915_gem_object *renderctx;
297
298         struct resource mch_res;
299
300         unsigned int cpp;
301         int back_offset;
302         int front_offset;
303         int current_page;
304         int page_flipping;
305
306         atomic_t irq_received;
307
308         /* protects the irq masks */
309         spinlock_t irq_lock;
310         /** Cached value of IMR to avoid reads in updating the bitfield */
311         u32 pipestat[2];
312         u32 irq_mask;
313         u32 gt_irq_mask;
314         u32 pch_irq_mask;
315
316         u32 hotplug_supported_mask;
317         struct work_struct hotplug_work;
318
319         int tex_lru_log_granularity;
320         int allow_batchbuffer;
321         struct mem_block *agp_heap;
322         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
323         int vblank_pipe;
324         int num_pipe;
325
326         /* For hangcheck timer */
327 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
328         struct timer_list hangcheck_timer;
329         int hangcheck_count;
330         uint32_t last_acthd;
331         uint32_t last_instdone;
332         uint32_t last_instdone1;
333
334         unsigned long cfb_size;
335         unsigned int cfb_fb;
336         enum plane cfb_plane;
337         int cfb_y;
338         struct intel_fbc_work *fbc_work;
339
340         struct intel_opregion opregion;
341
342         /* overlay */
343         struct intel_overlay *overlay;
344
345         /* LVDS info */
346         int backlight_level;  /* restore backlight to this value */
347         bool backlight_enabled;
348         struct drm_display_mode *panel_fixed_mode;
349         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
350         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
351
352         /* Feature bits from the VBIOS */
353         unsigned int int_tv_support:1;
354         unsigned int lvds_dither:1;
355         unsigned int lvds_vbt:1;
356         unsigned int int_crt_support:1;
357         unsigned int lvds_use_ssc:1;
358         int lvds_ssc_freq;
359         struct {
360                 int rate;
361                 int lanes;
362                 int preemphasis;
363                 int vswing;
364
365                 bool initialized;
366                 bool support;
367                 int bpp;
368                 struct edp_power_seq pps;
369         } edp;
370         bool no_aux_handshake;
371
372         struct notifier_block lid_notifier;
373
374         int crt_ddc_pin;
375         struct drm_i915_fence_reg fence_regs[16]; /* assume 965 */
376         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
377         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
378
379         unsigned int fsb_freq, mem_freq, is_ddr3;
380
381         spinlock_t error_lock;
382         struct drm_i915_error_state *first_error;
383         struct work_struct error_work;
384         struct completion error_completion;
385         struct workqueue_struct *wq;
386
387         /* Display functions */
388         struct drm_i915_display_funcs display;
389
390         /* PCH chipset type */
391         enum intel_pch pch_type;
392
393         unsigned long quirks;
394
395         /* Register state */
396         bool modeset_on_lid;
397         u8 saveLBB;
398         u32 saveDSPACNTR;
399         u32 saveDSPBCNTR;
400         u32 saveDSPARB;
401         u32 saveHWS;
402         u32 savePIPEACONF;
403         u32 savePIPEBCONF;
404         u32 savePIPEASRC;
405         u32 savePIPEBSRC;
406         u32 saveFPA0;
407         u32 saveFPA1;
408         u32 saveDPLL_A;
409         u32 saveDPLL_A_MD;
410         u32 saveHTOTAL_A;
411         u32 saveHBLANK_A;
412         u32 saveHSYNC_A;
413         u32 saveVTOTAL_A;
414         u32 saveVBLANK_A;
415         u32 saveVSYNC_A;
416         u32 saveBCLRPAT_A;
417         u32 saveTRANSACONF;
418         u32 saveTRANS_HTOTAL_A;
419         u32 saveTRANS_HBLANK_A;
420         u32 saveTRANS_HSYNC_A;
421         u32 saveTRANS_VTOTAL_A;
422         u32 saveTRANS_VBLANK_A;
423         u32 saveTRANS_VSYNC_A;
424         u32 savePIPEASTAT;
425         u32 saveDSPASTRIDE;
426         u32 saveDSPASIZE;
427         u32 saveDSPAPOS;
428         u32 saveDSPAADDR;
429         u32 saveDSPASURF;
430         u32 saveDSPATILEOFF;
431         u32 savePFIT_PGM_RATIOS;
432         u32 saveBLC_HIST_CTL;
433         u32 saveBLC_PWM_CTL;
434         u32 saveBLC_PWM_CTL2;
435         u32 saveBLC_CPU_PWM_CTL;
436         u32 saveBLC_CPU_PWM_CTL2;
437         u32 saveFPB0;
438         u32 saveFPB1;
439         u32 saveDPLL_B;
440         u32 saveDPLL_B_MD;
441         u32 saveHTOTAL_B;
442         u32 saveHBLANK_B;
443         u32 saveHSYNC_B;
444         u32 saveVTOTAL_B;
445         u32 saveVBLANK_B;
446         u32 saveVSYNC_B;
447         u32 saveBCLRPAT_B;
448         u32 saveTRANSBCONF;
449         u32 saveTRANS_HTOTAL_B;
450         u32 saveTRANS_HBLANK_B;
451         u32 saveTRANS_HSYNC_B;
452         u32 saveTRANS_VTOTAL_B;
453         u32 saveTRANS_VBLANK_B;
454         u32 saveTRANS_VSYNC_B;
455         u32 savePIPEBSTAT;
456         u32 saveDSPBSTRIDE;
457         u32 saveDSPBSIZE;
458         u32 saveDSPBPOS;
459         u32 saveDSPBADDR;
460         u32 saveDSPBSURF;
461         u32 saveDSPBTILEOFF;
462         u32 saveVGA0;
463         u32 saveVGA1;
464         u32 saveVGA_PD;
465         u32 saveVGACNTRL;
466         u32 saveADPA;
467         u32 saveLVDS;
468         u32 savePP_ON_DELAYS;
469         u32 savePP_OFF_DELAYS;
470         u32 saveDVOA;
471         u32 saveDVOB;
472         u32 saveDVOC;
473         u32 savePP_ON;
474         u32 savePP_OFF;
475         u32 savePP_CONTROL;
476         u32 savePP_DIVISOR;
477         u32 savePFIT_CONTROL;
478         u32 save_palette_a[256];
479         u32 save_palette_b[256];
480         u32 saveDPFC_CB_BASE;
481         u32 saveFBC_CFB_BASE;
482         u32 saveFBC_LL_BASE;
483         u32 saveFBC_CONTROL;
484         u32 saveFBC_CONTROL2;
485         u32 saveIER;
486         u32 saveIIR;
487         u32 saveIMR;
488         u32 saveDEIER;
489         u32 saveDEIMR;
490         u32 saveGTIER;
491         u32 saveGTIMR;
492         u32 saveFDI_RXA_IMR;
493         u32 saveFDI_RXB_IMR;
494         u32 saveCACHE_MODE_0;
495         u32 saveMI_ARB_STATE;
496         u32 saveSWF0[16];
497         u32 saveSWF1[16];
498         u32 saveSWF2[3];
499         u8 saveMSR;
500         u8 saveSR[8];
501         u8 saveGR[25];
502         u8 saveAR_INDEX;
503         u8 saveAR[21];
504         u8 saveDACMASK;
505         u8 saveCR[37];
506         uint64_t saveFENCE[16];
507         u32 saveCURACNTR;
508         u32 saveCURAPOS;
509         u32 saveCURABASE;
510         u32 saveCURBCNTR;
511         u32 saveCURBPOS;
512         u32 saveCURBBASE;
513         u32 saveCURSIZE;
514         u32 saveDP_B;
515         u32 saveDP_C;
516         u32 saveDP_D;
517         u32 savePIPEA_GMCH_DATA_M;
518         u32 savePIPEB_GMCH_DATA_M;
519         u32 savePIPEA_GMCH_DATA_N;
520         u32 savePIPEB_GMCH_DATA_N;
521         u32 savePIPEA_DP_LINK_M;
522         u32 savePIPEB_DP_LINK_M;
523         u32 savePIPEA_DP_LINK_N;
524         u32 savePIPEB_DP_LINK_N;
525         u32 saveFDI_RXA_CTL;
526         u32 saveFDI_TXA_CTL;
527         u32 saveFDI_RXB_CTL;
528         u32 saveFDI_TXB_CTL;
529         u32 savePFA_CTL_1;
530         u32 savePFB_CTL_1;
531         u32 savePFA_WIN_SZ;
532         u32 savePFB_WIN_SZ;
533         u32 savePFA_WIN_POS;
534         u32 savePFB_WIN_POS;
535         u32 savePCH_DREF_CONTROL;
536         u32 saveDISP_ARB_CTL;
537         u32 savePIPEA_DATA_M1;
538         u32 savePIPEA_DATA_N1;
539         u32 savePIPEA_LINK_M1;
540         u32 savePIPEA_LINK_N1;
541         u32 savePIPEB_DATA_M1;
542         u32 savePIPEB_DATA_N1;
543         u32 savePIPEB_LINK_M1;
544         u32 savePIPEB_LINK_N1;
545         u32 saveMCHBAR_RENDER_STANDBY;
546
547         struct {
548                 /** Bridge to intel-gtt-ko */
549                 const struct intel_gtt *gtt;
550                 /** Memory allocator for GTT stolen memory */
551                 struct drm_mm stolen;
552                 /** Memory allocator for GTT */
553                 struct drm_mm gtt_space;
554                 /** List of all objects in gtt_space. Used to restore gtt
555                  * mappings on resume */
556                 struct list_head gtt_list;
557
558                 /** Usable portion of the GTT for GEM */
559                 unsigned long gtt_start;
560                 unsigned long gtt_mappable_end;
561                 unsigned long gtt_end;
562
563                 struct io_mapping *gtt_mapping;
564                 int gtt_mtrr;
565
566                 struct shrinker inactive_shrinker;
567
568                 /**
569                  * List of objects currently involved in rendering.
570                  *
571                  * Includes buffers having the contents of their GPU caches
572                  * flushed, not necessarily primitives.  last_rendering_seqno
573                  * represents when the rendering involved will be completed.
574                  *
575                  * A reference is held on the buffer while on this list.
576                  */
577                 struct list_head active_list;
578
579                 /**
580                  * List of objects which are not in the ringbuffer but which
581                  * still have a write_domain which needs to be flushed before
582                  * unbinding.
583                  *
584                  * last_rendering_seqno is 0 while an object is in this list.
585                  *
586                  * A reference is held on the buffer while on this list.
587                  */
588                 struct list_head flushing_list;
589
590                 /**
591                  * LRU list of objects which are not in the ringbuffer and
592                  * are ready to unbind, but are still in the GTT.
593                  *
594                  * last_rendering_seqno is 0 while an object is in this list.
595                  *
596                  * A reference is not held on the buffer while on this list,
597                  * as merely being GTT-bound shouldn't prevent its being
598                  * freed, and we'll pull it off the list in the free path.
599                  */
600                 struct list_head inactive_list;
601
602                 /**
603                  * LRU list of objects which are not in the ringbuffer but
604                  * are still pinned in the GTT.
605                  */
606                 struct list_head pinned_list;
607
608                 /** LRU list of objects with fence regs on them. */
609                 struct list_head fence_list;
610
611                 /**
612                  * List of objects currently pending being freed.
613                  *
614                  * These objects are no longer in use, but due to a signal
615                  * we were prevented from freeing them at the appointed time.
616                  */
617                 struct list_head deferred_free_list;
618
619                 /**
620                  * We leave the user IRQ off as much as possible,
621                  * but this means that requests will finish and never
622                  * be retired once the system goes idle. Set a timer to
623                  * fire periodically while the ring is running. When it
624                  * fires, go retire requests.
625                  */
626                 struct delayed_work retire_work;
627
628                 /**
629                  * Are we in a non-interruptible section of code like
630                  * modesetting?
631                  */
632                 bool interruptible;
633
634                 /**
635                  * Flag if the X Server, and thus DRM, is not currently in
636                  * control of the device.
637                  *
638                  * This is set between LeaveVT and EnterVT.  It needs to be
639                  * replaced with a semaphore.  It also needs to be
640                  * transitioned away from for kernel modesetting.
641                  */
642                 int suspended;
643
644                 /**
645                  * Flag if the hardware appears to be wedged.
646                  *
647                  * This is set when attempts to idle the device timeout.
648                  * It prevents command submission from occurring and makes
649                  * every pending request fail
650                  */
651                 atomic_t wedged;
652
653                 /** Bit 6 swizzling required for X tiling */
654                 uint32_t bit_6_swizzle_x;
655                 /** Bit 6 swizzling required for Y tiling */
656                 uint32_t bit_6_swizzle_y;
657
658                 /* storage for physical objects */
659                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
660
661                 /* accounting, useful for userland debugging */
662                 size_t gtt_total;
663                 size_t mappable_gtt_total;
664                 size_t object_memory;
665                 u32 object_count;
666         } mm;
667         struct sdvo_device_mapping sdvo_mappings[2];
668         /* indicate whether the LVDS_BORDER should be enabled or not */
669         unsigned int lvds_border_bits;
670         /* Panel fitter placement and size for Ironlake+ */
671         u32 pch_pf_pos, pch_pf_size;
672         int panel_t3, panel_t12;
673
674         struct drm_crtc *plane_to_crtc_mapping[2];
675         struct drm_crtc *pipe_to_crtc_mapping[2];
676         wait_queue_head_t pending_flip_queue;
677         bool flip_pending_is_done;
678
679         /* Reclocking support */
680         bool render_reclock_avail;
681         bool lvds_downclock_avail;
682         /* indicates the reduced downclock for LVDS*/
683         int lvds_downclock;
684         struct work_struct idle_work;
685         struct timer_list idle_timer;
686         bool busy;
687         u16 orig_clock;
688         int child_dev_num;
689         struct child_device_config *child_dev;
690         struct drm_connector *int_lvds_connector;
691
692         bool mchbar_need_disable;
693
694         struct work_struct rps_work;
695         spinlock_t rps_lock;
696         u32 pm_iir;
697
698         u8 cur_delay;
699         u8 min_delay;
700         u8 max_delay;
701         u8 fmax;
702         u8 fstart;
703
704         u64 last_count1;
705         unsigned long last_time1;
706         u64 last_count2;
707         struct timespec last_time2;
708         unsigned long gfx_power;
709         int c_m;
710         int r_t;
711         u8 corr;
712         spinlock_t *mchdev_lock;
713
714         enum no_fbc_reason no_fbc_reason;
715
716         struct drm_mm_node *compressed_fb;
717         struct drm_mm_node *compressed_llb;
718
719         unsigned long last_gpu_reset;
720
721         /* list of fbdev register on this device */
722         struct intel_fbdev *fbdev;
723
724         struct drm_property *broadcast_rgb_property;
725         struct drm_property *force_audio_property;
726
727         atomic_t forcewake_count;
728 } drm_i915_private_t;
729
730 enum i915_cache_level {
731         I915_CACHE_NONE,
732         I915_CACHE_LLC,
733         I915_CACHE_LLC_MLC, /* gen6+ */
734 };
735
736 struct drm_i915_gem_object {
737         struct drm_gem_object base;
738
739         /** Current space allocated to this object in the GTT, if any. */
740         struct drm_mm_node *gtt_space;
741         struct list_head gtt_list;
742
743         /** This object's place on the active/flushing/inactive lists */
744         struct list_head ring_list;
745         struct list_head mm_list;
746         /** This object's place on GPU write list */
747         struct list_head gpu_write_list;
748         /** This object's place in the batchbuffer or on the eviction list */
749         struct list_head exec_list;
750
751         /**
752          * This is set if the object is on the active or flushing lists
753          * (has pending rendering), and is not set if it's on inactive (ready
754          * to be unbound).
755          */
756         unsigned int active : 1;
757
758         /**
759          * This is set if the object has been written to since last bound
760          * to the GTT
761          */
762         unsigned int dirty : 1;
763
764         /**
765          * This is set if the object has been written to since the last
766          * GPU flush.
767          */
768         unsigned int pending_gpu_write : 1;
769
770         /**
771          * Fence register bits (if any) for this object.  Will be set
772          * as needed when mapped into the GTT.
773          * Protected by dev->struct_mutex.
774          *
775          * Size: 4 bits for 16 fences + sign (for FENCE_REG_NONE)
776          */
777         signed int fence_reg : 5;
778
779         /**
780          * Advice: are the backing pages purgeable?
781          */
782         unsigned int madv : 2;
783
784         /**
785          * Current tiling mode for the object.
786          */
787         unsigned int tiling_mode : 2;
788         unsigned int tiling_changed : 1;
789
790         /** How many users have pinned this object in GTT space. The following
791          * users can each hold at most one reference: pwrite/pread, pin_ioctl
792          * (via user_pin_count), execbuffer (objects are not allowed multiple
793          * times for the same batchbuffer), and the framebuffer code. When
794          * switching/pageflipping, the framebuffer code has at most two buffers
795          * pinned per crtc.
796          *
797          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
798          * bits with absolutely no headroom. So use 4 bits. */
799         unsigned int pin_count : 4;
800 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
801
802         /**
803          * Is the object at the current location in the gtt mappable and
804          * fenceable? Used to avoid costly recalculations.
805          */
806         unsigned int map_and_fenceable : 1;
807
808         /**
809          * Whether the current gtt mapping needs to be mappable (and isn't just
810          * mappable by accident). Track pin and fault separate for a more
811          * accurate mappable working set.
812          */
813         unsigned int fault_mappable : 1;
814         unsigned int pin_mappable : 1;
815
816         /*
817          * Is the GPU currently using a fence to access this buffer,
818          */
819         unsigned int pending_fenced_gpu_access:1;
820         unsigned int fenced_gpu_access:1;
821
822         unsigned int cache_level:2;
823
824         struct page **pages;
825
826         /**
827          * DMAR support
828          */
829         struct scatterlist *sg_list;
830         int num_sg;
831
832         /**
833          * Used for performing relocations during execbuffer insertion.
834          */
835         struct hlist_node exec_node;
836         unsigned long exec_handle;
837         struct drm_i915_gem_exec_object2 *exec_entry;
838
839         /**
840          * Current offset of the object in GTT space.
841          *
842          * This is the same as gtt_space->start
843          */
844         uint32_t gtt_offset;
845
846         /** Breadcrumb of last rendering to the buffer. */
847         uint32_t last_rendering_seqno;
848         struct intel_ring_buffer *ring;
849
850         /** Breadcrumb of last fenced GPU access to the buffer. */
851         uint32_t last_fenced_seqno;
852         struct intel_ring_buffer *last_fenced_ring;
853
854         /** Current tiling stride for the object, if it's tiled. */
855         uint32_t stride;
856
857         /** Record of address bit 17 of each page at last unbind. */
858         unsigned long *bit_17;
859
860
861         /**
862          * If present, while GEM_DOMAIN_CPU is in the read domain this array
863          * flags which individual pages are valid.
864          */
865         uint8_t *page_cpu_valid;
866
867         /** User space pin count and filp owning the pin */
868         uint32_t user_pin_count;
869         struct drm_file *pin_filp;
870
871         /** for phy allocated objects */
872         struct drm_i915_gem_phys_object *phys_obj;
873
874         /**
875          * Number of crtcs where this object is currently the fb, but
876          * will be page flipped away on the next vblank.  When it
877          * reaches 0, dev_priv->pending_flip_queue will be woken up.
878          */
879         atomic_t pending_flip;
880 };
881
882 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
883
884 /**
885  * Request queue structure.
886  *
887  * The request queue allows us to note sequence numbers that have been emitted
888  * and may be associated with active buffers to be retired.
889  *
890  * By keeping this list, we can avoid having to do questionable
891  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
892  * an emission time with seqnos for tracking how far ahead of the GPU we are.
893  */
894 struct drm_i915_gem_request {
895         /** On Which ring this request was generated */
896         struct intel_ring_buffer *ring;
897
898         /** GEM sequence number associated with this request. */
899         uint32_t seqno;
900
901         /** Time at which this request was emitted, in jiffies. */
902         unsigned long emitted_jiffies;
903
904         /** global list entry for this request */
905         struct list_head list;
906
907         struct drm_i915_file_private *file_priv;
908         /** file_priv list entry for this request */
909         struct list_head client_list;
910 };
911
912 struct drm_i915_file_private {
913         struct {
914                 struct spinlock lock;
915                 struct list_head request_list;
916         } mm;
917 };
918
919 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
920
921 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
922 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
923 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
924 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
925 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
926 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
927 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
928 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
929 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
930 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
931 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
932 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
933 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
934 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
935 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
936 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
937 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
938 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
939 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
940 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
941
942 /*
943  * The genX designation typically refers to the render engine, so render
944  * capability related checks should use IS_GEN, while display and other checks
945  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
946  * chips, etc.).
947  */
948 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
949 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
950 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
951 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
952 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
953 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
954
955 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
956 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
957 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
958
959 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
960 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
961
962 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
963  * rows, which changed the alignment requirements and fence programming.
964  */
965 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
966                                                       IS_I915GM(dev)))
967 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
968 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
969 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
970 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
971 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
972 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
973 /* dsparb controlled by hw only */
974 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
975
976 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
977 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
978 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
979
980 #define HAS_PCH_SPLIT(dev) (IS_GEN5(dev) || IS_GEN6(dev) || IS_IVYBRIDGE(dev))
981 #define HAS_PIPE_CONTROL(dev) (INTEL_INFO(dev)->gen >= 5)
982
983 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
984 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
985 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
986
987 #include "i915_trace.h"
988
989 extern struct drm_ioctl_desc i915_ioctls[];
990 extern int i915_max_ioctl;
991 extern unsigned int i915_fbpercrtc __always_unused;
992 extern int i915_panel_ignore_lid __read_mostly;
993 extern unsigned int i915_powersave __read_mostly;
994 extern unsigned int i915_semaphores __read_mostly;
995 extern unsigned int i915_lvds_downclock __read_mostly;
996 extern unsigned int i915_panel_use_ssc __read_mostly;
997 extern int i915_vbt_sdvo_panel_type __read_mostly;
998 extern unsigned int i915_enable_rc6 __read_mostly;
999 extern unsigned int i915_enable_fbc __read_mostly;
1000 extern bool i915_enable_hangcheck __read_mostly;
1001
1002 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1003 extern int i915_resume(struct drm_device *dev);
1004 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1005 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1006
1007                                 /* i915_dma.c */
1008 extern void i915_kernel_lost_context(struct drm_device * dev);
1009 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1010 extern int i915_driver_unload(struct drm_device *);
1011 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1012 extern void i915_driver_lastclose(struct drm_device * dev);
1013 extern void i915_driver_preclose(struct drm_device *dev,
1014                                  struct drm_file *file_priv);
1015 extern void i915_driver_postclose(struct drm_device *dev,
1016                                   struct drm_file *file_priv);
1017 extern int i915_driver_device_is_agp(struct drm_device * dev);
1018 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1019                               unsigned long arg);
1020 extern int i915_emit_box(struct drm_device *dev,
1021                          struct drm_clip_rect *box,
1022                          int DR1, int DR4);
1023 extern int i915_reset(struct drm_device *dev, u8 flags);
1024 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1025 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1026 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1027 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1028
1029
1030 /* i915_irq.c */
1031 void i915_hangcheck_elapsed(unsigned long data);
1032 void i915_handle_error(struct drm_device *dev, bool wedged);
1033 extern int i915_irq_emit(struct drm_device *dev, void *data,
1034                          struct drm_file *file_priv);
1035 extern int i915_irq_wait(struct drm_device *dev, void *data,
1036                          struct drm_file *file_priv);
1037
1038 extern void intel_irq_init(struct drm_device *dev);
1039
1040 extern int i915_vblank_pipe_set(struct drm_device *dev, void *data,
1041                                 struct drm_file *file_priv);
1042 extern int i915_vblank_pipe_get(struct drm_device *dev, void *data,
1043                                 struct drm_file *file_priv);
1044 extern int i915_vblank_swap(struct drm_device *dev, void *data,
1045                             struct drm_file *file_priv);
1046
1047 void
1048 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1049
1050 void
1051 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1052
1053 void intel_enable_asle (struct drm_device *dev);
1054
1055 #ifdef CONFIG_DEBUG_FS
1056 extern void i915_destroy_error_state(struct drm_device *dev);
1057 #else
1058 #define i915_destroy_error_state(x)
1059 #endif
1060
1061
1062 /* i915_mem.c */
1063 extern int i915_mem_alloc(struct drm_device *dev, void *data,
1064                           struct drm_file *file_priv);
1065 extern int i915_mem_free(struct drm_device *dev, void *data,
1066                          struct drm_file *file_priv);
1067 extern int i915_mem_init_heap(struct drm_device *dev, void *data,
1068                               struct drm_file *file_priv);
1069 extern int i915_mem_destroy_heap(struct drm_device *dev, void *data,
1070                                  struct drm_file *file_priv);
1071 extern void i915_mem_takedown(struct mem_block **heap);
1072 extern void i915_mem_release(struct drm_device * dev,
1073                              struct drm_file *file_priv, struct mem_block *heap);
1074 /* i915_gem.c */
1075 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1076                         struct drm_file *file_priv);
1077 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1078                           struct drm_file *file_priv);
1079 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1080                          struct drm_file *file_priv);
1081 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1082                           struct drm_file *file_priv);
1083 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1084                         struct drm_file *file_priv);
1085 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1086                         struct drm_file *file_priv);
1087 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1088                               struct drm_file *file_priv);
1089 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1090                              struct drm_file *file_priv);
1091 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1092                         struct drm_file *file_priv);
1093 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1094                          struct drm_file *file_priv);
1095 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1096                        struct drm_file *file_priv);
1097 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1098                          struct drm_file *file_priv);
1099 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1100                         struct drm_file *file_priv);
1101 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1102                             struct drm_file *file_priv);
1103 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1104                            struct drm_file *file_priv);
1105 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1106                            struct drm_file *file_priv);
1107 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1108                            struct drm_file *file_priv);
1109 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1110                         struct drm_file *file_priv);
1111 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1112                         struct drm_file *file_priv);
1113 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1114                                 struct drm_file *file_priv);
1115 void i915_gem_load(struct drm_device *dev);
1116 int i915_gem_init_object(struct drm_gem_object *obj);
1117 int __must_check i915_gem_flush_ring(struct intel_ring_buffer *ring,
1118                                      uint32_t invalidate_domains,
1119                                      uint32_t flush_domains);
1120 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1121                                                   size_t size);
1122 void i915_gem_free_object(struct drm_gem_object *obj);
1123 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1124                                      uint32_t alignment,
1125                                      bool map_and_fenceable);
1126 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1127 int __must_check i915_gem_object_unbind(struct drm_i915_gem_object *obj);
1128 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1129 void i915_gem_lastclose(struct drm_device *dev);
1130
1131 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1132 int __must_check i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj);
1133 void i915_gem_object_move_to_active(struct drm_i915_gem_object *obj,
1134                                     struct intel_ring_buffer *ring,
1135                                     u32 seqno);
1136
1137 int i915_gem_dumb_create(struct drm_file *file_priv,
1138                          struct drm_device *dev,
1139                          struct drm_mode_create_dumb *args);
1140 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1141                       uint32_t handle, uint64_t *offset);
1142 int i915_gem_dumb_destroy(struct drm_file *file_priv, struct drm_device *dev,
1143                           uint32_t handle);                       
1144 /**
1145  * Returns true if seq1 is later than seq2.
1146  */
1147 static inline bool
1148 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1149 {
1150         return (int32_t)(seq1 - seq2) >= 0;
1151 }
1152
1153 static inline u32
1154 i915_gem_next_request_seqno(struct intel_ring_buffer *ring)
1155 {
1156         drm_i915_private_t *dev_priv = ring->dev->dev_private;
1157         return ring->outstanding_lazy_request = dev_priv->next_seqno;
1158 }
1159
1160 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj,
1161                                            struct intel_ring_buffer *pipelined);
1162 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
1163
1164 void i915_gem_retire_requests(struct drm_device *dev);
1165 void i915_gem_reset(struct drm_device *dev);
1166 void i915_gem_clflush_object(struct drm_i915_gem_object *obj);
1167 int __must_check i915_gem_object_set_domain(struct drm_i915_gem_object *obj,
1168                                             uint32_t read_domains,
1169                                             uint32_t write_domain);
1170 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
1171 int __must_check i915_gem_init_ringbuffer(struct drm_device *dev);
1172 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1173 void i915_gem_do_init(struct drm_device *dev,
1174                       unsigned long start,
1175                       unsigned long mappable_end,
1176                       unsigned long end);
1177 int __must_check i915_gpu_idle(struct drm_device *dev);
1178 int __must_check i915_gem_idle(struct drm_device *dev);
1179 int __must_check i915_add_request(struct intel_ring_buffer *ring,
1180                                   struct drm_file *file,
1181                                   struct drm_i915_gem_request *request);
1182 int __must_check i915_wait_request(struct intel_ring_buffer *ring,
1183                                    uint32_t seqno);
1184 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1185 int __must_check
1186 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
1187                                   bool write);
1188 int __must_check
1189 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
1190                                      u32 alignment,
1191                                      struct intel_ring_buffer *pipelined);
1192 int i915_gem_attach_phys_object(struct drm_device *dev,
1193                                 struct drm_i915_gem_object *obj,
1194                                 int id,
1195                                 int align);
1196 void i915_gem_detach_phys_object(struct drm_device *dev,
1197                                  struct drm_i915_gem_object *obj);
1198 void i915_gem_free_all_phys_object(struct drm_device *dev);
1199 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
1200
1201 uint32_t
1202 i915_gem_get_unfenced_gtt_alignment(struct drm_i915_gem_object *obj);
1203
1204 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
1205                                     enum i915_cache_level cache_level);
1206
1207 /* i915_gem_gtt.c */
1208 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
1209 int __must_check i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj);
1210 void i915_gem_gtt_rebind_object(struct drm_i915_gem_object *obj,
1211                                 enum i915_cache_level cache_level);
1212 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
1213
1214 /* i915_gem_evict.c */
1215 int __must_check i915_gem_evict_something(struct drm_device *dev, int min_size,
1216                                           unsigned alignment, bool mappable);
1217 int __must_check i915_gem_evict_everything(struct drm_device *dev,
1218                                            bool purgeable_only);
1219 int __must_check i915_gem_evict_inactive(struct drm_device *dev,
1220                                          bool purgeable_only);
1221
1222 /* i915_gem_tiling.c */
1223 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1224 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
1225 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
1226
1227 /* i915_gem_debug.c */
1228 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1229                           const char *where, uint32_t mark);
1230 #if WATCH_LISTS
1231 int i915_verify_lists(struct drm_device *dev);
1232 #else
1233 #define i915_verify_lists(dev) 0
1234 #endif
1235 void i915_gem_object_check_coherency(struct drm_i915_gem_object *obj,
1236                                      int handle);
1237 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1238                           const char *where, uint32_t mark);
1239
1240 /* i915_debugfs.c */
1241 int i915_debugfs_init(struct drm_minor *minor);
1242 void i915_debugfs_cleanup(struct drm_minor *minor);
1243
1244 /* i915_suspend.c */
1245 extern int i915_save_state(struct drm_device *dev);
1246 extern int i915_restore_state(struct drm_device *dev);
1247
1248 /* i915_suspend.c */
1249 extern int i915_save_state(struct drm_device *dev);
1250 extern int i915_restore_state(struct drm_device *dev);
1251
1252 /* intel_i2c.c */
1253 extern int intel_setup_gmbus(struct drm_device *dev);
1254 extern void intel_teardown_gmbus(struct drm_device *dev);
1255 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1256 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1257 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1258 {
1259         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1260 }
1261 extern void intel_i2c_reset(struct drm_device *dev);
1262
1263 /* intel_opregion.c */
1264 extern int intel_opregion_setup(struct drm_device *dev);
1265 #ifdef CONFIG_ACPI
1266 extern void intel_opregion_init(struct drm_device *dev);
1267 extern void intel_opregion_fini(struct drm_device *dev);
1268 extern void intel_opregion_asle_intr(struct drm_device *dev);
1269 extern void intel_opregion_gse_intr(struct drm_device *dev);
1270 extern void intel_opregion_enable_asle(struct drm_device *dev);
1271 #else
1272 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1273 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1274 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1275 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1276 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1277 #endif
1278
1279 /* intel_acpi.c */
1280 #ifdef CONFIG_ACPI
1281 extern void intel_register_dsm_handler(void);
1282 extern void intel_unregister_dsm_handler(void);
1283 #else
1284 static inline void intel_register_dsm_handler(void) { return; }
1285 static inline void intel_unregister_dsm_handler(void) { return; }
1286 #endif /* CONFIG_ACPI */
1287
1288 /* modesetting */
1289 extern void intel_modeset_init(struct drm_device *dev);
1290 extern void intel_modeset_gem_init(struct drm_device *dev);
1291 extern void intel_modeset_cleanup(struct drm_device *dev);
1292 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1293 extern bool intel_fbc_enabled(struct drm_device *dev);
1294 extern void intel_disable_fbc(struct drm_device *dev);
1295 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1296 extern void ironlake_enable_rc6(struct drm_device *dev);
1297 extern void gen6_set_rps(struct drm_device *dev, u8 val);
1298 extern void intel_detect_pch (struct drm_device *dev);
1299 extern int intel_trans_dp_port_sel (struct drm_crtc *crtc);
1300
1301 /* overlay */
1302 #ifdef CONFIG_DEBUG_FS
1303 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1304 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1305
1306 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
1307 extern void intel_display_print_error_state(struct seq_file *m,
1308                                             struct drm_device *dev,
1309                                             struct intel_display_error_state *error);
1310 #endif
1311
1312 #define LP_RING(d) (&((struct drm_i915_private *)(d))->ring[RCS])
1313
1314 #define BEGIN_LP_RING(n) \
1315         intel_ring_begin(LP_RING(dev_priv), (n))
1316
1317 #define OUT_RING(x) \
1318         intel_ring_emit(LP_RING(dev_priv), x)
1319
1320 #define ADVANCE_LP_RING() \
1321         intel_ring_advance(LP_RING(dev_priv))
1322
1323 /**
1324  * Lock test for when it's just for synchronization of ring access.
1325  *
1326  * In that case, we don't need to do it when GEM is initialized as nobody else
1327  * has access to the ring.
1328  */
1329 #define RING_LOCK_TEST_WITH_RETURN(dev, file) do {                      \
1330         if (LP_RING(dev->dev_private)->obj == NULL)                     \
1331                 LOCK_TEST_WITH_RETURN(dev, file);                       \
1332 } while (0)
1333
1334 /* On SNB platform, before reading ring registers forcewake bit
1335  * must be set to prevent GT core from power down and stale values being
1336  * returned.
1337  */
1338 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1339 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1340 void __gen6_gt_wait_for_fifo(struct drm_i915_private *dev_priv);
1341
1342 /* We give fast paths for the really cool registers */
1343 #define NEEDS_FORCE_WAKE(dev_priv, reg) \
1344         (((dev_priv)->info->gen >= 6) && \
1345         ((reg) < 0x40000) && \
1346         ((reg) != FORCEWAKE))
1347
1348 #define __i915_read(x, y) \
1349 static inline u##x i915_read##x(struct drm_i915_private *dev_priv, u32 reg) { \
1350         u##x val = 0; \
1351         if (NEEDS_FORCE_WAKE((dev_priv), (reg))) { \
1352                 gen6_gt_force_wake_get(dev_priv); \
1353                 val = read##y(dev_priv->regs + reg); \
1354                 gen6_gt_force_wake_put(dev_priv); \
1355         } else { \
1356                 val = read##y(dev_priv->regs + reg); \
1357         } \
1358         trace_i915_reg_rw(false, reg, val, sizeof(val)); \
1359         return val; \
1360 }
1361
1362 __i915_read(8, b)
1363 __i915_read(16, w)
1364 __i915_read(32, l)
1365 __i915_read(64, q)
1366 #undef __i915_read
1367
1368 #define __i915_write(x, y) \
1369 static inline void i915_write##x(struct drm_i915_private *dev_priv, u32 reg, u##x val) { \
1370         trace_i915_reg_rw(true, reg, val, sizeof(val)); \
1371         if (NEEDS_FORCE_WAKE((dev_priv), (reg))) { \
1372                 __gen6_gt_wait_for_fifo(dev_priv); \
1373         } \
1374         write##y(val, dev_priv->regs + reg); \
1375 }
1376 __i915_write(8, b)
1377 __i915_write(16, w)
1378 __i915_write(32, l)
1379 __i915_write(64, q)
1380 #undef __i915_write
1381
1382 #define I915_READ8(reg)         i915_read8(dev_priv, (reg))
1383 #define I915_WRITE8(reg, val)   i915_write8(dev_priv, (reg), (val))
1384
1385 #define I915_READ16(reg)        i915_read16(dev_priv, (reg))
1386 #define I915_WRITE16(reg, val)  i915_write16(dev_priv, (reg), (val))
1387 #define I915_READ16_NOTRACE(reg)        readw(dev_priv->regs + (reg))
1388 #define I915_WRITE16_NOTRACE(reg, val)  writew(val, dev_priv->regs + (reg))
1389
1390 #define I915_READ(reg)          i915_read32(dev_priv, (reg))
1391 #define I915_WRITE(reg, val)    i915_write32(dev_priv, (reg), (val))
1392 #define I915_READ_NOTRACE(reg)          readl(dev_priv->regs + (reg))
1393 #define I915_WRITE_NOTRACE(reg, val)    writel(val, dev_priv->regs + (reg))
1394
1395 #define I915_WRITE64(reg, val)  i915_write64(dev_priv, (reg), (val))
1396 #define I915_READ64(reg)        i915_read64(dev_priv, (reg))
1397
1398 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
1399 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
1400
1401
1402 #endif