]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/gpu/drm/i915/intel_i2c.c
Merge branch 'drm-intel-fixes' of git://people.freedesktop.org/~danvet/drm-intel...
[karo-tx-linux.git] / drivers / gpu / drm / i915 / intel_i2c.c
1 /*
2  * Copyright (c) 2006 Dave Airlie <airlied@linux.ie>
3  * Copyright © 2006-2008,2010 Intel Corporation
4  *   Jesse Barnes <jesse.barnes@intel.com>
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the next
14  * paragraph) shall be included in all copies or substantial portions of the
15  * Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
18  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
19  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
20  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
21  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
22  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
23  * DEALINGS IN THE SOFTWARE.
24  *
25  * Authors:
26  *      Eric Anholt <eric@anholt.net>
27  *      Chris Wilson <chris@chris-wilson.co.uk>
28  */
29 #include <linux/i2c.h>
30 #include <linux/i2c-algo-bit.h>
31 #include <linux/export.h>
32 #include <drm/drmP.h>
33 #include "intel_drv.h"
34 #include <drm/i915_drm.h>
35 #include "i915_drv.h"
36
37 struct gmbus_port {
38         const char *name;
39         int reg;
40 };
41
42 static const struct gmbus_port gmbus_ports[] = {
43         { "ssc", GPIOB },
44         { "vga", GPIOA },
45         { "panel", GPIOC },
46         { "dpc", GPIOD },
47         { "dpb", GPIOE },
48         { "dpd", GPIOF },
49 };
50
51 /* Intel GPIO access functions */
52
53 #define I2C_RISEFALL_TIME 10
54
55 static inline struct intel_gmbus *
56 to_intel_gmbus(struct i2c_adapter *i2c)
57 {
58         return container_of(i2c, struct intel_gmbus, adapter);
59 }
60
61 void
62 intel_i2c_reset(struct drm_device *dev)
63 {
64         struct drm_i915_private *dev_priv = dev->dev_private;
65         I915_WRITE(dev_priv->gpio_mmio_base + GMBUS0, 0);
66 }
67
68 static void intel_i2c_quirk_set(struct drm_i915_private *dev_priv, bool enable)
69 {
70         u32 val;
71
72         /* When using bit bashing for I2C, this bit needs to be set to 1 */
73         if (!IS_PINEVIEW(dev_priv->dev))
74                 return;
75
76         val = I915_READ(DSPCLK_GATE_D);
77         if (enable)
78                 val |= DPCUNIT_CLOCK_GATE_DISABLE;
79         else
80                 val &= ~DPCUNIT_CLOCK_GATE_DISABLE;
81         I915_WRITE(DSPCLK_GATE_D, val);
82 }
83
84 static u32 get_reserved(struct intel_gmbus *bus)
85 {
86         struct drm_i915_private *dev_priv = bus->dev_priv;
87         struct drm_device *dev = dev_priv->dev;
88         u32 reserved = 0;
89
90         /* On most chips, these bits must be preserved in software. */
91         if (!IS_I830(dev) && !IS_845G(dev))
92                 reserved = I915_READ_NOTRACE(bus->gpio_reg) &
93                                              (GPIO_DATA_PULLUP_DISABLE |
94                                               GPIO_CLOCK_PULLUP_DISABLE);
95
96         return reserved;
97 }
98
99 static int get_clock(void *data)
100 {
101         struct intel_gmbus *bus = data;
102         struct drm_i915_private *dev_priv = bus->dev_priv;
103         u32 reserved = get_reserved(bus);
104         I915_WRITE_NOTRACE(bus->gpio_reg, reserved | GPIO_CLOCK_DIR_MASK);
105         I915_WRITE_NOTRACE(bus->gpio_reg, reserved);
106         return (I915_READ_NOTRACE(bus->gpio_reg) & GPIO_CLOCK_VAL_IN) != 0;
107 }
108
109 static int get_data(void *data)
110 {
111         struct intel_gmbus *bus = data;
112         struct drm_i915_private *dev_priv = bus->dev_priv;
113         u32 reserved = get_reserved(bus);
114         I915_WRITE_NOTRACE(bus->gpio_reg, reserved | GPIO_DATA_DIR_MASK);
115         I915_WRITE_NOTRACE(bus->gpio_reg, reserved);
116         return (I915_READ_NOTRACE(bus->gpio_reg) & GPIO_DATA_VAL_IN) != 0;
117 }
118
119 static void set_clock(void *data, int state_high)
120 {
121         struct intel_gmbus *bus = data;
122         struct drm_i915_private *dev_priv = bus->dev_priv;
123         u32 reserved = get_reserved(bus);
124         u32 clock_bits;
125
126         if (state_high)
127                 clock_bits = GPIO_CLOCK_DIR_IN | GPIO_CLOCK_DIR_MASK;
128         else
129                 clock_bits = GPIO_CLOCK_DIR_OUT | GPIO_CLOCK_DIR_MASK |
130                         GPIO_CLOCK_VAL_MASK;
131
132         I915_WRITE_NOTRACE(bus->gpio_reg, reserved | clock_bits);
133         POSTING_READ(bus->gpio_reg);
134 }
135
136 static void set_data(void *data, int state_high)
137 {
138         struct intel_gmbus *bus = data;
139         struct drm_i915_private *dev_priv = bus->dev_priv;
140         u32 reserved = get_reserved(bus);
141         u32 data_bits;
142
143         if (state_high)
144                 data_bits = GPIO_DATA_DIR_IN | GPIO_DATA_DIR_MASK;
145         else
146                 data_bits = GPIO_DATA_DIR_OUT | GPIO_DATA_DIR_MASK |
147                         GPIO_DATA_VAL_MASK;
148
149         I915_WRITE_NOTRACE(bus->gpio_reg, reserved | data_bits);
150         POSTING_READ(bus->gpio_reg);
151 }
152
153 static int
154 intel_gpio_pre_xfer(struct i2c_adapter *adapter)
155 {
156         struct intel_gmbus *bus = container_of(adapter,
157                                                struct intel_gmbus,
158                                                adapter);
159         struct drm_i915_private *dev_priv = bus->dev_priv;
160
161         intel_i2c_reset(dev_priv->dev);
162         intel_i2c_quirk_set(dev_priv, true);
163         set_data(bus, 1);
164         set_clock(bus, 1);
165         udelay(I2C_RISEFALL_TIME);
166         return 0;
167 }
168
169 static void
170 intel_gpio_post_xfer(struct i2c_adapter *adapter)
171 {
172         struct intel_gmbus *bus = container_of(adapter,
173                                                struct intel_gmbus,
174                                                adapter);
175         struct drm_i915_private *dev_priv = bus->dev_priv;
176
177         set_data(bus, 1);
178         set_clock(bus, 1);
179         intel_i2c_quirk_set(dev_priv, false);
180 }
181
182 static void
183 intel_gpio_setup(struct intel_gmbus *bus, u32 pin)
184 {
185         struct drm_i915_private *dev_priv = bus->dev_priv;
186         struct i2c_algo_bit_data *algo;
187
188         algo = &bus->bit_algo;
189
190         /* -1 to map pin pair to gmbus index */
191         bus->gpio_reg = dev_priv->gpio_mmio_base + gmbus_ports[pin - 1].reg;
192
193         bus->adapter.algo_data = algo;
194         algo->setsda = set_data;
195         algo->setscl = set_clock;
196         algo->getsda = get_data;
197         algo->getscl = get_clock;
198         algo->pre_xfer = intel_gpio_pre_xfer;
199         algo->post_xfer = intel_gpio_post_xfer;
200         algo->udelay = I2C_RISEFALL_TIME;
201         algo->timeout = usecs_to_jiffies(2200);
202         algo->data = bus;
203 }
204
205 static int
206 gmbus_xfer_read(struct drm_i915_private *dev_priv, struct i2c_msg *msg,
207                 u32 gmbus1_index)
208 {
209         int reg_offset = dev_priv->gpio_mmio_base;
210         u16 len = msg->len;
211         u8 *buf = msg->buf;
212
213         I915_WRITE(GMBUS1 + reg_offset,
214                    gmbus1_index |
215                    GMBUS_CYCLE_WAIT |
216                    (len << GMBUS_BYTE_COUNT_SHIFT) |
217                    (msg->addr << GMBUS_SLAVE_ADDR_SHIFT) |
218                    GMBUS_SLAVE_READ | GMBUS_SW_RDY);
219         while (len) {
220                 int ret;
221                 u32 val, loop = 0;
222                 u32 gmbus2;
223
224                 ret = wait_for((gmbus2 = I915_READ(GMBUS2 + reg_offset)) &
225                                (GMBUS_SATOER | GMBUS_HW_RDY),
226                                50);
227                 if (ret)
228                         return -ETIMEDOUT;
229                 if (gmbus2 & GMBUS_SATOER)
230                         return -ENXIO;
231
232                 val = I915_READ(GMBUS3 + reg_offset);
233                 do {
234                         *buf++ = val & 0xff;
235                         val >>= 8;
236                 } while (--len && ++loop < 4);
237         }
238
239         return 0;
240 }
241
242 static int
243 gmbus_xfer_write(struct drm_i915_private *dev_priv, struct i2c_msg *msg)
244 {
245         int reg_offset = dev_priv->gpio_mmio_base;
246         u16 len = msg->len;
247         u8 *buf = msg->buf;
248         u32 val, loop;
249
250         val = loop = 0;
251         while (len && loop < 4) {
252                 val |= *buf++ << (8 * loop++);
253                 len -= 1;
254         }
255
256         I915_WRITE(GMBUS3 + reg_offset, val);
257         I915_WRITE(GMBUS1 + reg_offset,
258                    GMBUS_CYCLE_WAIT |
259                    (msg->len << GMBUS_BYTE_COUNT_SHIFT) |
260                    (msg->addr << GMBUS_SLAVE_ADDR_SHIFT) |
261                    GMBUS_SLAVE_WRITE | GMBUS_SW_RDY);
262         while (len) {
263                 int ret;
264                 u32 gmbus2;
265
266                 val = loop = 0;
267                 do {
268                         val |= *buf++ << (8 * loop);
269                 } while (--len && ++loop < 4);
270
271                 I915_WRITE(GMBUS3 + reg_offset, val);
272
273                 ret = wait_for((gmbus2 = I915_READ(GMBUS2 + reg_offset)) &
274                                (GMBUS_SATOER | GMBUS_HW_RDY),
275                                50);
276                 if (ret)
277                         return -ETIMEDOUT;
278                 if (gmbus2 & GMBUS_SATOER)
279                         return -ENXIO;
280         }
281         return 0;
282 }
283
284 /*
285  * The gmbus controller can combine a 1 or 2 byte write with a read that
286  * immediately follows it by using an "INDEX" cycle.
287  */
288 static bool
289 gmbus_is_index_read(struct i2c_msg *msgs, int i, int num)
290 {
291         return (i + 1 < num &&
292                 !(msgs[i].flags & I2C_M_RD) && msgs[i].len <= 2 &&
293                 (msgs[i + 1].flags & I2C_M_RD));
294 }
295
296 static int
297 gmbus_xfer_index_read(struct drm_i915_private *dev_priv, struct i2c_msg *msgs)
298 {
299         int reg_offset = dev_priv->gpio_mmio_base;
300         u32 gmbus1_index = 0;
301         u32 gmbus5 = 0;
302         int ret;
303
304         if (msgs[0].len == 2)
305                 gmbus5 = GMBUS_2BYTE_INDEX_EN |
306                          msgs[0].buf[1] | (msgs[0].buf[0] << 8);
307         if (msgs[0].len == 1)
308                 gmbus1_index = GMBUS_CYCLE_INDEX |
309                                (msgs[0].buf[0] << GMBUS_SLAVE_INDEX_SHIFT);
310
311         /* GMBUS5 holds 16-bit index */
312         if (gmbus5)
313                 I915_WRITE(GMBUS5 + reg_offset, gmbus5);
314
315         ret = gmbus_xfer_read(dev_priv, &msgs[1], gmbus1_index);
316
317         /* Clear GMBUS5 after each index transfer */
318         if (gmbus5)
319                 I915_WRITE(GMBUS5 + reg_offset, 0);
320
321         return ret;
322 }
323
324 static int
325 gmbus_xfer(struct i2c_adapter *adapter,
326            struct i2c_msg *msgs,
327            int num)
328 {
329         struct intel_gmbus *bus = container_of(adapter,
330                                                struct intel_gmbus,
331                                                adapter);
332         struct drm_i915_private *dev_priv = bus->dev_priv;
333         int i, reg_offset;
334         int ret = 0;
335
336         mutex_lock(&dev_priv->gmbus_mutex);
337
338         if (bus->force_bit) {
339                 ret = i2c_bit_algo.master_xfer(adapter, msgs, num);
340                 goto out;
341         }
342
343         reg_offset = dev_priv->gpio_mmio_base;
344
345         I915_WRITE(GMBUS0 + reg_offset, bus->reg0);
346
347         for (i = 0; i < num; i++) {
348                 u32 gmbus2;
349
350                 if (gmbus_is_index_read(msgs, i, num)) {
351                         ret = gmbus_xfer_index_read(dev_priv, &msgs[i]);
352                         i += 1;  /* set i to the index of the read xfer */
353                 } else if (msgs[i].flags & I2C_M_RD) {
354                         ret = gmbus_xfer_read(dev_priv, &msgs[i], 0);
355                 } else {
356                         ret = gmbus_xfer_write(dev_priv, &msgs[i]);
357                 }
358
359                 if (ret == -ETIMEDOUT)
360                         goto timeout;
361                 if (ret == -ENXIO)
362                         goto clear_err;
363
364                 ret = wait_for((gmbus2 = I915_READ(GMBUS2 + reg_offset)) &
365                                (GMBUS_SATOER | GMBUS_HW_WAIT_PHASE),
366                                50);
367                 if (ret)
368                         goto timeout;
369                 if (gmbus2 & GMBUS_SATOER)
370                         goto clear_err;
371         }
372
373         /* Generate a STOP condition on the bus. Note that gmbus can't generata
374          * a STOP on the very first cycle. To simplify the code we
375          * unconditionally generate the STOP condition with an additional gmbus
376          * cycle. */
377         I915_WRITE(GMBUS1 + reg_offset, GMBUS_CYCLE_STOP | GMBUS_SW_RDY);
378
379         /* Mark the GMBUS interface as disabled after waiting for idle.
380          * We will re-enable it at the start of the next xfer,
381          * till then let it sleep.
382          */
383         if (wait_for((I915_READ(GMBUS2 + reg_offset) & GMBUS_ACTIVE) == 0,
384                      10)) {
385                 DRM_DEBUG_KMS("GMBUS [%s] timed out waiting for idle\n",
386                          adapter->name);
387                 ret = -ETIMEDOUT;
388         }
389         I915_WRITE(GMBUS0 + reg_offset, 0);
390         ret = ret ?: i;
391         goto out;
392
393 clear_err:
394         /*
395          * Wait for bus to IDLE before clearing NAK.
396          * If we clear the NAK while bus is still active, then it will stay
397          * active and the next transaction may fail.
398          *
399          * If no ACK is received during the address phase of a transaction, the
400          * adapter must report -ENXIO. It is not clear what to return if no ACK
401          * is received at other times. But we have to be careful to not return
402          * spurious -ENXIO because that will prevent i2c and drm edid functions
403          * from retrying. So return -ENXIO only when gmbus properly quiescents -
404          * timing out seems to happen when there _is_ a ddc chip present, but
405          * it's slow responding and only answers on the 2nd retry.
406          */
407         ret = -ENXIO;
408         if (wait_for((I915_READ(GMBUS2 + reg_offset) & GMBUS_ACTIVE) == 0,
409                      10)) {
410                 DRM_DEBUG_KMS("GMBUS [%s] timed out after NAK\n",
411                               adapter->name);
412                 ret = -ETIMEDOUT;
413         }
414
415         /* Toggle the Software Clear Interrupt bit. This has the effect
416          * of resetting the GMBUS controller and so clearing the
417          * BUS_ERROR raised by the slave's NAK.
418          */
419         I915_WRITE(GMBUS1 + reg_offset, GMBUS_SW_CLR_INT);
420         I915_WRITE(GMBUS1 + reg_offset, 0);
421         I915_WRITE(GMBUS0 + reg_offset, 0);
422
423         DRM_DEBUG_KMS("GMBUS [%s] NAK for addr: %04x %c(%d)\n",
424                          adapter->name, msgs[i].addr,
425                          (msgs[i].flags & I2C_M_RD) ? 'r' : 'w', msgs[i].len);
426
427         goto out;
428
429 timeout:
430         DRM_INFO("GMBUS [%s] timed out, falling back to bit banging on pin %d\n",
431                  bus->adapter.name, bus->reg0 & 0xff);
432         I915_WRITE(GMBUS0 + reg_offset, 0);
433
434         /* Hardware may not support GMBUS over these pins? Try GPIO bitbanging instead. */
435         bus->force_bit = 1;
436         ret = i2c_bit_algo.master_xfer(adapter, msgs, num);
437
438 out:
439         mutex_unlock(&dev_priv->gmbus_mutex);
440         return ret;
441 }
442
443 static u32 gmbus_func(struct i2c_adapter *adapter)
444 {
445         return i2c_bit_algo.functionality(adapter) &
446                 (I2C_FUNC_I2C | I2C_FUNC_SMBUS_EMUL |
447                 /* I2C_FUNC_10BIT_ADDR | */
448                 I2C_FUNC_SMBUS_READ_BLOCK_DATA |
449                 I2C_FUNC_SMBUS_BLOCK_PROC_CALL);
450 }
451
452 static const struct i2c_algorithm gmbus_algorithm = {
453         .master_xfer    = gmbus_xfer,
454         .functionality  = gmbus_func
455 };
456
457 /**
458  * intel_gmbus_setup - instantiate all Intel i2c GMBuses
459  * @dev: DRM device
460  */
461 int intel_setup_gmbus(struct drm_device *dev)
462 {
463         struct drm_i915_private *dev_priv = dev->dev_private;
464         int ret, i;
465
466         if (HAS_PCH_SPLIT(dev))
467                 dev_priv->gpio_mmio_base = PCH_GPIOA - GPIOA;
468         else
469                 dev_priv->gpio_mmio_base = 0;
470
471         mutex_init(&dev_priv->gmbus_mutex);
472
473         for (i = 0; i < GMBUS_NUM_PORTS; i++) {
474                 struct intel_gmbus *bus = &dev_priv->gmbus[i];
475                 u32 port = i + 1; /* +1 to map gmbus index to pin pair */
476
477                 bus->adapter.owner = THIS_MODULE;
478                 bus->adapter.class = I2C_CLASS_DDC;
479                 snprintf(bus->adapter.name,
480                          sizeof(bus->adapter.name),
481                          "i915 gmbus %s",
482                          gmbus_ports[i].name);
483
484                 bus->adapter.dev.parent = &dev->pdev->dev;
485                 bus->dev_priv = dev_priv;
486
487                 bus->adapter.algo = &gmbus_algorithm;
488
489                 /* By default use a conservative clock rate */
490                 bus->reg0 = port | GMBUS_RATE_100KHZ;
491
492                 /* gmbus seems to be broken on i830 */
493                 if (IS_I830(dev))
494                         bus->force_bit = 1;
495
496                 intel_gpio_setup(bus, port);
497
498                 ret = i2c_add_adapter(&bus->adapter);
499                 if (ret)
500                         goto err;
501         }
502
503         intel_i2c_reset(dev_priv->dev);
504
505         return 0;
506
507 err:
508         while (--i) {
509                 struct intel_gmbus *bus = &dev_priv->gmbus[i];
510                 i2c_del_adapter(&bus->adapter);
511         }
512         return ret;
513 }
514
515 struct i2c_adapter *intel_gmbus_get_adapter(struct drm_i915_private *dev_priv,
516                                             unsigned port)
517 {
518         WARN_ON(!intel_gmbus_is_port_valid(port));
519         /* -1 to map pin pair to gmbus index */
520         return (intel_gmbus_is_port_valid(port)) ?
521                 &dev_priv->gmbus[port - 1].adapter : NULL;
522 }
523
524 void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed)
525 {
526         struct intel_gmbus *bus = to_intel_gmbus(adapter);
527
528         bus->reg0 = (bus->reg0 & ~(0x3 << 8)) | speed;
529 }
530
531 void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit)
532 {
533         struct intel_gmbus *bus = to_intel_gmbus(adapter);
534
535         bus->force_bit += force_bit ? 1 : -1;
536         DRM_DEBUG_KMS("%sabling bit-banging on %s. force bit now %d\n",
537                       force_bit ? "en" : "dis", adapter->name,
538                       bus->force_bit);
539 }
540
541 void intel_teardown_gmbus(struct drm_device *dev)
542 {
543         struct drm_i915_private *dev_priv = dev->dev_private;
544         int i;
545
546         for (i = 0; i < GMBUS_NUM_PORTS; i++) {
547                 struct intel_gmbus *bus = &dev_priv->gmbus[i];
548                 i2c_del_adapter(&bus->adapter);
549         }
550 }