]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/iommu/omap-iommu.h
f81184b549eca0cdd658eee49d699e7ad29591fa
[karo-tx-linux.git] / drivers / iommu / omap-iommu.h
1 /*
2  * omap iommu: main structures
3  *
4  * Copyright (C) 2008-2009 Nokia Corporation
5  *
6  * Written by Hiroshi DOYU <Hiroshi.DOYU@nokia.com>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  */
12
13 #ifndef _OMAP_IOMMU_H
14 #define _OMAP_IOMMU_H
15
16 #include <linux/bitops.h>
17 #include <linux/iommu.h>
18
19 #define for_each_iotlb_cr(obj, n, __i, cr)                              \
20         for (__i = 0;                                                   \
21              (__i < (n)) && (cr = __iotlb_read_cr((obj), __i), true);   \
22              __i++)
23
24 struct iotlb_entry {
25         u32 da;
26         u32 pa;
27         u32 pgsz, prsvd, valid;
28         u32 endian, elsz, mixed;
29 };
30
31 /**
32  * struct omap_iommu_domain - omap iommu domain
33  * @pgtable:    the page table
34  * @iommu_dev:  an omap iommu device attached to this domain. only a single
35  *              iommu device can be attached for now.
36  * @dev:        Device using this domain.
37  * @lock:       domain lock, should be taken when attaching/detaching
38  * @domain:     generic domain handle used by iommu core code
39  */
40 struct omap_iommu_domain {
41         u32 *pgtable;
42         struct omap_iommu *iommu_dev;
43         struct device *dev;
44         spinlock_t lock;
45         struct iommu_domain domain;
46 };
47
48 struct omap_iommu {
49         const char      *name;
50         void __iomem    *regbase;
51         struct regmap   *syscfg;
52         struct device   *dev;
53         struct iommu_domain *domain;
54         struct dentry   *debug_dir;
55
56         spinlock_t      iommu_lock;     /* global for this whole object */
57
58         /*
59          * We don't change iopgd for a situation like pgd for a task,
60          * but share it globally for each iommu.
61          */
62         u32             *iopgd;
63         spinlock_t      page_table_lock; /* protect iopgd */
64
65         int             nr_tlb_entries;
66
67         void *ctx; /* iommu context: registres saved area */
68
69         int has_bus_err_back;
70         u32 id;
71 };
72
73 /**
74  * struct omap_iommu_arch_data - omap iommu private data
75  * @iommu_dev: handle of the iommu device
76  *
77  * This is an omap iommu private data object, which binds an iommu user
78  * to its iommu device. This object should be placed at the iommu user's
79  * dev_archdata so generic IOMMU API can be used without having to
80  * utilize omap-specific plumbing anymore.
81  */
82 struct omap_iommu_arch_data {
83         struct omap_iommu *iommu_dev;
84 };
85
86 struct cr_regs {
87         u32 cam;
88         u32 ram;
89 };
90
91 struct iotlb_lock {
92         short base;
93         short vict;
94 };
95
96 /**
97  * dev_to_omap_iommu() - retrieves an omap iommu object from a user device
98  * @dev: iommu client device
99  */
100 static inline struct omap_iommu *dev_to_omap_iommu(struct device *dev)
101 {
102         struct omap_iommu_arch_data *arch_data = dev->archdata.iommu;
103
104         return arch_data->iommu_dev;
105 }
106
107 /*
108  * MMU Register offsets
109  */
110 #define MMU_REVISION            0x00
111 #define MMU_IRQSTATUS           0x18
112 #define MMU_IRQENABLE           0x1c
113 #define MMU_WALKING_ST          0x40
114 #define MMU_CNTL                0x44
115 #define MMU_FAULT_AD            0x48
116 #define MMU_TTB                 0x4c
117 #define MMU_LOCK                0x50
118 #define MMU_LD_TLB              0x54
119 #define MMU_CAM                 0x58
120 #define MMU_RAM                 0x5c
121 #define MMU_GFLUSH              0x60
122 #define MMU_FLUSH_ENTRY         0x64
123 #define MMU_READ_CAM            0x68
124 #define MMU_READ_RAM            0x6c
125 #define MMU_EMU_FAULT_AD        0x70
126 #define MMU_GP_REG              0x88
127
128 #define MMU_REG_SIZE            256
129
130 /*
131  * MMU Register bit definitions
132  */
133 /* IRQSTATUS & IRQENABLE */
134 #define MMU_IRQ_MULTIHITFAULT   BIT(4)
135 #define MMU_IRQ_TABLEWALKFAULT  BIT(3)
136 #define MMU_IRQ_EMUMISS         BIT(2)
137 #define MMU_IRQ_TRANSLATIONFAULT        BIT(1)
138 #define MMU_IRQ_TLBMISS         BIT(0)
139
140 #define __MMU_IRQ_FAULT         \
141         (MMU_IRQ_MULTIHITFAULT | MMU_IRQ_EMUMISS | MMU_IRQ_TRANSLATIONFAULT)
142 #define MMU_IRQ_MASK            \
143         (__MMU_IRQ_FAULT | MMU_IRQ_TABLEWALKFAULT | MMU_IRQ_TLBMISS)
144 #define MMU_IRQ_TWL_MASK        (__MMU_IRQ_FAULT | MMU_IRQ_TABLEWALKFAULT)
145 #define MMU_IRQ_TLB_MISS_MASK   (__MMU_IRQ_FAULT | MMU_IRQ_TLBMISS)
146
147 /* MMU_CNTL */
148 #define MMU_CNTL_SHIFT          1
149 #define MMU_CNTL_MASK           (7 << MMU_CNTL_SHIFT)
150 #define MMU_CNTL_EML_TLB        BIT(3)
151 #define MMU_CNTL_TWL_EN         BIT(2)
152 #define MMU_CNTL_MMU_EN         BIT(1)
153
154 /* CAM */
155 #define MMU_CAM_VATAG_SHIFT     12
156 #define MMU_CAM_VATAG_MASK \
157         ((~0UL >> MMU_CAM_VATAG_SHIFT) << MMU_CAM_VATAG_SHIFT)
158 #define MMU_CAM_P               BIT(3)
159 #define MMU_CAM_V               BIT(2)
160 #define MMU_CAM_PGSZ_MASK       3
161 #define MMU_CAM_PGSZ_1M         (0 << 0)
162 #define MMU_CAM_PGSZ_64K        (1 << 0)
163 #define MMU_CAM_PGSZ_4K         (2 << 0)
164 #define MMU_CAM_PGSZ_16M        (3 << 0)
165
166 /* RAM */
167 #define MMU_RAM_PADDR_SHIFT     12
168 #define MMU_RAM_PADDR_MASK \
169         ((~0UL >> MMU_RAM_PADDR_SHIFT) << MMU_RAM_PADDR_SHIFT)
170
171 #define MMU_RAM_ENDIAN_SHIFT    9
172 #define MMU_RAM_ENDIAN_MASK     BIT(MMU_RAM_ENDIAN_SHIFT)
173 #define MMU_RAM_ENDIAN_LITTLE   (0 << MMU_RAM_ENDIAN_SHIFT)
174 #define MMU_RAM_ENDIAN_BIG      BIT(MMU_RAM_ENDIAN_SHIFT)
175
176 #define MMU_RAM_ELSZ_SHIFT      7
177 #define MMU_RAM_ELSZ_MASK       (3 << MMU_RAM_ELSZ_SHIFT)
178 #define MMU_RAM_ELSZ_8          (0 << MMU_RAM_ELSZ_SHIFT)
179 #define MMU_RAM_ELSZ_16         (1 << MMU_RAM_ELSZ_SHIFT)
180 #define MMU_RAM_ELSZ_32         (2 << MMU_RAM_ELSZ_SHIFT)
181 #define MMU_RAM_ELSZ_NONE       (3 << MMU_RAM_ELSZ_SHIFT)
182 #define MMU_RAM_MIXED_SHIFT     6
183 #define MMU_RAM_MIXED_MASK      BIT(MMU_RAM_MIXED_SHIFT)
184 #define MMU_RAM_MIXED           MMU_RAM_MIXED_MASK
185
186 #define MMU_GP_REG_BUS_ERR_BACK_EN      0x1
187
188 #define get_cam_va_mask(pgsz)                           \
189         (((pgsz) == MMU_CAM_PGSZ_16M) ? 0xff000000 :    \
190          ((pgsz) == MMU_CAM_PGSZ_1M)  ? 0xfff00000 :    \
191          ((pgsz) == MMU_CAM_PGSZ_64K) ? 0xffff0000 :    \
192          ((pgsz) == MMU_CAM_PGSZ_4K)  ? 0xfffff000 : 0)
193
194 /*
195  * DSP_SYSTEM registers and bit definitions (applicable only for DRA7xx DSP)
196  */
197 #define DSP_SYS_REVISION                0x00
198 #define DSP_SYS_MMU_CONFIG              0x18
199 #define DSP_SYS_MMU_CONFIG_EN_SHIFT     4
200
201 /*
202  * utilities for super page(16MB, 1MB, 64KB and 4KB)
203  */
204
205 #define iopgsz_max(bytes)                       \
206         (((bytes) >= SZ_16M) ? SZ_16M :         \
207          ((bytes) >= SZ_1M)  ? SZ_1M  :         \
208          ((bytes) >= SZ_64K) ? SZ_64K :         \
209          ((bytes) >= SZ_4K)  ? SZ_4K  : 0)
210
211 #define bytes_to_iopgsz(bytes)                          \
212         (((bytes) == SZ_16M) ? MMU_CAM_PGSZ_16M :       \
213          ((bytes) == SZ_1M)  ? MMU_CAM_PGSZ_1M  :       \
214          ((bytes) == SZ_64K) ? MMU_CAM_PGSZ_64K :       \
215          ((bytes) == SZ_4K)  ? MMU_CAM_PGSZ_4K  : -1)
216
217 #define iopgsz_to_bytes(iopgsz)                         \
218         (((iopgsz) == MMU_CAM_PGSZ_16M) ? SZ_16M :      \
219          ((iopgsz) == MMU_CAM_PGSZ_1M)  ? SZ_1M  :      \
220          ((iopgsz) == MMU_CAM_PGSZ_64K) ? SZ_64K :      \
221          ((iopgsz) == MMU_CAM_PGSZ_4K)  ? SZ_4K  : 0)
222
223 #define iopgsz_ok(bytes) (bytes_to_iopgsz(bytes) >= 0)
224
225 /*
226  * global functions
227  */
228
229 struct cr_regs __iotlb_read_cr(struct omap_iommu *obj, int n);
230 void iotlb_lock_get(struct omap_iommu *obj, struct iotlb_lock *l);
231 void iotlb_lock_set(struct omap_iommu *obj, struct iotlb_lock *l);
232
233 #ifdef CONFIG_OMAP_IOMMU_DEBUG
234 void omap_iommu_debugfs_init(void);
235 void omap_iommu_debugfs_exit(void);
236
237 void omap_iommu_debugfs_add(struct omap_iommu *obj);
238 void omap_iommu_debugfs_remove(struct omap_iommu *obj);
239 #else
240 static inline void omap_iommu_debugfs_init(void) { }
241 static inline void omap_iommu_debugfs_exit(void) { }
242
243 static inline void omap_iommu_debugfs_add(struct omap_iommu *obj) { }
244 static inline void omap_iommu_debugfs_remove(struct omap_iommu *obj) { }
245 #endif
246
247 /*
248  * register accessors
249  */
250 static inline u32 iommu_read_reg(struct omap_iommu *obj, size_t offs)
251 {
252         return __raw_readl(obj->regbase + offs);
253 }
254
255 static inline void iommu_write_reg(struct omap_iommu *obj, u32 val, size_t offs)
256 {
257         __raw_writel(val, obj->regbase + offs);
258 }
259
260 static inline int iotlb_cr_valid(struct cr_regs *cr)
261 {
262         if (!cr)
263                 return -EINVAL;
264
265         return cr->cam & MMU_CAM_V;
266 }
267
268 #endif /* _OMAP_IOMMU_H */