]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/net/wireless/brcm80211/brcmfmac/sdio_chip.h
a1aadf419536348a3547c4e9c8e1d4f51ee87a52
[karo-tx-linux.git] / drivers / net / wireless / brcm80211 / brcmfmac / sdio_chip.h
1 /*
2  * Copyright (c) 2011 Broadcom Corporation
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY
11  * SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN ACTION
13  * OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF OR IN
14  * CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef _BRCMFMAC_SDIO_CHIP_H_
18 #define _BRCMFMAC_SDIO_CHIP_H_
19
20 /*
21  * Core reg address translation.
22  * Both macro's returns a 32 bits byte address on the backplane bus.
23  */
24 #define CORE_CC_REG(base, field) \
25                 (base + offsetof(struct chipcregs, field))
26 #define CORE_BUS_REG(base, field) \
27                 (base + offsetof(struct sdpcmd_regs, field))
28 #define CORE_SB(base, field) \
29                 (base + SBCONFIGOFF + offsetof(struct sbconfig, field))
30
31 /* SDIO function 1 register CHIPCLKCSR */
32 /* Force ALP request to backplane */
33 #define SBSDIO_FORCE_ALP                0x01
34 /* Force HT request to backplane */
35 #define SBSDIO_FORCE_HT                 0x02
36 /* Force ILP request to backplane */
37 #define SBSDIO_FORCE_ILP                0x04
38 /* Make ALP ready (power up xtal) */
39 #define SBSDIO_ALP_AVAIL_REQ            0x08
40 /* Make HT ready (power up PLL) */
41 #define SBSDIO_HT_AVAIL_REQ             0x10
42 /* Squelch clock requests from HW */
43 #define SBSDIO_FORCE_HW_CLKREQ_OFF      0x20
44 /* Status: ALP is ready */
45 #define SBSDIO_ALP_AVAIL                0x40
46 /* Status: HT is ready */
47 #define SBSDIO_HT_AVAIL                 0x80
48 #define SBSDIO_AVBITS           (SBSDIO_HT_AVAIL | SBSDIO_ALP_AVAIL)
49 #define SBSDIO_ALPAV(regval)    ((regval) & SBSDIO_AVBITS)
50 #define SBSDIO_HTAV(regval)     (((regval) & SBSDIO_AVBITS) == SBSDIO_AVBITS)
51 #define SBSDIO_ALPONLY(regval)  (SBSDIO_ALPAV(regval) && !SBSDIO_HTAV(regval))
52 #define SBSDIO_CLKAV(regval, alponly) \
53         (SBSDIO_ALPAV(regval) && (alponly ? 1 : SBSDIO_HTAV(regval)))
54
55 #define BRCMF_MAX_CORENUM       6
56
57 struct chip_core_info {
58         u16 id;
59         u16 rev;
60         u32 base;
61         u32 wrapbase;
62         u32 caps;
63         u32 cib;
64 };
65
66 struct chip_info {
67         u32 chip;
68         u32 chiprev;
69         /* core info */
70         /* always put chipcommon core at 0, bus core at 1 */
71         struct chip_core_info c_inf[BRCMF_MAX_CORENUM];
72         u32 pmurev;
73         u32 pmucaps;
74         u32 ramsize;
75         u32 rambase;
76         u32 rst_vec;    /* reset vertor for ARM CR4 core */
77
78         bool (*iscoreup)(struct brcmf_sdio_dev *sdiodev, struct chip_info *ci,
79                          u16 coreid);
80         u32 (*corerev)(struct brcmf_sdio_dev *sdiodev, struct chip_info *ci,
81                          u16 coreid);
82         void (*coredisable)(struct brcmf_sdio_dev *sdiodev,
83                         struct chip_info *ci, u16 coreid, u32 pre_resetbits,
84                         u32 in_resetbits);
85         void (*resetcore)(struct brcmf_sdio_dev *sdiodev,
86                         struct chip_info *ci, u16 coreid, u32 pre_resetbits,
87                         u32 in_resetbits, u32 post_resetbits);
88 };
89
90 struct sbconfig {
91         u32 PAD[2];
92         u32 sbipsflag;  /* initiator port ocp slave flag */
93         u32 PAD[3];
94         u32 sbtpsflag;  /* target port ocp slave flag */
95         u32 PAD[11];
96         u32 sbtmerrloga;        /* (sonics >= 2.3) */
97         u32 PAD;
98         u32 sbtmerrlog; /* (sonics >= 2.3) */
99         u32 PAD[3];
100         u32 sbadmatch3; /* address match3 */
101         u32 PAD;
102         u32 sbadmatch2; /* address match2 */
103         u32 PAD;
104         u32 sbadmatch1; /* address match1 */
105         u32 PAD[7];
106         u32 sbimstate;  /* initiator agent state */
107         u32 sbintvec;   /* interrupt mask */
108         u32 sbtmstatelow;       /* target state */
109         u32 sbtmstatehigh;      /* target state */
110         u32 sbbwa0;             /* bandwidth allocation table0 */
111         u32 PAD;
112         u32 sbimconfiglow;      /* initiator configuration */
113         u32 sbimconfighigh;     /* initiator configuration */
114         u32 sbadmatch0; /* address match0 */
115         u32 PAD;
116         u32 sbtmconfiglow;      /* target configuration */
117         u32 sbtmconfighigh;     /* target configuration */
118         u32 sbbconfig;  /* broadcast configuration */
119         u32 PAD;
120         u32 sbbstate;   /* broadcast state */
121         u32 PAD[3];
122         u32 sbactcnfg;  /* activate configuration */
123         u32 PAD[3];
124         u32 sbflagst;   /* current sbflags */
125         u32 PAD[3];
126         u32 sbidlow;            /* identification */
127         u32 sbidhigh;   /* identification */
128 };
129
130 /* sdio core registers */
131 struct sdpcmd_regs {
132         u32 corecontrol;                /* 0x00, rev8 */
133         u32 corestatus;                 /* rev8 */
134         u32 PAD[1];
135         u32 biststatus;                 /* rev8 */
136
137         /* PCMCIA access */
138         u16 pcmciamesportaladdr;        /* 0x010, rev8 */
139         u16 PAD[1];
140         u16 pcmciamesportalmask;        /* rev8 */
141         u16 PAD[1];
142         u16 pcmciawrframebc;            /* rev8 */
143         u16 PAD[1];
144         u16 pcmciaunderflowtimer;       /* rev8 */
145         u16 PAD[1];
146
147         /* interrupt */
148         u32 intstatus;                  /* 0x020, rev8 */
149         u32 hostintmask;                /* rev8 */
150         u32 intmask;                    /* rev8 */
151         u32 sbintstatus;                /* rev8 */
152         u32 sbintmask;                  /* rev8 */
153         u32 funcintmask;                /* rev4 */
154         u32 PAD[2];
155         u32 tosbmailbox;                /* 0x040, rev8 */
156         u32 tohostmailbox;              /* rev8 */
157         u32 tosbmailboxdata;            /* rev8 */
158         u32 tohostmailboxdata;          /* rev8 */
159
160         /* synchronized access to registers in SDIO clock domain */
161         u32 sdioaccess;                 /* 0x050, rev8 */
162         u32 PAD[3];
163
164         /* PCMCIA frame control */
165         u8 pcmciaframectrl;             /* 0x060, rev8 */
166         u8 PAD[3];
167         u8 pcmciawatermark;             /* rev8 */
168         u8 PAD[155];
169
170         /* interrupt batching control */
171         u32 intrcvlazy;                 /* 0x100, rev8 */
172         u32 PAD[3];
173
174         /* counters */
175         u32 cmd52rd;                    /* 0x110, rev8 */
176         u32 cmd52wr;                    /* rev8 */
177         u32 cmd53rd;                    /* rev8 */
178         u32 cmd53wr;                    /* rev8 */
179         u32 abort;                      /* rev8 */
180         u32 datacrcerror;               /* rev8 */
181         u32 rdoutofsync;                /* rev8 */
182         u32 wroutofsync;                /* rev8 */
183         u32 writebusy;                  /* rev8 */
184         u32 readwait;                   /* rev8 */
185         u32 readterm;                   /* rev8 */
186         u32 writeterm;                  /* rev8 */
187         u32 PAD[40];
188         u32 clockctlstatus;             /* rev8 */
189         u32 PAD[7];
190
191         u32 PAD[128];                   /* DMA engines */
192
193         /* SDIO/PCMCIA CIS region */
194         char cis[512];                  /* 0x400-0x5ff, rev6 */
195
196         /* PCMCIA function control registers */
197         char pcmciafcr[256];            /* 0x600-6ff, rev6 */
198         u16 PAD[55];
199
200         /* PCMCIA backplane access */
201         u16 backplanecsr;               /* 0x76E, rev6 */
202         u16 backplaneaddr0;             /* rev6 */
203         u16 backplaneaddr1;             /* rev6 */
204         u16 backplaneaddr2;             /* rev6 */
205         u16 backplaneaddr3;             /* rev6 */
206         u16 backplanedata0;             /* rev6 */
207         u16 backplanedata1;             /* rev6 */
208         u16 backplanedata2;             /* rev6 */
209         u16 backplanedata3;             /* rev6 */
210         u16 PAD[31];
211
212         /* sprom "size" & "blank" info */
213         u16 spromstatus;                /* 0x7BE, rev2 */
214         u32 PAD[464];
215
216         u16 PAD[0x80];
217 };
218
219 int brcmf_sdio_chip_attach(struct brcmf_sdio_dev *sdiodev,
220                            struct chip_info **ci_ptr);
221 void brcmf_sdio_chip_detach(struct chip_info **ci_ptr);
222 void brcmf_sdio_chip_drivestrengthinit(struct brcmf_sdio_dev *sdiodev,
223                                        struct chip_info *ci, u32 drivestrength);
224 u8 brcmf_sdio_chip_getinfidx(struct chip_info *ci, u16 coreid);
225 void brcmf_sdio_chip_enter_download(struct brcmf_sdio_dev *sdiodev,
226                                     struct chip_info *ci);
227 bool brcmf_sdio_chip_exit_download(struct brcmf_sdio_dev *sdiodev,
228                                    struct chip_info *ci, u32 rstvec);
229
230 #endif          /* _BRCMFMAC_SDIO_CHIP_H_ */