]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/net/wireless/iwlegacy/4965-mac.c
5ebf7615808dc54867dc45df77e2295aebc56ff0
[karo-tx-linux.git] / drivers / net / wireless / iwlegacy / 4965-mac.c
1 /******************************************************************************
2  *
3  * Copyright(c) 2003 - 2011 Intel Corporation. All rights reserved.
4  *
5  * Portions of this file are derived from the ipw3945 project, as well
6  * as portions of the ieee80211 subsystem header files.
7  *
8  * This program is free software; you can redistribute it and/or modify it
9  * under the terms of version 2 of the GNU General Public License as
10  * published by the Free Software Foundation.
11  *
12  * This program is distributed in the hope that it will be useful, but WITHOUT
13  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
14  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
15  * more details.
16  *
17  * You should have received a copy of the GNU General Public License along with
18  * this program; if not, write to the Free Software Foundation, Inc.,
19  * 51 Franklin Street, Fifth Floor, Boston, MA 02110, USA
20  *
21  * The full GNU General Public License is included in this distribution in the
22  * file called LICENSE.
23  *
24  * Contact Information:
25  *  Intel Linux Wireless <ilw@linux.intel.com>
26  * Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
27  *
28  *****************************************************************************/
29
30 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
31
32 #include <linux/kernel.h>
33 #include <linux/module.h>
34 #include <linux/init.h>
35 #include <linux/pci.h>
36 #include <linux/pci-aspm.h>
37 #include <linux/slab.h>
38 #include <linux/dma-mapping.h>
39 #include <linux/delay.h>
40 #include <linux/sched.h>
41 #include <linux/skbuff.h>
42 #include <linux/netdevice.h>
43 #include <linux/firmware.h>
44 #include <linux/etherdevice.h>
45 #include <linux/if_arp.h>
46
47 #include <net/mac80211.h>
48
49 #include <asm/div64.h>
50
51 #define DRV_NAME        "iwl4965"
52
53 #include "common.h"
54 #include "4965.h"
55
56 /******************************************************************************
57  *
58  * module boiler plate
59  *
60  ******************************************************************************/
61
62 /*
63  * module name, copyright, version, etc.
64  */
65 #define DRV_DESCRIPTION "Intel(R) Wireless WiFi 4965 driver for Linux"
66
67 #ifdef CONFIG_IWLEGACY_DEBUG
68 #define VD "d"
69 #else
70 #define VD
71 #endif
72
73 #define DRV_VERSION     IWLWIFI_VERSION VD
74
75 MODULE_DESCRIPTION(DRV_DESCRIPTION);
76 MODULE_VERSION(DRV_VERSION);
77 MODULE_AUTHOR(DRV_COPYRIGHT " " DRV_AUTHOR);
78 MODULE_LICENSE("GPL");
79 MODULE_ALIAS("iwl4965");
80
81 void
82 il4965_check_abort_status(struct il_priv *il, u8 frame_count, u32 status)
83 {
84         if (frame_count == 1 && status == TX_STATUS_FAIL_RFKILL_FLUSH) {
85                 IL_ERR("Tx flush command to flush out all frames\n");
86                 if (!test_bit(S_EXIT_PENDING, &il->status))
87                         queue_work(il->workqueue, &il->tx_flush);
88         }
89 }
90
91 /*
92  * EEPROM
93  */
94 struct il_mod_params il4965_mod_params = {
95         .amsdu_size_8K = 1,
96         .restart_fw = 1,
97         /* the rest are 0 by default */
98 };
99
100 void
101 il4965_rx_queue_reset(struct il_priv *il, struct il_rx_queue *rxq)
102 {
103         unsigned long flags;
104         int i;
105         spin_lock_irqsave(&rxq->lock, flags);
106         INIT_LIST_HEAD(&rxq->rx_free);
107         INIT_LIST_HEAD(&rxq->rx_used);
108         /* Fill the rx_used queue with _all_ of the Rx buffers */
109         for (i = 0; i < RX_FREE_BUFFERS + RX_QUEUE_SIZE; i++) {
110                 /* In the reset function, these buffers may have been allocated
111                  * to an SKB, so we need to unmap and free potential storage */
112                 if (rxq->pool[i].page != NULL) {
113                         pci_unmap_page(il->pci_dev, rxq->pool[i].page_dma,
114                                        PAGE_SIZE << il->hw_params.rx_page_order,
115                                        PCI_DMA_FROMDEVICE);
116                         __il_free_pages(il, rxq->pool[i].page);
117                         rxq->pool[i].page = NULL;
118                 }
119                 list_add_tail(&rxq->pool[i].list, &rxq->rx_used);
120         }
121
122         for (i = 0; i < RX_QUEUE_SIZE; i++)
123                 rxq->queue[i] = NULL;
124
125         /* Set us so that we have processed and used all buffers, but have
126          * not restocked the Rx queue with fresh buffers */
127         rxq->read = rxq->write = 0;
128         rxq->write_actual = 0;
129         rxq->free_count = 0;
130         spin_unlock_irqrestore(&rxq->lock, flags);
131 }
132
133 int
134 il4965_rx_init(struct il_priv *il, struct il_rx_queue *rxq)
135 {
136         u32 rb_size;
137         const u32 rfdnlog = RX_QUEUE_SIZE_LOG;  /* 256 RBDs */
138         u32 rb_timeout = 0;
139
140         if (il->cfg->mod_params->amsdu_size_8K)
141                 rb_size = FH49_RCSR_RX_CONFIG_REG_VAL_RB_SIZE_8K;
142         else
143                 rb_size = FH49_RCSR_RX_CONFIG_REG_VAL_RB_SIZE_4K;
144
145         /* Stop Rx DMA */
146         il_wr(il, FH49_MEM_RCSR_CHNL0_CONFIG_REG, 0);
147
148         /* Reset driver's Rx queue write idx */
149         il_wr(il, FH49_RSCSR_CHNL0_RBDCB_WPTR_REG, 0);
150
151         /* Tell device where to find RBD circular buffer in DRAM */
152         il_wr(il, FH49_RSCSR_CHNL0_RBDCB_BASE_REG, (u32) (rxq->bd_dma >> 8));
153
154         /* Tell device where in DRAM to update its Rx status */
155         il_wr(il, FH49_RSCSR_CHNL0_STTS_WPTR_REG, rxq->rb_stts_dma >> 4);
156
157         /* Enable Rx DMA
158          * Direct rx interrupts to hosts
159          * Rx buffer size 4 or 8k
160          * RB timeout 0x10
161          * 256 RBDs
162          */
163         il_wr(il, FH49_MEM_RCSR_CHNL0_CONFIG_REG,
164               FH49_RCSR_RX_CONFIG_CHNL_EN_ENABLE_VAL |
165               FH49_RCSR_CHNL0_RX_CONFIG_IRQ_DEST_INT_HOST_VAL |
166               FH49_RCSR_CHNL0_RX_CONFIG_SINGLE_FRAME_MSK |
167               rb_size |
168               (rb_timeout << FH49_RCSR_RX_CONFIG_REG_IRQ_RBTH_POS) |
169               (rfdnlog << FH49_RCSR_RX_CONFIG_RBDCB_SIZE_POS));
170
171         /* Set interrupt coalescing timer to default (2048 usecs) */
172         il_write8(il, CSR_INT_COALESCING, IL_HOST_INT_TIMEOUT_DEF);
173
174         return 0;
175 }
176
177 static void
178 il4965_set_pwr_vmain(struct il_priv *il)
179 {
180 /*
181  * (for documentation purposes)
182  * to set power to V_AUX, do:
183
184                 if (pci_pme_capable(il->pci_dev, PCI_D3cold))
185                         il_set_bits_mask_prph(il, APMG_PS_CTRL_REG,
186                                                APMG_PS_CTRL_VAL_PWR_SRC_VAUX,
187                                                ~APMG_PS_CTRL_MSK_PWR_SRC);
188  */
189
190         il_set_bits_mask_prph(il, APMG_PS_CTRL_REG,
191                               APMG_PS_CTRL_VAL_PWR_SRC_VMAIN,
192                               ~APMG_PS_CTRL_MSK_PWR_SRC);
193 }
194
195 int
196 il4965_hw_nic_init(struct il_priv *il)
197 {
198         unsigned long flags;
199         struct il_rx_queue *rxq = &il->rxq;
200         int ret;
201
202         spin_lock_irqsave(&il->lock, flags);
203         il_apm_init(il);
204         /* Set interrupt coalescing calibration timer to default (512 usecs) */
205         il_write8(il, CSR_INT_COALESCING, IL_HOST_INT_CALIB_TIMEOUT_DEF);
206         spin_unlock_irqrestore(&il->lock, flags);
207
208         il4965_set_pwr_vmain(il);
209         il4965_nic_config(il);
210
211         /* Allocate the RX queue, or reset if it is already allocated */
212         if (!rxq->bd) {
213                 ret = il_rx_queue_alloc(il);
214                 if (ret) {
215                         IL_ERR("Unable to initialize Rx queue\n");
216                         return -ENOMEM;
217                 }
218         } else
219                 il4965_rx_queue_reset(il, rxq);
220
221         il4965_rx_replenish(il);
222
223         il4965_rx_init(il, rxq);
224
225         spin_lock_irqsave(&il->lock, flags);
226
227         rxq->need_update = 1;
228         il_rx_queue_update_write_ptr(il, rxq);
229
230         spin_unlock_irqrestore(&il->lock, flags);
231
232         /* Allocate or reset and init all Tx and Command queues */
233         if (!il->txq) {
234                 ret = il4965_txq_ctx_alloc(il);
235                 if (ret)
236                         return ret;
237         } else
238                 il4965_txq_ctx_reset(il);
239
240         set_bit(S_INIT, &il->status);
241
242         return 0;
243 }
244
245 /**
246  * il4965_dma_addr2rbd_ptr - convert a DMA address to a uCode read buffer ptr
247  */
248 static inline __le32
249 il4965_dma_addr2rbd_ptr(struct il_priv *il, dma_addr_t dma_addr)
250 {
251         return cpu_to_le32((u32) (dma_addr >> 8));
252 }
253
254 /**
255  * il4965_rx_queue_restock - refill RX queue from pre-allocated pool
256  *
257  * If there are slots in the RX queue that need to be restocked,
258  * and we have free pre-allocated buffers, fill the ranks as much
259  * as we can, pulling from rx_free.
260  *
261  * This moves the 'write' idx forward to catch up with 'processed', and
262  * also updates the memory address in the firmware to reference the new
263  * target buffer.
264  */
265 void
266 il4965_rx_queue_restock(struct il_priv *il)
267 {
268         struct il_rx_queue *rxq = &il->rxq;
269         struct list_head *element;
270         struct il_rx_buf *rxb;
271         unsigned long flags;
272
273         spin_lock_irqsave(&rxq->lock, flags);
274         while (il_rx_queue_space(rxq) > 0 && rxq->free_count) {
275                 /* The overwritten rxb must be a used one */
276                 rxb = rxq->queue[rxq->write];
277                 BUG_ON(rxb && rxb->page);
278
279                 /* Get next free Rx buffer, remove from free list */
280                 element = rxq->rx_free.next;
281                 rxb = list_entry(element, struct il_rx_buf, list);
282                 list_del(element);
283
284                 /* Point to Rx buffer via next RBD in circular buffer */
285                 rxq->bd[rxq->write] =
286                     il4965_dma_addr2rbd_ptr(il, rxb->page_dma);
287                 rxq->queue[rxq->write] = rxb;
288                 rxq->write = (rxq->write + 1) & RX_QUEUE_MASK;
289                 rxq->free_count--;
290         }
291         spin_unlock_irqrestore(&rxq->lock, flags);
292         /* If the pre-allocated buffer pool is dropping low, schedule to
293          * refill it */
294         if (rxq->free_count <= RX_LOW_WATERMARK)
295                 queue_work(il->workqueue, &il->rx_replenish);
296
297         /* If we've added more space for the firmware to place data, tell it.
298          * Increment device's write pointer in multiples of 8. */
299         if (rxq->write_actual != (rxq->write & ~0x7)) {
300                 spin_lock_irqsave(&rxq->lock, flags);
301                 rxq->need_update = 1;
302                 spin_unlock_irqrestore(&rxq->lock, flags);
303                 il_rx_queue_update_write_ptr(il, rxq);
304         }
305 }
306
307 /**
308  * il4965_rx_replenish - Move all used packet from rx_used to rx_free
309  *
310  * When moving to rx_free an SKB is allocated for the slot.
311  *
312  * Also restock the Rx queue via il_rx_queue_restock.
313  * This is called as a scheduled work item (except for during initialization)
314  */
315 static void
316 il4965_rx_allocate(struct il_priv *il, gfp_t priority)
317 {
318         struct il_rx_queue *rxq = &il->rxq;
319         struct list_head *element;
320         struct il_rx_buf *rxb;
321         struct page *page;
322         unsigned long flags;
323         gfp_t gfp_mask = priority;
324
325         while (1) {
326                 spin_lock_irqsave(&rxq->lock, flags);
327                 if (list_empty(&rxq->rx_used)) {
328                         spin_unlock_irqrestore(&rxq->lock, flags);
329                         return;
330                 }
331                 spin_unlock_irqrestore(&rxq->lock, flags);
332
333                 if (rxq->free_count > RX_LOW_WATERMARK)
334                         gfp_mask |= __GFP_NOWARN;
335
336                 if (il->hw_params.rx_page_order > 0)
337                         gfp_mask |= __GFP_COMP;
338
339                 /* Alloc a new receive buffer */
340                 page = alloc_pages(gfp_mask, il->hw_params.rx_page_order);
341                 if (!page) {
342                         if (net_ratelimit())
343                                 D_INFO("alloc_pages failed, " "order: %d\n",
344                                        il->hw_params.rx_page_order);
345
346                         if (rxq->free_count <= RX_LOW_WATERMARK &&
347                             net_ratelimit())
348                                 IL_ERR("Failed to alloc_pages with %s. "
349                                        "Only %u free buffers remaining.\n",
350                                        priority ==
351                                        GFP_ATOMIC ? "GFP_ATOMIC" : "GFP_KERNEL",
352                                        rxq->free_count);
353                         /* We don't reschedule replenish work here -- we will
354                          * call the restock method and if it still needs
355                          * more buffers it will schedule replenish */
356                         return;
357                 }
358
359                 spin_lock_irqsave(&rxq->lock, flags);
360
361                 if (list_empty(&rxq->rx_used)) {
362                         spin_unlock_irqrestore(&rxq->lock, flags);
363                         __free_pages(page, il->hw_params.rx_page_order);
364                         return;
365                 }
366                 element = rxq->rx_used.next;
367                 rxb = list_entry(element, struct il_rx_buf, list);
368                 list_del(element);
369
370                 spin_unlock_irqrestore(&rxq->lock, flags);
371
372                 BUG_ON(rxb->page);
373                 rxb->page = page;
374                 /* Get physical address of the RB */
375                 rxb->page_dma =
376                     pci_map_page(il->pci_dev, page, 0,
377                                  PAGE_SIZE << il->hw_params.rx_page_order,
378                                  PCI_DMA_FROMDEVICE);
379                 /* dma address must be no more than 36 bits */
380                 BUG_ON(rxb->page_dma & ~DMA_BIT_MASK(36));
381                 /* and also 256 byte aligned! */
382                 BUG_ON(rxb->page_dma & DMA_BIT_MASK(8));
383
384                 spin_lock_irqsave(&rxq->lock, flags);
385
386                 list_add_tail(&rxb->list, &rxq->rx_free);
387                 rxq->free_count++;
388                 il->alloc_rxb_page++;
389
390                 spin_unlock_irqrestore(&rxq->lock, flags);
391         }
392 }
393
394 void
395 il4965_rx_replenish(struct il_priv *il)
396 {
397         unsigned long flags;
398
399         il4965_rx_allocate(il, GFP_KERNEL);
400
401         spin_lock_irqsave(&il->lock, flags);
402         il4965_rx_queue_restock(il);
403         spin_unlock_irqrestore(&il->lock, flags);
404 }
405
406 void
407 il4965_rx_replenish_now(struct il_priv *il)
408 {
409         il4965_rx_allocate(il, GFP_ATOMIC);
410
411         il4965_rx_queue_restock(il);
412 }
413
414 /* Assumes that the skb field of the buffers in 'pool' is kept accurate.
415  * If an SKB has been detached, the POOL needs to have its SKB set to NULL
416  * This free routine walks the list of POOL entries and if SKB is set to
417  * non NULL it is unmapped and freed
418  */
419 void
420 il4965_rx_queue_free(struct il_priv *il, struct il_rx_queue *rxq)
421 {
422         int i;
423         for (i = 0; i < RX_QUEUE_SIZE + RX_FREE_BUFFERS; i++) {
424                 if (rxq->pool[i].page != NULL) {
425                         pci_unmap_page(il->pci_dev, rxq->pool[i].page_dma,
426                                        PAGE_SIZE << il->hw_params.rx_page_order,
427                                        PCI_DMA_FROMDEVICE);
428                         __il_free_pages(il, rxq->pool[i].page);
429                         rxq->pool[i].page = NULL;
430                 }
431         }
432
433         dma_free_coherent(&il->pci_dev->dev, 4 * RX_QUEUE_SIZE, rxq->bd,
434                           rxq->bd_dma);
435         dma_free_coherent(&il->pci_dev->dev, sizeof(struct il_rb_status),
436                           rxq->rb_stts, rxq->rb_stts_dma);
437         rxq->bd = NULL;
438         rxq->rb_stts = NULL;
439 }
440
441 int
442 il4965_rxq_stop(struct il_priv *il)
443 {
444         int ret;
445
446         _il_wr(il, FH49_MEM_RCSR_CHNL0_CONFIG_REG, 0);
447         ret = _il_poll_bit(il, FH49_MEM_RSSR_RX_STATUS_REG,
448                            FH49_RSSR_CHNL0_RX_STATUS_CHNL_IDLE,
449                            FH49_RSSR_CHNL0_RX_STATUS_CHNL_IDLE,
450                            1000);
451         if (ret < 0)
452                 IL_ERR("Can't stop Rx DMA.\n");
453
454         return 0;
455 }
456
457 int
458 il4965_hwrate_to_mac80211_idx(u32 rate_n_flags, enum ieee80211_band band)
459 {
460         int idx = 0;
461         int band_offset = 0;
462
463         /* HT rate format: mac80211 wants an MCS number, which is just LSB */
464         if (rate_n_flags & RATE_MCS_HT_MSK) {
465                 idx = (rate_n_flags & 0xff);
466                 return idx;
467                 /* Legacy rate format, search for match in table */
468         } else {
469                 if (band == IEEE80211_BAND_5GHZ)
470                         band_offset = IL_FIRST_OFDM_RATE;
471                 for (idx = band_offset; idx < RATE_COUNT_LEGACY; idx++)
472                         if (il_rates[idx].plcp == (rate_n_flags & 0xFF))
473                                 return idx - band_offset;
474         }
475
476         return -1;
477 }
478
479 static int
480 il4965_calc_rssi(struct il_priv *il, struct il_rx_phy_res *rx_resp)
481 {
482         /* data from PHY/DSP regarding signal strength, etc.,
483          *   contents are always there, not configurable by host.  */
484         struct il4965_rx_non_cfg_phy *ncphy =
485             (struct il4965_rx_non_cfg_phy *)rx_resp->non_cfg_phy_buf;
486         u32 agc =
487             (le16_to_cpu(ncphy->agc_info) & IL49_AGC_DB_MASK) >>
488             IL49_AGC_DB_POS;
489
490         u32 valid_antennae =
491             (le16_to_cpu(rx_resp->phy_flags) & IL49_RX_PHY_FLAGS_ANTENNAE_MASK)
492             >> IL49_RX_PHY_FLAGS_ANTENNAE_OFFSET;
493         u8 max_rssi = 0;
494         u32 i;
495
496         /* Find max rssi among 3 possible receivers.
497          * These values are measured by the digital signal processor (DSP).
498          * They should stay fairly constant even as the signal strength varies,
499          *   if the radio's automatic gain control (AGC) is working right.
500          * AGC value (see below) will provide the "interesting" info. */
501         for (i = 0; i < 3; i++)
502                 if (valid_antennae & (1 << i))
503                         max_rssi = max(ncphy->rssi_info[i << 1], max_rssi);
504
505         D_STATS("Rssi In A %d B %d C %d Max %d AGC dB %d\n",
506                 ncphy->rssi_info[0], ncphy->rssi_info[2], ncphy->rssi_info[4],
507                 max_rssi, agc);
508
509         /* dBm = max_rssi dB - agc dB - constant.
510          * Higher AGC (higher radio gain) means lower signal. */
511         return max_rssi - agc - IL4965_RSSI_OFFSET;
512 }
513
514 static u32
515 il4965_translate_rx_status(struct il_priv *il, u32 decrypt_in)
516 {
517         u32 decrypt_out = 0;
518
519         if ((decrypt_in & RX_RES_STATUS_STATION_FOUND) ==
520             RX_RES_STATUS_STATION_FOUND)
521                 decrypt_out |=
522                     (RX_RES_STATUS_STATION_FOUND |
523                      RX_RES_STATUS_NO_STATION_INFO_MISMATCH);
524
525         decrypt_out |= (decrypt_in & RX_RES_STATUS_SEC_TYPE_MSK);
526
527         /* packet was not encrypted */
528         if ((decrypt_in & RX_RES_STATUS_SEC_TYPE_MSK) ==
529             RX_RES_STATUS_SEC_TYPE_NONE)
530                 return decrypt_out;
531
532         /* packet was encrypted with unknown alg */
533         if ((decrypt_in & RX_RES_STATUS_SEC_TYPE_MSK) ==
534             RX_RES_STATUS_SEC_TYPE_ERR)
535                 return decrypt_out;
536
537         /* decryption was not done in HW */
538         if ((decrypt_in & RX_MPDU_RES_STATUS_DEC_DONE_MSK) !=
539             RX_MPDU_RES_STATUS_DEC_DONE_MSK)
540                 return decrypt_out;
541
542         switch (decrypt_in & RX_RES_STATUS_SEC_TYPE_MSK) {
543
544         case RX_RES_STATUS_SEC_TYPE_CCMP:
545                 /* alg is CCM: check MIC only */
546                 if (!(decrypt_in & RX_MPDU_RES_STATUS_MIC_OK))
547                         /* Bad MIC */
548                         decrypt_out |= RX_RES_STATUS_BAD_ICV_MIC;
549                 else
550                         decrypt_out |= RX_RES_STATUS_DECRYPT_OK;
551
552                 break;
553
554         case RX_RES_STATUS_SEC_TYPE_TKIP:
555                 if (!(decrypt_in & RX_MPDU_RES_STATUS_TTAK_OK)) {
556                         /* Bad TTAK */
557                         decrypt_out |= RX_RES_STATUS_BAD_KEY_TTAK;
558                         break;
559                 }
560                 /* fall through if TTAK OK */
561         default:
562                 if (!(decrypt_in & RX_MPDU_RES_STATUS_ICV_OK))
563                         decrypt_out |= RX_RES_STATUS_BAD_ICV_MIC;
564                 else
565                         decrypt_out |= RX_RES_STATUS_DECRYPT_OK;
566                 break;
567         }
568
569         D_RX("decrypt_in:0x%x  decrypt_out = 0x%x\n", decrypt_in, decrypt_out);
570
571         return decrypt_out;
572 }
573
574 static void
575 il4965_pass_packet_to_mac80211(struct il_priv *il, struct ieee80211_hdr *hdr,
576                                u16 len, u32 ampdu_status, struct il_rx_buf *rxb,
577                                struct ieee80211_rx_status *stats)
578 {
579         struct sk_buff *skb;
580         __le16 fc = hdr->frame_control;
581
582         /* We only process data packets if the interface is open */
583         if (unlikely(!il->is_open)) {
584                 D_DROP("Dropping packet while interface is not open.\n");
585                 return;
586         }
587
588         /* In case of HW accelerated crypto and bad decryption, drop */
589         if (!il->cfg->mod_params->sw_crypto &&
590             il_set_decrypted_flag(il, hdr, ampdu_status, stats))
591                 return;
592
593         skb = dev_alloc_skb(128);
594         if (!skb) {
595                 IL_ERR("dev_alloc_skb failed\n");
596                 return;
597         }
598
599         skb_add_rx_frag(skb, 0, rxb->page, (void *)hdr - rxb_addr(rxb), len);
600
601         il_update_stats(il, false, fc, len);
602         memcpy(IEEE80211_SKB_RXCB(skb), stats, sizeof(*stats));
603
604         ieee80211_rx(il->hw, skb);
605         il->alloc_rxb_page--;
606         rxb->page = NULL;
607 }
608
609 /* Called for N_RX (legacy ABG frames), or
610  * N_RX_MPDU (HT high-throughput N frames). */
611 void
612 il4965_hdl_rx(struct il_priv *il, struct il_rx_buf *rxb)
613 {
614         struct ieee80211_hdr *header;
615         struct ieee80211_rx_status rx_status;
616         struct il_rx_pkt *pkt = rxb_addr(rxb);
617         struct il_rx_phy_res *phy_res;
618         __le32 rx_pkt_status;
619         struct il_rx_mpdu_res_start *amsdu;
620         u32 len;
621         u32 ampdu_status;
622         u32 rate_n_flags;
623
624         /**
625          * N_RX and N_RX_MPDU are handled differently.
626          *      N_RX: physical layer info is in this buffer
627          *      N_RX_MPDU: physical layer info was sent in separate
628          *              command and cached in il->last_phy_res
629          *
630          * Here we set up local variables depending on which command is
631          * received.
632          */
633         if (pkt->hdr.cmd == N_RX) {
634                 phy_res = (struct il_rx_phy_res *)pkt->u.raw;
635                 header =
636                     (struct ieee80211_hdr *)(pkt->u.raw + sizeof(*phy_res) +
637                                              phy_res->cfg_phy_cnt);
638
639                 len = le16_to_cpu(phy_res->byte_count);
640                 rx_pkt_status =
641                     *(__le32 *) (pkt->u.raw + sizeof(*phy_res) +
642                                  phy_res->cfg_phy_cnt + len);
643                 ampdu_status = le32_to_cpu(rx_pkt_status);
644         } else {
645                 if (!il->_4965.last_phy_res_valid) {
646                         IL_ERR("MPDU frame without cached PHY data\n");
647                         return;
648                 }
649                 phy_res = &il->_4965.last_phy_res;
650                 amsdu = (struct il_rx_mpdu_res_start *)pkt->u.raw;
651                 header = (struct ieee80211_hdr *)(pkt->u.raw + sizeof(*amsdu));
652                 len = le16_to_cpu(amsdu->byte_count);
653                 rx_pkt_status = *(__le32 *) (pkt->u.raw + sizeof(*amsdu) + len);
654                 ampdu_status =
655                     il4965_translate_rx_status(il, le32_to_cpu(rx_pkt_status));
656         }
657
658         if ((unlikely(phy_res->cfg_phy_cnt > 20))) {
659                 D_DROP("dsp size out of range [0,20]: %d/n",
660                        phy_res->cfg_phy_cnt);
661                 return;
662         }
663
664         if (!(rx_pkt_status & RX_RES_STATUS_NO_CRC32_ERROR) ||
665             !(rx_pkt_status & RX_RES_STATUS_NO_RXE_OVERFLOW)) {
666                 D_RX("Bad CRC or FIFO: 0x%08X.\n", le32_to_cpu(rx_pkt_status));
667                 return;
668         }
669
670         /* This will be used in several places later */
671         rate_n_flags = le32_to_cpu(phy_res->rate_n_flags);
672
673         /* rx_status carries information about the packet to mac80211 */
674         rx_status.mactime = le64_to_cpu(phy_res->timestamp);
675         rx_status.band =
676             (phy_res->
677              phy_flags & RX_RES_PHY_FLAGS_BAND_24_MSK) ? IEEE80211_BAND_2GHZ :
678             IEEE80211_BAND_5GHZ;
679         rx_status.freq =
680             ieee80211_channel_to_frequency(le16_to_cpu(phy_res->channel),
681                                            rx_status.band);
682         rx_status.rate_idx =
683             il4965_hwrate_to_mac80211_idx(rate_n_flags, rx_status.band);
684         rx_status.flag = 0;
685
686         /* TSF isn't reliable. In order to allow smooth user experience,
687          * this W/A doesn't propagate it to the mac80211 */
688         /*rx_status.flag |= RX_FLAG_MACTIME_MPDU; */
689
690         il->ucode_beacon_time = le32_to_cpu(phy_res->beacon_time_stamp);
691
692         /* Find max signal strength (dBm) among 3 antenna/receiver chains */
693         rx_status.signal = il4965_calc_rssi(il, phy_res);
694
695         D_STATS("Rssi %d, TSF %llu\n", rx_status.signal,
696                 (unsigned long long)rx_status.mactime);
697
698         /*
699          * "antenna number"
700          *
701          * It seems that the antenna field in the phy flags value
702          * is actually a bit field. This is undefined by radiotap,
703          * it wants an actual antenna number but I always get "7"
704          * for most legacy frames I receive indicating that the
705          * same frame was received on all three RX chains.
706          *
707          * I think this field should be removed in favor of a
708          * new 802.11n radiotap field "RX chains" that is defined
709          * as a bitmask.
710          */
711         rx_status.antenna =
712             (le16_to_cpu(phy_res->phy_flags) & RX_RES_PHY_FLAGS_ANTENNA_MSK) >>
713             RX_RES_PHY_FLAGS_ANTENNA_POS;
714
715         /* set the preamble flag if appropriate */
716         if (phy_res->phy_flags & RX_RES_PHY_FLAGS_SHORT_PREAMBLE_MSK)
717                 rx_status.flag |= RX_FLAG_SHORTPRE;
718
719         /* Set up the HT phy flags */
720         if (rate_n_flags & RATE_MCS_HT_MSK)
721                 rx_status.flag |= RX_FLAG_HT;
722         if (rate_n_flags & RATE_MCS_HT40_MSK)
723                 rx_status.flag |= RX_FLAG_40MHZ;
724         if (rate_n_flags & RATE_MCS_SGI_MSK)
725                 rx_status.flag |= RX_FLAG_SHORT_GI;
726
727         il4965_pass_packet_to_mac80211(il, header, len, ampdu_status, rxb,
728                                        &rx_status);
729 }
730
731 /* Cache phy data (Rx signal strength, etc) for HT frame (N_RX_PHY).
732  * This will be used later in il_hdl_rx() for N_RX_MPDU. */
733 void
734 il4965_hdl_rx_phy(struct il_priv *il, struct il_rx_buf *rxb)
735 {
736         struct il_rx_pkt *pkt = rxb_addr(rxb);
737         il->_4965.last_phy_res_valid = true;
738         memcpy(&il->_4965.last_phy_res, pkt->u.raw,
739                sizeof(struct il_rx_phy_res));
740 }
741
742 static int
743 il4965_get_channels_for_scan(struct il_priv *il, struct ieee80211_vif *vif,
744                              enum ieee80211_band band, u8 is_active,
745                              u8 n_probes, struct il_scan_channel *scan_ch)
746 {
747         struct ieee80211_channel *chan;
748         const struct ieee80211_supported_band *sband;
749         const struct il_channel_info *ch_info;
750         u16 passive_dwell = 0;
751         u16 active_dwell = 0;
752         int added, i;
753         u16 channel;
754
755         sband = il_get_hw_mode(il, band);
756         if (!sband)
757                 return 0;
758
759         active_dwell = il_get_active_dwell_time(il, band, n_probes);
760         passive_dwell = il_get_passive_dwell_time(il, band, vif);
761
762         if (passive_dwell <= active_dwell)
763                 passive_dwell = active_dwell + 1;
764
765         for (i = 0, added = 0; i < il->scan_request->n_channels; i++) {
766                 chan = il->scan_request->channels[i];
767
768                 if (chan->band != band)
769                         continue;
770
771                 channel = chan->hw_value;
772                 scan_ch->channel = cpu_to_le16(channel);
773
774                 ch_info = il_get_channel_info(il, band, channel);
775                 if (!il_is_channel_valid(ch_info)) {
776                         D_SCAN("Channel %d is INVALID for this band.\n",
777                                channel);
778                         continue;
779                 }
780
781                 if (!is_active || il_is_channel_passive(ch_info) ||
782                     (chan->flags & IEEE80211_CHAN_PASSIVE_SCAN))
783                         scan_ch->type = SCAN_CHANNEL_TYPE_PASSIVE;
784                 else
785                         scan_ch->type = SCAN_CHANNEL_TYPE_ACTIVE;
786
787                 if (n_probes)
788                         scan_ch->type |= IL_SCAN_PROBE_MASK(n_probes);
789
790                 scan_ch->active_dwell = cpu_to_le16(active_dwell);
791                 scan_ch->passive_dwell = cpu_to_le16(passive_dwell);
792
793                 /* Set txpower levels to defaults */
794                 scan_ch->dsp_atten = 110;
795
796                 /* NOTE: if we were doing 6Mb OFDM for scans we'd use
797                  * power level:
798                  * scan_ch->tx_gain = ((1 << 5) | (2 << 3)) | 3;
799                  */
800                 if (band == IEEE80211_BAND_5GHZ)
801                         scan_ch->tx_gain = ((1 << 5) | (3 << 3)) | 3;
802                 else
803                         scan_ch->tx_gain = ((1 << 5) | (5 << 3));
804
805                 D_SCAN("Scanning ch=%d prob=0x%X [%s %d]\n", channel,
806                        le32_to_cpu(scan_ch->type),
807                        (scan_ch->
808                         type & SCAN_CHANNEL_TYPE_ACTIVE) ? "ACTIVE" : "PASSIVE",
809                        (scan_ch->
810                         type & SCAN_CHANNEL_TYPE_ACTIVE) ? active_dwell :
811                        passive_dwell);
812
813                 scan_ch++;
814                 added++;
815         }
816
817         D_SCAN("total channels to scan %d\n", added);
818         return added;
819 }
820
821 static void
822 il4965_toggle_tx_ant(struct il_priv *il, u8 *ant, u8 valid)
823 {
824         int i;
825         u8 ind = *ant;
826
827         for (i = 0; i < RATE_ANT_NUM - 1; i++) {
828                 ind = (ind + 1) < RATE_ANT_NUM ? ind + 1 : 0;
829                 if (valid & BIT(ind)) {
830                         *ant = ind;
831                         return;
832                 }
833         }
834 }
835
836 int
837 il4965_request_scan(struct il_priv *il, struct ieee80211_vif *vif)
838 {
839         struct il_host_cmd cmd = {
840                 .id = C_SCAN,
841                 .len = sizeof(struct il_scan_cmd),
842                 .flags = CMD_SIZE_HUGE,
843         };
844         struct il_scan_cmd *scan;
845         u32 rate_flags = 0;
846         u16 cmd_len;
847         u16 rx_chain = 0;
848         enum ieee80211_band band;
849         u8 n_probes = 0;
850         u8 rx_ant = il->hw_params.valid_rx_ant;
851         u8 rate;
852         bool is_active = false;
853         int chan_mod;
854         u8 active_chains;
855         u8 scan_tx_antennas = il->hw_params.valid_tx_ant;
856         int ret;
857
858         lockdep_assert_held(&il->mutex);
859
860         if (!il->scan_cmd) {
861                 il->scan_cmd =
862                     kmalloc(sizeof(struct il_scan_cmd) + IL_MAX_SCAN_SIZE,
863                             GFP_KERNEL);
864                 if (!il->scan_cmd) {
865                         D_SCAN("fail to allocate memory for scan\n");
866                         return -ENOMEM;
867                 }
868         }
869         scan = il->scan_cmd;
870         memset(scan, 0, sizeof(struct il_scan_cmd) + IL_MAX_SCAN_SIZE);
871
872         scan->quiet_plcp_th = IL_PLCP_QUIET_THRESH;
873         scan->quiet_time = IL_ACTIVE_QUIET_TIME;
874
875         if (il_is_any_associated(il)) {
876                 u16 interval;
877                 u32 extra;
878                 u32 suspend_time = 100;
879                 u32 scan_suspend_time = 100;
880
881                 D_INFO("Scanning while associated...\n");
882                 interval = vif->bss_conf.beacon_int;
883
884                 scan->suspend_time = 0;
885                 scan->max_out_time = cpu_to_le32(200 * 1024);
886                 if (!interval)
887                         interval = suspend_time;
888
889                 extra = (suspend_time / interval) << 22;
890                 scan_suspend_time =
891                     (extra | ((suspend_time % interval) * 1024));
892                 scan->suspend_time = cpu_to_le32(scan_suspend_time);
893                 D_SCAN("suspend_time 0x%X beacon interval %d\n",
894                        scan_suspend_time, interval);
895         }
896
897         if (il->scan_request->n_ssids) {
898                 int i, p = 0;
899                 D_SCAN("Kicking off active scan\n");
900                 for (i = 0; i < il->scan_request->n_ssids; i++) {
901                         /* always does wildcard anyway */
902                         if (!il->scan_request->ssids[i].ssid_len)
903                                 continue;
904                         scan->direct_scan[p].id = WLAN_EID_SSID;
905                         scan->direct_scan[p].len =
906                             il->scan_request->ssids[i].ssid_len;
907                         memcpy(scan->direct_scan[p].ssid,
908                                il->scan_request->ssids[i].ssid,
909                                il->scan_request->ssids[i].ssid_len);
910                         n_probes++;
911                         p++;
912                 }
913                 is_active = true;
914         } else
915                 D_SCAN("Start passive scan.\n");
916
917         scan->tx_cmd.tx_flags = TX_CMD_FLG_SEQ_CTL_MSK;
918         scan->tx_cmd.sta_id = il->hw_params.bcast_id;
919         scan->tx_cmd.stop_time.life_time = TX_CMD_LIFE_TIME_INFINITE;
920
921         switch (il->scan_band) {
922         case IEEE80211_BAND_2GHZ:
923                 scan->flags = RXON_FLG_BAND_24G_MSK | RXON_FLG_AUTO_DETECT_MSK;
924                 chan_mod =
925                     le32_to_cpu(il->active.flags & RXON_FLG_CHANNEL_MODE_MSK) >>
926                     RXON_FLG_CHANNEL_MODE_POS;
927                 if (chan_mod == CHANNEL_MODE_PURE_40) {
928                         rate = RATE_6M_PLCP;
929                 } else {
930                         rate = RATE_1M_PLCP;
931                         rate_flags = RATE_MCS_CCK_MSK;
932                 }
933                 break;
934         case IEEE80211_BAND_5GHZ:
935                 rate = RATE_6M_PLCP;
936                 break;
937         default:
938                 IL_WARN("Invalid scan band\n");
939                 return -EIO;
940         }
941
942         /*
943          * If active scanning is requested but a certain channel is
944          * marked passive, we can do active scanning if we detect
945          * transmissions.
946          *
947          * There is an issue with some firmware versions that triggers
948          * a sysassert on a "good CRC threshold" of zero (== disabled),
949          * on a radar channel even though this means that we should NOT
950          * send probes.
951          *
952          * The "good CRC threshold" is the number of frames that we
953          * need to receive during our dwell time on a channel before
954          * sending out probes -- setting this to a huge value will
955          * mean we never reach it, but at the same time work around
956          * the aforementioned issue. Thus use IL_GOOD_CRC_TH_NEVER
957          * here instead of IL_GOOD_CRC_TH_DISABLED.
958          */
959         scan->good_CRC_th =
960             is_active ? IL_GOOD_CRC_TH_DEFAULT : IL_GOOD_CRC_TH_NEVER;
961
962         band = il->scan_band;
963
964         if (il->cfg->scan_rx_antennas[band])
965                 rx_ant = il->cfg->scan_rx_antennas[band];
966
967         il4965_toggle_tx_ant(il, &il->scan_tx_ant[band], scan_tx_antennas);
968         rate_flags |= BIT(il->scan_tx_ant[band]) << RATE_MCS_ANT_POS;
969         scan->tx_cmd.rate_n_flags = cpu_to_le32(rate | rate_flags);
970
971         /* In power save mode use one chain, otherwise use all chains */
972         if (test_bit(S_POWER_PMI, &il->status)) {
973                 /* rx_ant has been set to all valid chains previously */
974                 active_chains =
975                     rx_ant & ((u8) (il->chain_noise_data.active_chains));
976                 if (!active_chains)
977                         active_chains = rx_ant;
978
979                 D_SCAN("chain_noise_data.active_chains: %u\n",
980                        il->chain_noise_data.active_chains);
981
982                 rx_ant = il4965_first_antenna(active_chains);
983         }
984
985         /* MIMO is not used here, but value is required */
986         rx_chain |= il->hw_params.valid_rx_ant << RXON_RX_CHAIN_VALID_POS;
987         rx_chain |= rx_ant << RXON_RX_CHAIN_FORCE_MIMO_SEL_POS;
988         rx_chain |= rx_ant << RXON_RX_CHAIN_FORCE_SEL_POS;
989         rx_chain |= 0x1 << RXON_RX_CHAIN_DRIVER_FORCE_POS;
990         scan->rx_chain = cpu_to_le16(rx_chain);
991
992         cmd_len =
993             il_fill_probe_req(il, (struct ieee80211_mgmt *)scan->data,
994                               vif->addr, il->scan_request->ie,
995                               il->scan_request->ie_len,
996                               IL_MAX_SCAN_SIZE - sizeof(*scan));
997         scan->tx_cmd.len = cpu_to_le16(cmd_len);
998
999         scan->filter_flags |=
1000             (RXON_FILTER_ACCEPT_GRP_MSK | RXON_FILTER_BCON_AWARE_MSK);
1001
1002         scan->channel_count =
1003             il4965_get_channels_for_scan(il, vif, band, is_active, n_probes,
1004                                          (void *)&scan->data[cmd_len]);
1005         if (scan->channel_count == 0) {
1006                 D_SCAN("channel count %d\n", scan->channel_count);
1007                 return -EIO;
1008         }
1009
1010         cmd.len +=
1011             le16_to_cpu(scan->tx_cmd.len) +
1012             scan->channel_count * sizeof(struct il_scan_channel);
1013         cmd.data = scan;
1014         scan->len = cpu_to_le16(cmd.len);
1015
1016         set_bit(S_SCAN_HW, &il->status);
1017
1018         ret = il_send_cmd_sync(il, &cmd);
1019         if (ret)
1020                 clear_bit(S_SCAN_HW, &il->status);
1021
1022         return ret;
1023 }
1024
1025 int
1026 il4965_manage_ibss_station(struct il_priv *il, struct ieee80211_vif *vif,
1027                            bool add)
1028 {
1029         struct il_vif_priv *vif_priv = (void *)vif->drv_priv;
1030
1031         if (add)
1032                 return il4965_add_bssid_station(il, vif->bss_conf.bssid,
1033                                                 &vif_priv->ibss_bssid_sta_id);
1034         return il_remove_station(il, vif_priv->ibss_bssid_sta_id,
1035                                  vif->bss_conf.bssid);
1036 }
1037
1038 void
1039 il4965_free_tfds_in_queue(struct il_priv *il, int sta_id, int tid, int freed)
1040 {
1041         lockdep_assert_held(&il->sta_lock);
1042
1043         if (il->stations[sta_id].tid[tid].tfds_in_queue >= freed)
1044                 il->stations[sta_id].tid[tid].tfds_in_queue -= freed;
1045         else {
1046                 D_TX("free more than tfds_in_queue (%u:%d)\n",
1047                      il->stations[sta_id].tid[tid].tfds_in_queue, freed);
1048                 il->stations[sta_id].tid[tid].tfds_in_queue = 0;
1049         }
1050 }
1051
1052 #define IL_TX_QUEUE_MSK 0xfffff
1053
1054 static bool
1055 il4965_is_single_rx_stream(struct il_priv *il)
1056 {
1057         return il->current_ht_config.smps == IEEE80211_SMPS_STATIC ||
1058             il->current_ht_config.single_chain_sufficient;
1059 }
1060
1061 #define IL_NUM_RX_CHAINS_MULTIPLE       3
1062 #define IL_NUM_RX_CHAINS_SINGLE 2
1063 #define IL_NUM_IDLE_CHAINS_DUAL 2
1064 #define IL_NUM_IDLE_CHAINS_SINGLE       1
1065
1066 /*
1067  * Determine how many receiver/antenna chains to use.
1068  *
1069  * More provides better reception via diversity.  Fewer saves power
1070  * at the expense of throughput, but only when not in powersave to
1071  * start with.
1072  *
1073  * MIMO (dual stream) requires at least 2, but works better with 3.
1074  * This does not determine *which* chains to use, just how many.
1075  */
1076 static int
1077 il4965_get_active_rx_chain_count(struct il_priv *il)
1078 {
1079         /* # of Rx chains to use when expecting MIMO. */
1080         if (il4965_is_single_rx_stream(il))
1081                 return IL_NUM_RX_CHAINS_SINGLE;
1082         else
1083                 return IL_NUM_RX_CHAINS_MULTIPLE;
1084 }
1085
1086 /*
1087  * When we are in power saving mode, unless device support spatial
1088  * multiplexing power save, use the active count for rx chain count.
1089  */
1090 static int
1091 il4965_get_idle_rx_chain_count(struct il_priv *il, int active_cnt)
1092 {
1093         /* # Rx chains when idling, depending on SMPS mode */
1094         switch (il->current_ht_config.smps) {
1095         case IEEE80211_SMPS_STATIC:
1096         case IEEE80211_SMPS_DYNAMIC:
1097                 return IL_NUM_IDLE_CHAINS_SINGLE;
1098         case IEEE80211_SMPS_OFF:
1099                 return active_cnt;
1100         default:
1101                 WARN(1, "invalid SMPS mode %d", il->current_ht_config.smps);
1102                 return active_cnt;
1103         }
1104 }
1105
1106 /* up to 4 chains */
1107 static u8
1108 il4965_count_chain_bitmap(u32 chain_bitmap)
1109 {
1110         u8 res;
1111         res = (chain_bitmap & BIT(0)) >> 0;
1112         res += (chain_bitmap & BIT(1)) >> 1;
1113         res += (chain_bitmap & BIT(2)) >> 2;
1114         res += (chain_bitmap & BIT(3)) >> 3;
1115         return res;
1116 }
1117
1118 /**
1119  * il4965_set_rxon_chain - Set up Rx chain usage in "staging" RXON image
1120  *
1121  * Selects how many and which Rx receivers/antennas/chains to use.
1122  * This should not be used for scan command ... it puts data in wrong place.
1123  */
1124 void
1125 il4965_set_rxon_chain(struct il_priv *il)
1126 {
1127         bool is_single = il4965_is_single_rx_stream(il);
1128         bool is_cam = !test_bit(S_POWER_PMI, &il->status);
1129         u8 idle_rx_cnt, active_rx_cnt, valid_rx_cnt;
1130         u32 active_chains;
1131         u16 rx_chain;
1132
1133         /* Tell uCode which antennas are actually connected.
1134          * Before first association, we assume all antennas are connected.
1135          * Just after first association, il4965_chain_noise_calibration()
1136          *    checks which antennas actually *are* connected. */
1137         if (il->chain_noise_data.active_chains)
1138                 active_chains = il->chain_noise_data.active_chains;
1139         else
1140                 active_chains = il->hw_params.valid_rx_ant;
1141
1142         rx_chain = active_chains << RXON_RX_CHAIN_VALID_POS;
1143
1144         /* How many receivers should we use? */
1145         active_rx_cnt = il4965_get_active_rx_chain_count(il);
1146         idle_rx_cnt = il4965_get_idle_rx_chain_count(il, active_rx_cnt);
1147
1148         /* correct rx chain count according hw settings
1149          * and chain noise calibration
1150          */
1151         valid_rx_cnt = il4965_count_chain_bitmap(active_chains);
1152         if (valid_rx_cnt < active_rx_cnt)
1153                 active_rx_cnt = valid_rx_cnt;
1154
1155         if (valid_rx_cnt < idle_rx_cnt)
1156                 idle_rx_cnt = valid_rx_cnt;
1157
1158         rx_chain |= active_rx_cnt << RXON_RX_CHAIN_MIMO_CNT_POS;
1159         rx_chain |= idle_rx_cnt << RXON_RX_CHAIN_CNT_POS;
1160
1161         il->staging.rx_chain = cpu_to_le16(rx_chain);
1162
1163         if (!is_single && active_rx_cnt >= IL_NUM_RX_CHAINS_SINGLE && is_cam)
1164                 il->staging.rx_chain |= RXON_RX_CHAIN_MIMO_FORCE_MSK;
1165         else
1166                 il->staging.rx_chain &= ~RXON_RX_CHAIN_MIMO_FORCE_MSK;
1167
1168         D_ASSOC("rx_chain=0x%X active=%d idle=%d\n", il->staging.rx_chain,
1169                 active_rx_cnt, idle_rx_cnt);
1170
1171         WARN_ON(active_rx_cnt == 0 || idle_rx_cnt == 0 ||
1172                 active_rx_cnt < idle_rx_cnt);
1173 }
1174
1175 static const char *
1176 il4965_get_fh_string(int cmd)
1177 {
1178         switch (cmd) {
1179                 IL_CMD(FH49_RSCSR_CHNL0_STTS_WPTR_REG);
1180                 IL_CMD(FH49_RSCSR_CHNL0_RBDCB_BASE_REG);
1181                 IL_CMD(FH49_RSCSR_CHNL0_WPTR);
1182                 IL_CMD(FH49_MEM_RCSR_CHNL0_CONFIG_REG);
1183                 IL_CMD(FH49_MEM_RSSR_SHARED_CTRL_REG);
1184                 IL_CMD(FH49_MEM_RSSR_RX_STATUS_REG);
1185                 IL_CMD(FH49_MEM_RSSR_RX_ENABLE_ERR_IRQ2DRV);
1186                 IL_CMD(FH49_TSSR_TX_STATUS_REG);
1187                 IL_CMD(FH49_TSSR_TX_ERROR_REG);
1188         default:
1189                 return "UNKNOWN";
1190         }
1191 }
1192
1193 int
1194 il4965_dump_fh(struct il_priv *il, char **buf, bool display)
1195 {
1196         int i;
1197 #ifdef CONFIG_IWLEGACY_DEBUG
1198         int pos = 0;
1199         size_t bufsz = 0;
1200 #endif
1201         static const u32 fh_tbl[] = {
1202                 FH49_RSCSR_CHNL0_STTS_WPTR_REG,
1203                 FH49_RSCSR_CHNL0_RBDCB_BASE_REG,
1204                 FH49_RSCSR_CHNL0_WPTR,
1205                 FH49_MEM_RCSR_CHNL0_CONFIG_REG,
1206                 FH49_MEM_RSSR_SHARED_CTRL_REG,
1207                 FH49_MEM_RSSR_RX_STATUS_REG,
1208                 FH49_MEM_RSSR_RX_ENABLE_ERR_IRQ2DRV,
1209                 FH49_TSSR_TX_STATUS_REG,
1210                 FH49_TSSR_TX_ERROR_REG
1211         };
1212 #ifdef CONFIG_IWLEGACY_DEBUG
1213         if (display) {
1214                 bufsz = ARRAY_SIZE(fh_tbl) * 48 + 40;
1215                 *buf = kmalloc(bufsz, GFP_KERNEL);
1216                 if (!*buf)
1217                         return -ENOMEM;
1218                 pos +=
1219                     scnprintf(*buf + pos, bufsz - pos, "FH register values:\n");
1220                 for (i = 0; i < ARRAY_SIZE(fh_tbl); i++) {
1221                         pos +=
1222                             scnprintf(*buf + pos, bufsz - pos,
1223                                       "  %34s: 0X%08x\n",
1224                                       il4965_get_fh_string(fh_tbl[i]),
1225                                       il_rd(il, fh_tbl[i]));
1226                 }
1227                 return pos;
1228         }
1229 #endif
1230         IL_ERR("FH register values:\n");
1231         for (i = 0; i < ARRAY_SIZE(fh_tbl); i++) {
1232                 IL_ERR("  %34s: 0X%08x\n", il4965_get_fh_string(fh_tbl[i]),
1233                        il_rd(il, fh_tbl[i]));
1234         }
1235         return 0;
1236 }
1237
1238 void
1239 il4965_hdl_missed_beacon(struct il_priv *il, struct il_rx_buf *rxb)
1240 {
1241         struct il_rx_pkt *pkt = rxb_addr(rxb);
1242         struct il_missed_beacon_notif *missed_beacon;
1243
1244         missed_beacon = &pkt->u.missed_beacon;
1245         if (le32_to_cpu(missed_beacon->consecutive_missed_beacons) >
1246             il->missed_beacon_threshold) {
1247                 D_CALIB("missed bcn cnsq %d totl %d rcd %d expctd %d\n",
1248                         le32_to_cpu(missed_beacon->consecutive_missed_beacons),
1249                         le32_to_cpu(missed_beacon->total_missed_becons),
1250                         le32_to_cpu(missed_beacon->num_recvd_beacons),
1251                         le32_to_cpu(missed_beacon->num_expected_beacons));
1252                 if (!test_bit(S_SCANNING, &il->status))
1253                         il4965_init_sensitivity(il);
1254         }
1255 }
1256
1257 /* Calculate noise level, based on measurements during network silence just
1258  *   before arriving beacon.  This measurement can be done only if we know
1259  *   exactly when to expect beacons, therefore only when we're associated. */
1260 static void
1261 il4965_rx_calc_noise(struct il_priv *il)
1262 {
1263         struct stats_rx_non_phy *rx_info;
1264         int num_active_rx = 0;
1265         int total_silence = 0;
1266         int bcn_silence_a, bcn_silence_b, bcn_silence_c;
1267         int last_rx_noise;
1268
1269         rx_info = &(il->_4965.stats.rx.general);
1270         bcn_silence_a =
1271             le32_to_cpu(rx_info->beacon_silence_rssi_a) & IN_BAND_FILTER;
1272         bcn_silence_b =
1273             le32_to_cpu(rx_info->beacon_silence_rssi_b) & IN_BAND_FILTER;
1274         bcn_silence_c =
1275             le32_to_cpu(rx_info->beacon_silence_rssi_c) & IN_BAND_FILTER;
1276
1277         if (bcn_silence_a) {
1278                 total_silence += bcn_silence_a;
1279                 num_active_rx++;
1280         }
1281         if (bcn_silence_b) {
1282                 total_silence += bcn_silence_b;
1283                 num_active_rx++;
1284         }
1285         if (bcn_silence_c) {
1286                 total_silence += bcn_silence_c;
1287                 num_active_rx++;
1288         }
1289
1290         /* Average among active antennas */
1291         if (num_active_rx)
1292                 last_rx_noise = (total_silence / num_active_rx) - 107;
1293         else
1294                 last_rx_noise = IL_NOISE_MEAS_NOT_AVAILABLE;
1295
1296         D_CALIB("inband silence a %u, b %u, c %u, dBm %d\n", bcn_silence_a,
1297                 bcn_silence_b, bcn_silence_c, last_rx_noise);
1298 }
1299
1300 #ifdef CONFIG_IWLEGACY_DEBUGFS
1301 /*
1302  *  based on the assumption of all stats counter are in DWORD
1303  *  FIXME: This function is for debugging, do not deal with
1304  *  the case of counters roll-over.
1305  */
1306 static void
1307 il4965_accumulative_stats(struct il_priv *il, __le32 * stats)
1308 {
1309         int i, size;
1310         __le32 *prev_stats;
1311         u32 *accum_stats;
1312         u32 *delta, *max_delta;
1313         struct stats_general_common *general, *accum_general;
1314         struct stats_tx *tx, *accum_tx;
1315
1316         prev_stats = (__le32 *) &il->_4965.stats;
1317         accum_stats = (u32 *) &il->_4965.accum_stats;
1318         size = sizeof(struct il_notif_stats);
1319         general = &il->_4965.stats.general.common;
1320         accum_general = &il->_4965.accum_stats.general.common;
1321         tx = &il->_4965.stats.tx;
1322         accum_tx = &il->_4965.accum_stats.tx;
1323         delta = (u32 *) &il->_4965.delta_stats;
1324         max_delta = (u32 *) &il->_4965.max_delta;
1325
1326         for (i = sizeof(__le32); i < size;
1327              i +=
1328              sizeof(__le32), stats++, prev_stats++, delta++, max_delta++,
1329              accum_stats++) {
1330                 if (le32_to_cpu(*stats) > le32_to_cpu(*prev_stats)) {
1331                         *delta =
1332                             (le32_to_cpu(*stats) - le32_to_cpu(*prev_stats));
1333                         *accum_stats += *delta;
1334                         if (*delta > *max_delta)
1335                                 *max_delta = *delta;
1336                 }
1337         }
1338
1339         /* reset accumulative stats for "no-counter" type stats */
1340         accum_general->temperature = general->temperature;
1341         accum_general->ttl_timestamp = general->ttl_timestamp;
1342 }
1343 #endif
1344
1345 void
1346 il4965_hdl_stats(struct il_priv *il, struct il_rx_buf *rxb)
1347 {
1348         const int recalib_seconds = 60;
1349         bool change;
1350         struct il_rx_pkt *pkt = rxb_addr(rxb);
1351
1352         D_RX("Statistics notification received (%d vs %d).\n",
1353              (int)sizeof(struct il_notif_stats),
1354              le32_to_cpu(pkt->len_n_flags) & IL_RX_FRAME_SIZE_MSK);
1355
1356         change =
1357             ((il->_4965.stats.general.common.temperature !=
1358               pkt->u.stats.general.common.temperature) ||
1359              ((il->_4965.stats.flag & STATS_REPLY_FLG_HT40_MODE_MSK) !=
1360               (pkt->u.stats.flag & STATS_REPLY_FLG_HT40_MODE_MSK)));
1361 #ifdef CONFIG_IWLEGACY_DEBUGFS
1362         il4965_accumulative_stats(il, (__le32 *) &pkt->u.stats);
1363 #endif
1364
1365         /* TODO: reading some of stats is unneeded */
1366         memcpy(&il->_4965.stats, &pkt->u.stats, sizeof(il->_4965.stats));
1367
1368         set_bit(S_STATS, &il->status);
1369
1370         /*
1371          * Reschedule the stats timer to occur in recalib_seconds to ensure
1372          * we get a thermal update even if the uCode doesn't give us one
1373          */
1374         mod_timer(&il->stats_periodic,
1375                   jiffies + msecs_to_jiffies(recalib_seconds * 1000));
1376
1377         if (unlikely(!test_bit(S_SCANNING, &il->status)) &&
1378             (pkt->hdr.cmd == N_STATS)) {
1379                 il4965_rx_calc_noise(il);
1380                 queue_work(il->workqueue, &il->run_time_calib_work);
1381         }
1382
1383         if (change)
1384                 il4965_temperature_calib(il);
1385 }
1386
1387 void
1388 il4965_hdl_c_stats(struct il_priv *il, struct il_rx_buf *rxb)
1389 {
1390         struct il_rx_pkt *pkt = rxb_addr(rxb);
1391
1392         if (le32_to_cpu(pkt->u.stats.flag) & UCODE_STATS_CLEAR_MSK) {
1393 #ifdef CONFIG_IWLEGACY_DEBUGFS
1394                 memset(&il->_4965.accum_stats, 0,
1395                        sizeof(struct il_notif_stats));
1396                 memset(&il->_4965.delta_stats, 0,
1397                        sizeof(struct il_notif_stats));
1398                 memset(&il->_4965.max_delta, 0, sizeof(struct il_notif_stats));
1399 #endif
1400                 D_RX("Statistics have been cleared\n");
1401         }
1402         il4965_hdl_stats(il, rxb);
1403 }
1404
1405
1406 /*
1407  * mac80211 queues, ACs, hardware queues, FIFOs.
1408  *
1409  * Cf. http://wireless.kernel.org/en/developers/Documentation/mac80211/queues
1410  *
1411  * Mac80211 uses the following numbers, which we get as from it
1412  * by way of skb_get_queue_mapping(skb):
1413  *
1414  *     VO      0
1415  *     VI      1
1416  *     BE      2
1417  *     BK      3
1418  *
1419  *
1420  * Regular (not A-MPDU) frames are put into hardware queues corresponding
1421  * to the FIFOs, see comments in iwl-prph.h. Aggregated frames get their
1422  * own queue per aggregation session (RA/TID combination), such queues are
1423  * set up to map into FIFOs too, for which we need an AC->FIFO mapping. In
1424  * order to map frames to the right queue, we also need an AC->hw queue
1425  * mapping. This is implemented here.
1426  *
1427  * Due to the way hw queues are set up (by the hw specific modules like
1428  * 4965.c), the AC->hw queue mapping is the identity
1429  * mapping.
1430  */
1431
1432 static const u8 tid_to_ac[] = {
1433         IEEE80211_AC_BE,
1434         IEEE80211_AC_BK,
1435         IEEE80211_AC_BK,
1436         IEEE80211_AC_BE,
1437         IEEE80211_AC_VI,
1438         IEEE80211_AC_VI,
1439         IEEE80211_AC_VO,
1440         IEEE80211_AC_VO
1441 };
1442
1443 static inline int
1444 il4965_get_ac_from_tid(u16 tid)
1445 {
1446         if (likely(tid < ARRAY_SIZE(tid_to_ac)))
1447                 return tid_to_ac[tid];
1448
1449         /* no support for TIDs 8-15 yet */
1450         return -EINVAL;
1451 }
1452
1453 static inline int
1454 il4965_get_fifo_from_tid(u16 tid)
1455 {
1456         const u8 ac_to_fifo[] = {
1457                 IL_TX_FIFO_VO,
1458                 IL_TX_FIFO_VI,
1459                 IL_TX_FIFO_BE,
1460                 IL_TX_FIFO_BK,
1461         };
1462
1463         if (likely(tid < ARRAY_SIZE(tid_to_ac)))
1464                 return ac_to_fifo[tid_to_ac[tid]];
1465
1466         /* no support for TIDs 8-15 yet */
1467         return -EINVAL;
1468 }
1469
1470 /*
1471  * handle build C_TX command notification.
1472  */
1473 static void
1474 il4965_tx_cmd_build_basic(struct il_priv *il, struct sk_buff *skb,
1475                           struct il_tx_cmd *tx_cmd,
1476                           struct ieee80211_tx_info *info,
1477                           struct ieee80211_hdr *hdr, u8 std_id)
1478 {
1479         __le16 fc = hdr->frame_control;
1480         __le32 tx_flags = tx_cmd->tx_flags;
1481
1482         tx_cmd->stop_time.life_time = TX_CMD_LIFE_TIME_INFINITE;
1483         if (!(info->flags & IEEE80211_TX_CTL_NO_ACK)) {
1484                 tx_flags |= TX_CMD_FLG_ACK_MSK;
1485                 if (ieee80211_is_mgmt(fc))
1486                         tx_flags |= TX_CMD_FLG_SEQ_CTL_MSK;
1487                 if (ieee80211_is_probe_resp(fc) &&
1488                     !(le16_to_cpu(hdr->seq_ctrl) & 0xf))
1489                         tx_flags |= TX_CMD_FLG_TSF_MSK;
1490         } else {
1491                 tx_flags &= (~TX_CMD_FLG_ACK_MSK);
1492                 tx_flags |= TX_CMD_FLG_SEQ_CTL_MSK;
1493         }
1494
1495         if (ieee80211_is_back_req(fc))
1496                 tx_flags |= TX_CMD_FLG_ACK_MSK | TX_CMD_FLG_IMM_BA_RSP_MASK;
1497
1498         tx_cmd->sta_id = std_id;
1499         if (ieee80211_has_morefrags(fc))
1500                 tx_flags |= TX_CMD_FLG_MORE_FRAG_MSK;
1501
1502         if (ieee80211_is_data_qos(fc)) {
1503                 u8 *qc = ieee80211_get_qos_ctl(hdr);
1504                 tx_cmd->tid_tspec = qc[0] & 0xf;
1505                 tx_flags &= ~TX_CMD_FLG_SEQ_CTL_MSK;
1506         } else {
1507                 tx_flags |= TX_CMD_FLG_SEQ_CTL_MSK;
1508         }
1509
1510         il_tx_cmd_protection(il, info, fc, &tx_flags);
1511
1512         tx_flags &= ~(TX_CMD_FLG_ANT_SEL_MSK);
1513         if (ieee80211_is_mgmt(fc)) {
1514                 if (ieee80211_is_assoc_req(fc) || ieee80211_is_reassoc_req(fc))
1515                         tx_cmd->timeout.pm_frame_timeout = cpu_to_le16(3);
1516                 else
1517                         tx_cmd->timeout.pm_frame_timeout = cpu_to_le16(2);
1518         } else {
1519                 tx_cmd->timeout.pm_frame_timeout = 0;
1520         }
1521
1522         tx_cmd->driver_txop = 0;
1523         tx_cmd->tx_flags = tx_flags;
1524         tx_cmd->next_frame_len = 0;
1525 }
1526
1527 static void
1528 il4965_tx_cmd_build_rate(struct il_priv *il, struct il_tx_cmd *tx_cmd,
1529                          struct ieee80211_tx_info *info, __le16 fc)
1530 {
1531         const u8 rts_retry_limit = 60;
1532         u32 rate_flags;
1533         int rate_idx;
1534         u8 data_retry_limit;
1535         u8 rate_plcp;
1536
1537         /* Set retry limit on DATA packets and Probe Responses */
1538         if (ieee80211_is_probe_resp(fc))
1539                 data_retry_limit = 3;
1540         else
1541                 data_retry_limit = IL4965_DEFAULT_TX_RETRY;
1542         tx_cmd->data_retry_limit = data_retry_limit;
1543         /* Set retry limit on RTS packets */
1544         tx_cmd->rts_retry_limit = min(data_retry_limit, rts_retry_limit);
1545
1546         /* DATA packets will use the uCode station table for rate/antenna
1547          * selection */
1548         if (ieee80211_is_data(fc)) {
1549                 tx_cmd->initial_rate_idx = 0;
1550                 tx_cmd->tx_flags |= TX_CMD_FLG_STA_RATE_MSK;
1551                 return;
1552         }
1553
1554         /**
1555          * If the current TX rate stored in mac80211 has the MCS bit set, it's
1556          * not really a TX rate.  Thus, we use the lowest supported rate for
1557          * this band.  Also use the lowest supported rate if the stored rate
1558          * idx is invalid.
1559          */
1560         rate_idx = info->control.rates[0].idx;
1561         if ((info->control.rates[0].flags & IEEE80211_TX_RC_MCS) || rate_idx < 0
1562             || rate_idx > RATE_COUNT_LEGACY)
1563                 rate_idx =
1564                     rate_lowest_index(&il->bands[info->band],
1565                                       info->control.sta);
1566         /* For 5 GHZ band, remap mac80211 rate indices into driver indices */
1567         if (info->band == IEEE80211_BAND_5GHZ)
1568                 rate_idx += IL_FIRST_OFDM_RATE;
1569         /* Get PLCP rate for tx_cmd->rate_n_flags */
1570         rate_plcp = il_rates[rate_idx].plcp;
1571         /* Zero out flags for this packet */
1572         rate_flags = 0;
1573
1574         /* Set CCK flag as needed */
1575         if (rate_idx >= IL_FIRST_CCK_RATE && rate_idx <= IL_LAST_CCK_RATE)
1576                 rate_flags |= RATE_MCS_CCK_MSK;
1577
1578         /* Set up antennas */
1579         il4965_toggle_tx_ant(il, &il->mgmt_tx_ant, il->hw_params.valid_tx_ant);
1580         rate_flags |= BIT(il->mgmt_tx_ant) << RATE_MCS_ANT_POS;
1581
1582         /* Set the rate in the TX cmd */
1583         tx_cmd->rate_n_flags = cpu_to_le32(rate_plcp | rate_flags);
1584 }
1585
1586 static void
1587 il4965_tx_cmd_build_hwcrypto(struct il_priv *il, struct ieee80211_tx_info *info,
1588                              struct il_tx_cmd *tx_cmd, struct sk_buff *skb_frag,
1589                              int sta_id)
1590 {
1591         struct ieee80211_key_conf *keyconf = info->control.hw_key;
1592
1593         switch (keyconf->cipher) {
1594         case WLAN_CIPHER_SUITE_CCMP:
1595                 tx_cmd->sec_ctl = TX_CMD_SEC_CCM;
1596                 memcpy(tx_cmd->key, keyconf->key, keyconf->keylen);
1597                 if (info->flags & IEEE80211_TX_CTL_AMPDU)
1598                         tx_cmd->tx_flags |= TX_CMD_FLG_AGG_CCMP_MSK;
1599                 D_TX("tx_cmd with AES hwcrypto\n");
1600                 break;
1601
1602         case WLAN_CIPHER_SUITE_TKIP:
1603                 tx_cmd->sec_ctl = TX_CMD_SEC_TKIP;
1604                 ieee80211_get_tkip_p2k(keyconf, skb_frag, tx_cmd->key);
1605                 D_TX("tx_cmd with tkip hwcrypto\n");
1606                 break;
1607
1608         case WLAN_CIPHER_SUITE_WEP104:
1609                 tx_cmd->sec_ctl |= TX_CMD_SEC_KEY128;
1610                 /* fall through */
1611         case WLAN_CIPHER_SUITE_WEP40:
1612                 tx_cmd->sec_ctl |=
1613                     (TX_CMD_SEC_WEP | (keyconf->keyidx & TX_CMD_SEC_MSK) <<
1614                      TX_CMD_SEC_SHIFT);
1615
1616                 memcpy(&tx_cmd->key[3], keyconf->key, keyconf->keylen);
1617
1618                 D_TX("Configuring packet for WEP encryption " "with key %d\n",
1619                      keyconf->keyidx);
1620                 break;
1621
1622         default:
1623                 IL_ERR("Unknown encode cipher %x\n", keyconf->cipher);
1624                 break;
1625         }
1626 }
1627
1628 /*
1629  * start C_TX command process
1630  */
1631 int
1632 il4965_tx_skb(struct il_priv *il, struct sk_buff *skb)
1633 {
1634         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
1635         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
1636         struct ieee80211_sta *sta = info->control.sta;
1637         struct il_station_priv *sta_priv = NULL;
1638         struct il_tx_queue *txq;
1639         struct il_queue *q;
1640         struct il_device_cmd *out_cmd;
1641         struct il_cmd_meta *out_meta;
1642         struct il_tx_cmd *tx_cmd;
1643         int txq_id;
1644         dma_addr_t phys_addr;
1645         dma_addr_t txcmd_phys;
1646         dma_addr_t scratch_phys;
1647         u16 len, firstlen, secondlen;
1648         u16 seq_number = 0;
1649         __le16 fc;
1650         u8 hdr_len;
1651         u8 sta_id;
1652         u8 wait_write_ptr = 0;
1653         u8 tid = 0;
1654         u8 *qc = NULL;
1655         unsigned long flags;
1656         bool is_agg = false;
1657
1658         spin_lock_irqsave(&il->lock, flags);
1659         if (il_is_rfkill(il)) {
1660                 D_DROP("Dropping - RF KILL\n");
1661                 goto drop_unlock;
1662         }
1663
1664         fc = hdr->frame_control;
1665
1666 #ifdef CONFIG_IWLEGACY_DEBUG
1667         if (ieee80211_is_auth(fc))
1668                 D_TX("Sending AUTH frame\n");
1669         else if (ieee80211_is_assoc_req(fc))
1670                 D_TX("Sending ASSOC frame\n");
1671         else if (ieee80211_is_reassoc_req(fc))
1672                 D_TX("Sending REASSOC frame\n");
1673 #endif
1674
1675         hdr_len = ieee80211_hdrlen(fc);
1676
1677         /* For management frames use broadcast id to do not break aggregation */
1678         if (!ieee80211_is_data(fc))
1679                 sta_id = il->hw_params.bcast_id;
1680         else {
1681                 /* Find idx into station table for destination station */
1682                 sta_id = il_sta_id_or_broadcast(il, info->control.sta);
1683
1684                 if (sta_id == IL_INVALID_STATION) {
1685                         D_DROP("Dropping - INVALID STATION: %pM\n", hdr->addr1);
1686                         goto drop_unlock;
1687                 }
1688         }
1689
1690         D_TX("station Id %d\n", sta_id);
1691
1692         if (sta)
1693                 sta_priv = (void *)sta->drv_priv;
1694
1695         if (sta_priv && sta_priv->asleep &&
1696             (info->flags & IEEE80211_TX_CTL_POLL_RESPONSE)) {
1697                 /*
1698                  * This sends an asynchronous command to the device,
1699                  * but we can rely on it being processed before the
1700                  * next frame is processed -- and the next frame to
1701                  * this station is the one that will consume this
1702                  * counter.
1703                  * For now set the counter to just 1 since we do not
1704                  * support uAPSD yet.
1705                  */
1706                 il4965_sta_modify_sleep_tx_count(il, sta_id, 1);
1707         }
1708
1709         /* FIXME: remove me ? */
1710         WARN_ON_ONCE(info->flags & IEEE80211_TX_CTL_SEND_AFTER_DTIM);
1711
1712         /* Access category (AC) is also the queue number */
1713         txq_id = skb_get_queue_mapping(skb);
1714
1715         /* irqs already disabled/saved above when locking il->lock */
1716         spin_lock(&il->sta_lock);
1717
1718         if (ieee80211_is_data_qos(fc)) {
1719                 qc = ieee80211_get_qos_ctl(hdr);
1720                 tid = qc[0] & IEEE80211_QOS_CTL_TID_MASK;
1721                 if (WARN_ON_ONCE(tid >= MAX_TID_COUNT)) {
1722                         spin_unlock(&il->sta_lock);
1723                         goto drop_unlock;
1724                 }
1725                 seq_number = il->stations[sta_id].tid[tid].seq_number;
1726                 seq_number &= IEEE80211_SCTL_SEQ;
1727                 hdr->seq_ctrl =
1728                     hdr->seq_ctrl & cpu_to_le16(IEEE80211_SCTL_FRAG);
1729                 hdr->seq_ctrl |= cpu_to_le16(seq_number);
1730                 seq_number += 0x10;
1731                 /* aggregation is on for this <sta,tid> */
1732                 if (info->flags & IEEE80211_TX_CTL_AMPDU &&
1733                     il->stations[sta_id].tid[tid].agg.state == IL_AGG_ON) {
1734                         txq_id = il->stations[sta_id].tid[tid].agg.txq_id;
1735                         is_agg = true;
1736                 }
1737         }
1738
1739         txq = &il->txq[txq_id];
1740         q = &txq->q;
1741
1742         if (unlikely(il_queue_space(q) < q->high_mark)) {
1743                 spin_unlock(&il->sta_lock);
1744                 goto drop_unlock;
1745         }
1746
1747         if (ieee80211_is_data_qos(fc)) {
1748                 il->stations[sta_id].tid[tid].tfds_in_queue++;
1749                 if (!ieee80211_has_morefrags(fc))
1750                         il->stations[sta_id].tid[tid].seq_number = seq_number;
1751         }
1752
1753         spin_unlock(&il->sta_lock);
1754
1755         txq->skbs[q->write_ptr] = skb;
1756
1757         /* Set up first empty entry in queue's array of Tx/cmd buffers */
1758         out_cmd = txq->cmd[q->write_ptr];
1759         out_meta = &txq->meta[q->write_ptr];
1760         tx_cmd = &out_cmd->cmd.tx;
1761         memset(&out_cmd->hdr, 0, sizeof(out_cmd->hdr));
1762         memset(tx_cmd, 0, sizeof(struct il_tx_cmd));
1763
1764         /*
1765          * Set up the Tx-command (not MAC!) header.
1766          * Store the chosen Tx queue and TFD idx within the sequence field;
1767          * after Tx, uCode's Tx response will return this value so driver can
1768          * locate the frame within the tx queue and do post-tx processing.
1769          */
1770         out_cmd->hdr.cmd = C_TX;
1771         out_cmd->hdr.sequence =
1772             cpu_to_le16((u16)
1773                         (QUEUE_TO_SEQ(txq_id) | IDX_TO_SEQ(q->write_ptr)));
1774
1775         /* Copy MAC header from skb into command buffer */
1776         memcpy(tx_cmd->hdr, hdr, hdr_len);
1777
1778         /* Total # bytes to be transmitted */
1779         len = (u16) skb->len;
1780         tx_cmd->len = cpu_to_le16(len);
1781
1782         if (info->control.hw_key)
1783                 il4965_tx_cmd_build_hwcrypto(il, info, tx_cmd, skb, sta_id);
1784
1785         /* TODO need this for burst mode later on */
1786         il4965_tx_cmd_build_basic(il, skb, tx_cmd, info, hdr, sta_id);
1787
1788         il4965_tx_cmd_build_rate(il, tx_cmd, info, fc);
1789
1790         il_update_stats(il, true, fc, len);
1791         /*
1792          * Use the first empty entry in this queue's command buffer array
1793          * to contain the Tx command and MAC header concatenated together
1794          * (payload data will be in another buffer).
1795          * Size of this varies, due to varying MAC header length.
1796          * If end is not dword aligned, we'll have 2 extra bytes at the end
1797          * of the MAC header (device reads on dword boundaries).
1798          * We'll tell device about this padding later.
1799          */
1800         len = sizeof(struct il_tx_cmd) + sizeof(struct il_cmd_header) + hdr_len;
1801         firstlen = (len + 3) & ~3;
1802
1803         /* Tell NIC about any 2-byte padding after MAC header */
1804         if (firstlen != len)
1805                 tx_cmd->tx_flags |= TX_CMD_FLG_MH_PAD_MSK;
1806
1807         /* Physical address of this Tx command's header (not MAC header!),
1808          * within command buffer array. */
1809         txcmd_phys =
1810             pci_map_single(il->pci_dev, &out_cmd->hdr, firstlen,
1811                            PCI_DMA_BIDIRECTIONAL);
1812         dma_unmap_addr_set(out_meta, mapping, txcmd_phys);
1813         dma_unmap_len_set(out_meta, len, firstlen);
1814         /* Add buffer containing Tx command and MAC(!) header to TFD's
1815          * first entry */
1816         il->ops->txq_attach_buf_to_tfd(il, txq, txcmd_phys, firstlen, 1, 0);
1817
1818         if (!ieee80211_has_morefrags(hdr->frame_control)) {
1819                 txq->need_update = 1;
1820         } else {
1821                 wait_write_ptr = 1;
1822                 txq->need_update = 0;
1823         }
1824
1825         /* Set up TFD's 2nd entry to point directly to remainder of skb,
1826          * if any (802.11 null frames have no payload). */
1827         secondlen = skb->len - hdr_len;
1828         if (secondlen > 0) {
1829                 phys_addr =
1830                     pci_map_single(il->pci_dev, skb->data + hdr_len, secondlen,
1831                                    PCI_DMA_TODEVICE);
1832                 il->ops->txq_attach_buf_to_tfd(il, txq, phys_addr, secondlen,
1833                                                0, 0);
1834         }
1835
1836         scratch_phys =
1837             txcmd_phys + sizeof(struct il_cmd_header) +
1838             offsetof(struct il_tx_cmd, scratch);
1839
1840         /* take back ownership of DMA buffer to enable update */
1841         pci_dma_sync_single_for_cpu(il->pci_dev, txcmd_phys, firstlen,
1842                                     PCI_DMA_BIDIRECTIONAL);
1843         tx_cmd->dram_lsb_ptr = cpu_to_le32(scratch_phys);
1844         tx_cmd->dram_msb_ptr = il_get_dma_hi_addr(scratch_phys);
1845
1846         D_TX("sequence nr = 0X%x\n", le16_to_cpu(out_cmd->hdr.sequence));
1847         D_TX("tx_flags = 0X%x\n", le32_to_cpu(tx_cmd->tx_flags));
1848         il_print_hex_dump(il, IL_DL_TX, (u8 *) tx_cmd, sizeof(*tx_cmd));
1849         il_print_hex_dump(il, IL_DL_TX, (u8 *) tx_cmd->hdr, hdr_len);
1850
1851         /* Set up entry for this TFD in Tx byte-count array */
1852         if (info->flags & IEEE80211_TX_CTL_AMPDU)
1853                 il->ops->txq_update_byte_cnt_tbl(il, txq, le16_to_cpu(tx_cmd->len));
1854
1855         pci_dma_sync_single_for_device(il->pci_dev, txcmd_phys, firstlen,
1856                                        PCI_DMA_BIDIRECTIONAL);
1857
1858         /* Tell device the write idx *just past* this latest filled TFD */
1859         q->write_ptr = il_queue_inc_wrap(q->write_ptr, q->n_bd);
1860         il_txq_update_write_ptr(il, txq);
1861         spin_unlock_irqrestore(&il->lock, flags);
1862
1863         /*
1864          * At this point the frame is "transmitted" successfully
1865          * and we will get a TX status notification eventually,
1866          * regardless of the value of ret. "ret" only indicates
1867          * whether or not we should update the write pointer.
1868          */
1869
1870         /*
1871          * Avoid atomic ops if it isn't an associated client.
1872          * Also, if this is a packet for aggregation, don't
1873          * increase the counter because the ucode will stop
1874          * aggregation queues when their respective station
1875          * goes to sleep.
1876          */
1877         if (sta_priv && sta_priv->client && !is_agg)
1878                 atomic_inc(&sta_priv->pending_frames);
1879
1880         if (il_queue_space(q) < q->high_mark && il->mac80211_registered) {
1881                 if (wait_write_ptr) {
1882                         spin_lock_irqsave(&il->lock, flags);
1883                         txq->need_update = 1;
1884                         il_txq_update_write_ptr(il, txq);
1885                         spin_unlock_irqrestore(&il->lock, flags);
1886                 } else {
1887                         il_stop_queue(il, txq);
1888                 }
1889         }
1890
1891         return 0;
1892
1893 drop_unlock:
1894         spin_unlock_irqrestore(&il->lock, flags);
1895         return -1;
1896 }
1897
1898 static inline int
1899 il4965_alloc_dma_ptr(struct il_priv *il, struct il_dma_ptr *ptr, size_t size)
1900 {
1901         ptr->addr =
1902             dma_alloc_coherent(&il->pci_dev->dev, size, &ptr->dma, GFP_KERNEL);
1903         if (!ptr->addr)
1904                 return -ENOMEM;
1905         ptr->size = size;
1906         return 0;
1907 }
1908
1909 static inline void
1910 il4965_free_dma_ptr(struct il_priv *il, struct il_dma_ptr *ptr)
1911 {
1912         if (unlikely(!ptr->addr))
1913                 return;
1914
1915         dma_free_coherent(&il->pci_dev->dev, ptr->size, ptr->addr, ptr->dma);
1916         memset(ptr, 0, sizeof(*ptr));
1917 }
1918
1919 /**
1920  * il4965_hw_txq_ctx_free - Free TXQ Context
1921  *
1922  * Destroy all TX DMA queues and structures
1923  */
1924 void
1925 il4965_hw_txq_ctx_free(struct il_priv *il)
1926 {
1927         int txq_id;
1928
1929         /* Tx queues */
1930         if (il->txq) {
1931                 for (txq_id = 0; txq_id < il->hw_params.max_txq_num; txq_id++)
1932                         if (txq_id == il->cmd_queue)
1933                                 il_cmd_queue_free(il);
1934                         else
1935                                 il_tx_queue_free(il, txq_id);
1936         }
1937         il4965_free_dma_ptr(il, &il->kw);
1938
1939         il4965_free_dma_ptr(il, &il->scd_bc_tbls);
1940
1941         /* free tx queue structure */
1942         il_txq_mem(il);
1943 }
1944
1945 /**
1946  * il4965_txq_ctx_alloc - allocate TX queue context
1947  * Allocate all Tx DMA structures and initialize them
1948  *
1949  * @param il
1950  * @return error code
1951  */
1952 int
1953 il4965_txq_ctx_alloc(struct il_priv *il)
1954 {
1955         int ret;
1956         int txq_id, slots_num;
1957         unsigned long flags;
1958
1959         /* Free all tx/cmd queues and keep-warm buffer */
1960         il4965_hw_txq_ctx_free(il);
1961
1962         ret =
1963             il4965_alloc_dma_ptr(il, &il->scd_bc_tbls,
1964                                  il->hw_params.scd_bc_tbls_size);
1965         if (ret) {
1966                 IL_ERR("Scheduler BC Table allocation failed\n");
1967                 goto error_bc_tbls;
1968         }
1969         /* Alloc keep-warm buffer */
1970         ret = il4965_alloc_dma_ptr(il, &il->kw, IL_KW_SIZE);
1971         if (ret) {
1972                 IL_ERR("Keep Warm allocation failed\n");
1973                 goto error_kw;
1974         }
1975
1976         /* allocate tx queue structure */
1977         ret = il_alloc_txq_mem(il);
1978         if (ret)
1979                 goto error;
1980
1981         spin_lock_irqsave(&il->lock, flags);
1982
1983         /* Turn off all Tx DMA fifos */
1984         il4965_txq_set_sched(il, 0);
1985
1986         /* Tell NIC where to find the "keep warm" buffer */
1987         il_wr(il, FH49_KW_MEM_ADDR_REG, il->kw.dma >> 4);
1988
1989         spin_unlock_irqrestore(&il->lock, flags);
1990
1991         /* Alloc and init all Tx queues, including the command queue (#4/#9) */
1992         for (txq_id = 0; txq_id < il->hw_params.max_txq_num; txq_id++) {
1993                 slots_num =
1994                     (txq_id ==
1995                      il->cmd_queue) ? TFD_CMD_SLOTS : TFD_TX_CMD_SLOTS;
1996                 ret = il_tx_queue_init(il, &il->txq[txq_id], slots_num, txq_id);
1997                 if (ret) {
1998                         IL_ERR("Tx %d queue init failed\n", txq_id);
1999                         goto error;
2000                 }
2001         }
2002
2003         return ret;
2004
2005 error:
2006         il4965_hw_txq_ctx_free(il);
2007         il4965_free_dma_ptr(il, &il->kw);
2008 error_kw:
2009         il4965_free_dma_ptr(il, &il->scd_bc_tbls);
2010 error_bc_tbls:
2011         return ret;
2012 }
2013
2014 void
2015 il4965_txq_ctx_reset(struct il_priv *il)
2016 {
2017         int txq_id, slots_num;
2018         unsigned long flags;
2019
2020         spin_lock_irqsave(&il->lock, flags);
2021
2022         /* Turn off all Tx DMA fifos */
2023         il4965_txq_set_sched(il, 0);
2024
2025         /* Tell NIC where to find the "keep warm" buffer */
2026         il_wr(il, FH49_KW_MEM_ADDR_REG, il->kw.dma >> 4);
2027
2028         spin_unlock_irqrestore(&il->lock, flags);
2029
2030         /* Alloc and init all Tx queues, including the command queue (#4) */
2031         for (txq_id = 0; txq_id < il->hw_params.max_txq_num; txq_id++) {
2032                 slots_num =
2033                     txq_id == il->cmd_queue ? TFD_CMD_SLOTS : TFD_TX_CMD_SLOTS;
2034                 il_tx_queue_reset(il, &il->txq[txq_id], slots_num, txq_id);
2035         }
2036 }
2037
2038 void
2039 il4965_txq_ctx_unmap(struct il_priv *il)
2040 {
2041         int txq_id;
2042
2043         if (!il->txq)
2044                 return;
2045
2046         /* Unmap DMA from host system and free skb's */
2047         for (txq_id = 0; txq_id < il->hw_params.max_txq_num; txq_id++)
2048                 if (txq_id == il->cmd_queue)
2049                         il_cmd_queue_unmap(il);
2050                 else
2051                         il_tx_queue_unmap(il, txq_id);
2052 }
2053
2054 /**
2055  * il4965_txq_ctx_stop - Stop all Tx DMA channels
2056  */
2057 void
2058 il4965_txq_ctx_stop(struct il_priv *il)
2059 {
2060         int ch, ret;
2061
2062         _il_wr_prph(il, IL49_SCD_TXFACT, 0);
2063
2064         /* Stop each Tx DMA channel, and wait for it to be idle */
2065         for (ch = 0; ch < il->hw_params.dma_chnl_num; ch++) {
2066                 _il_wr(il, FH49_TCSR_CHNL_TX_CONFIG_REG(ch), 0x0);
2067                 ret =
2068                     _il_poll_bit(il, FH49_TSSR_TX_STATUS_REG,
2069                                  FH49_TSSR_TX_STATUS_REG_MSK_CHNL_IDLE(ch),
2070                                  FH49_TSSR_TX_STATUS_REG_MSK_CHNL_IDLE(ch),
2071                                  1000);
2072                 if (ret < 0)
2073                         IL_ERR("Timeout stopping DMA channel %d [0x%08x]",
2074                                ch, _il_rd(il, FH49_TSSR_TX_STATUS_REG));
2075         }
2076 }
2077
2078 /*
2079  * Find first available (lowest unused) Tx Queue, mark it "active".
2080  * Called only when finding queue for aggregation.
2081  * Should never return anything < 7, because they should already
2082  * be in use as EDCA AC (0-3), Command (4), reserved (5, 6)
2083  */
2084 static int
2085 il4965_txq_ctx_activate_free(struct il_priv *il)
2086 {
2087         int txq_id;
2088
2089         for (txq_id = 0; txq_id < il->hw_params.max_txq_num; txq_id++)
2090                 if (!test_and_set_bit(txq_id, &il->txq_ctx_active_msk))
2091                         return txq_id;
2092         return -1;
2093 }
2094
2095 /**
2096  * il4965_tx_queue_stop_scheduler - Stop queue, but keep configuration
2097  */
2098 static void
2099 il4965_tx_queue_stop_scheduler(struct il_priv *il, u16 txq_id)
2100 {
2101         /* Simply stop the queue, but don't change any configuration;
2102          * the SCD_ACT_EN bit is the write-enable mask for the ACTIVE bit. */
2103         il_wr_prph(il, IL49_SCD_QUEUE_STATUS_BITS(txq_id),
2104                    (0 << IL49_SCD_QUEUE_STTS_REG_POS_ACTIVE) |
2105                    (1 << IL49_SCD_QUEUE_STTS_REG_POS_SCD_ACT_EN));
2106 }
2107
2108 /**
2109  * il4965_tx_queue_set_q2ratid - Map unique receiver/tid combination to a queue
2110  */
2111 static int
2112 il4965_tx_queue_set_q2ratid(struct il_priv *il, u16 ra_tid, u16 txq_id)
2113 {
2114         u32 tbl_dw_addr;
2115         u32 tbl_dw;
2116         u16 scd_q2ratid;
2117
2118         scd_q2ratid = ra_tid & IL_SCD_QUEUE_RA_TID_MAP_RATID_MSK;
2119
2120         tbl_dw_addr =
2121             il->scd_base_addr + IL49_SCD_TRANSLATE_TBL_OFFSET_QUEUE(txq_id);
2122
2123         tbl_dw = il_read_targ_mem(il, tbl_dw_addr);
2124
2125         if (txq_id & 0x1)
2126                 tbl_dw = (scd_q2ratid << 16) | (tbl_dw & 0x0000FFFF);
2127         else
2128                 tbl_dw = scd_q2ratid | (tbl_dw & 0xFFFF0000);
2129
2130         il_write_targ_mem(il, tbl_dw_addr, tbl_dw);
2131
2132         return 0;
2133 }
2134
2135 /**
2136  * il4965_tx_queue_agg_enable - Set up & enable aggregation for selected queue
2137  *
2138  * NOTE:  txq_id must be greater than IL49_FIRST_AMPDU_QUEUE,
2139  *        i.e. it must be one of the higher queues used for aggregation
2140  */
2141 static int
2142 il4965_txq_agg_enable(struct il_priv *il, int txq_id, int tx_fifo, int sta_id,
2143                       int tid, u16 ssn_idx)
2144 {
2145         unsigned long flags;
2146         u16 ra_tid;
2147         int ret;
2148
2149         if ((IL49_FIRST_AMPDU_QUEUE > txq_id) ||
2150             (IL49_FIRST_AMPDU_QUEUE +
2151              il->cfg->num_of_ampdu_queues <= txq_id)) {
2152                 IL_WARN("queue number out of range: %d, must be %d to %d\n",
2153                         txq_id, IL49_FIRST_AMPDU_QUEUE,
2154                         IL49_FIRST_AMPDU_QUEUE +
2155                         il->cfg->num_of_ampdu_queues - 1);
2156                 return -EINVAL;
2157         }
2158
2159         ra_tid = BUILD_RAxTID(sta_id, tid);
2160
2161         /* Modify device's station table to Tx this TID */
2162         ret = il4965_sta_tx_modify_enable_tid(il, sta_id, tid);
2163         if (ret)
2164                 return ret;
2165
2166         spin_lock_irqsave(&il->lock, flags);
2167
2168         /* Stop this Tx queue before configuring it */
2169         il4965_tx_queue_stop_scheduler(il, txq_id);
2170
2171         /* Map receiver-address / traffic-ID to this queue */
2172         il4965_tx_queue_set_q2ratid(il, ra_tid, txq_id);
2173
2174         /* Set this queue as a chain-building queue */
2175         il_set_bits_prph(il, IL49_SCD_QUEUECHAIN_SEL, (1 << txq_id));
2176
2177         /* Place first TFD at idx corresponding to start sequence number.
2178          * Assumes that ssn_idx is valid (!= 0xFFF) */
2179         il->txq[txq_id].q.read_ptr = (ssn_idx & 0xff);
2180         il->txq[txq_id].q.write_ptr = (ssn_idx & 0xff);
2181         il4965_set_wr_ptrs(il, txq_id, ssn_idx);
2182
2183         /* Set up Tx win size and frame limit for this queue */
2184         il_write_targ_mem(il,
2185                           il->scd_base_addr +
2186                           IL49_SCD_CONTEXT_QUEUE_OFFSET(txq_id),
2187                           (SCD_WIN_SIZE << IL49_SCD_QUEUE_CTX_REG1_WIN_SIZE_POS)
2188                           & IL49_SCD_QUEUE_CTX_REG1_WIN_SIZE_MSK);
2189
2190         il_write_targ_mem(il,
2191                           il->scd_base_addr +
2192                           IL49_SCD_CONTEXT_QUEUE_OFFSET(txq_id) + sizeof(u32),
2193                           (SCD_FRAME_LIMIT <<
2194                            IL49_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_POS) &
2195                           IL49_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_MSK);
2196
2197         il_set_bits_prph(il, IL49_SCD_INTERRUPT_MASK, (1 << txq_id));
2198
2199         /* Set up Status area in SRAM, map to Tx DMA/FIFO, activate the queue */
2200         il4965_tx_queue_set_status(il, &il->txq[txq_id], tx_fifo, 1);
2201
2202         spin_unlock_irqrestore(&il->lock, flags);
2203
2204         return 0;
2205 }
2206
2207 int
2208 il4965_tx_agg_start(struct il_priv *il, struct ieee80211_vif *vif,
2209                     struct ieee80211_sta *sta, u16 tid, u16 * ssn)
2210 {
2211         int sta_id;
2212         int tx_fifo;
2213         int txq_id;
2214         int ret;
2215         unsigned long flags;
2216         struct il_tid_data *tid_data;
2217
2218         /* FIXME: warning if tx fifo not found ? */
2219         tx_fifo = il4965_get_fifo_from_tid(tid);
2220         if (unlikely(tx_fifo < 0))
2221                 return tx_fifo;
2222
2223         D_HT("%s on ra = %pM tid = %d\n", __func__, sta->addr, tid);
2224
2225         sta_id = il_sta_id(sta);
2226         if (sta_id == IL_INVALID_STATION) {
2227                 IL_ERR("Start AGG on invalid station\n");
2228                 return -ENXIO;
2229         }
2230         if (unlikely(tid >= MAX_TID_COUNT))
2231                 return -EINVAL;
2232
2233         if (il->stations[sta_id].tid[tid].agg.state != IL_AGG_OFF) {
2234                 IL_ERR("Start AGG when state is not IL_AGG_OFF !\n");
2235                 return -ENXIO;
2236         }
2237
2238         txq_id = il4965_txq_ctx_activate_free(il);
2239         if (txq_id == -1) {
2240                 IL_ERR("No free aggregation queue available\n");
2241                 return -ENXIO;
2242         }
2243
2244         spin_lock_irqsave(&il->sta_lock, flags);
2245         tid_data = &il->stations[sta_id].tid[tid];
2246         *ssn = SEQ_TO_SN(tid_data->seq_number);
2247         tid_data->agg.txq_id = txq_id;
2248         il_set_swq_id(&il->txq[txq_id], il4965_get_ac_from_tid(tid), txq_id);
2249         spin_unlock_irqrestore(&il->sta_lock, flags);
2250
2251         ret = il4965_txq_agg_enable(il, txq_id, tx_fifo, sta_id, tid, *ssn);
2252         if (ret)
2253                 return ret;
2254
2255         spin_lock_irqsave(&il->sta_lock, flags);
2256         tid_data = &il->stations[sta_id].tid[tid];
2257         if (tid_data->tfds_in_queue == 0) {
2258                 D_HT("HW queue is empty\n");
2259                 tid_data->agg.state = IL_AGG_ON;
2260                 ieee80211_start_tx_ba_cb_irqsafe(vif, sta->addr, tid);
2261         } else {
2262                 D_HT("HW queue is NOT empty: %d packets in HW queue\n",
2263                      tid_data->tfds_in_queue);
2264                 tid_data->agg.state = IL_EMPTYING_HW_QUEUE_ADDBA;
2265         }
2266         spin_unlock_irqrestore(&il->sta_lock, flags);
2267         return ret;
2268 }
2269
2270 /**
2271  * txq_id must be greater than IL49_FIRST_AMPDU_QUEUE
2272  * il->lock must be held by the caller
2273  */
2274 static int
2275 il4965_txq_agg_disable(struct il_priv *il, u16 txq_id, u16 ssn_idx, u8 tx_fifo)
2276 {
2277         if ((IL49_FIRST_AMPDU_QUEUE > txq_id) ||
2278             (IL49_FIRST_AMPDU_QUEUE +
2279              il->cfg->num_of_ampdu_queues <= txq_id)) {
2280                 IL_WARN("queue number out of range: %d, must be %d to %d\n",
2281                         txq_id, IL49_FIRST_AMPDU_QUEUE,
2282                         IL49_FIRST_AMPDU_QUEUE +
2283                         il->cfg->num_of_ampdu_queues - 1);
2284                 return -EINVAL;
2285         }
2286
2287         il4965_tx_queue_stop_scheduler(il, txq_id);
2288
2289         il_clear_bits_prph(il, IL49_SCD_QUEUECHAIN_SEL, (1 << txq_id));
2290
2291         il->txq[txq_id].q.read_ptr = (ssn_idx & 0xff);
2292         il->txq[txq_id].q.write_ptr = (ssn_idx & 0xff);
2293         /* supposes that ssn_idx is valid (!= 0xFFF) */
2294         il4965_set_wr_ptrs(il, txq_id, ssn_idx);
2295
2296         il_clear_bits_prph(il, IL49_SCD_INTERRUPT_MASK, (1 << txq_id));
2297         il_txq_ctx_deactivate(il, txq_id);
2298         il4965_tx_queue_set_status(il, &il->txq[txq_id], tx_fifo, 0);
2299
2300         return 0;
2301 }
2302
2303 int
2304 il4965_tx_agg_stop(struct il_priv *il, struct ieee80211_vif *vif,
2305                    struct ieee80211_sta *sta, u16 tid)
2306 {
2307         int tx_fifo_id, txq_id, sta_id, ssn;
2308         struct il_tid_data *tid_data;
2309         int write_ptr, read_ptr;
2310         unsigned long flags;
2311
2312         /* FIXME: warning if tx_fifo_id not found ? */
2313         tx_fifo_id = il4965_get_fifo_from_tid(tid);
2314         if (unlikely(tx_fifo_id < 0))
2315                 return tx_fifo_id;
2316
2317         sta_id = il_sta_id(sta);
2318
2319         if (sta_id == IL_INVALID_STATION) {
2320                 IL_ERR("Invalid station for AGG tid %d\n", tid);
2321                 return -ENXIO;
2322         }
2323
2324         spin_lock_irqsave(&il->sta_lock, flags);
2325
2326         tid_data = &il->stations[sta_id].tid[tid];
2327         ssn = (tid_data->seq_number & IEEE80211_SCTL_SEQ) >> 4;
2328         txq_id = tid_data->agg.txq_id;
2329
2330         switch (il->stations[sta_id].tid[tid].agg.state) {
2331         case IL_EMPTYING_HW_QUEUE_ADDBA:
2332                 /*
2333                  * This can happen if the peer stops aggregation
2334                  * again before we've had a chance to drain the
2335                  * queue we selected previously, i.e. before the
2336                  * session was really started completely.
2337                  */
2338                 D_HT("AGG stop before setup done\n");
2339                 goto turn_off;
2340         case IL_AGG_ON:
2341                 break;
2342         default:
2343                 IL_WARN("Stopping AGG while state not ON or starting\n");
2344         }
2345
2346         write_ptr = il->txq[txq_id].q.write_ptr;
2347         read_ptr = il->txq[txq_id].q.read_ptr;
2348
2349         /* The queue is not empty */
2350         if (write_ptr != read_ptr) {
2351                 D_HT("Stopping a non empty AGG HW QUEUE\n");
2352                 il->stations[sta_id].tid[tid].agg.state =
2353                     IL_EMPTYING_HW_QUEUE_DELBA;
2354                 spin_unlock_irqrestore(&il->sta_lock, flags);
2355                 return 0;
2356         }
2357
2358         D_HT("HW queue is empty\n");
2359 turn_off:
2360         il->stations[sta_id].tid[tid].agg.state = IL_AGG_OFF;
2361
2362         /* do not restore/save irqs */
2363         spin_unlock(&il->sta_lock);
2364         spin_lock(&il->lock);
2365
2366         /*
2367          * the only reason this call can fail is queue number out of range,
2368          * which can happen if uCode is reloaded and all the station
2369          * information are lost. if it is outside the range, there is no need
2370          * to deactivate the uCode queue, just return "success" to allow
2371          *  mac80211 to clean up it own data.
2372          */
2373         il4965_txq_agg_disable(il, txq_id, ssn, tx_fifo_id);
2374         spin_unlock_irqrestore(&il->lock, flags);
2375
2376         ieee80211_stop_tx_ba_cb_irqsafe(vif, sta->addr, tid);
2377
2378         return 0;
2379 }
2380
2381 int
2382 il4965_txq_check_empty(struct il_priv *il, int sta_id, u8 tid, int txq_id)
2383 {
2384         struct il_queue *q = &il->txq[txq_id].q;
2385         u8 *addr = il->stations[sta_id].sta.sta.addr;
2386         struct il_tid_data *tid_data = &il->stations[sta_id].tid[tid];
2387
2388         lockdep_assert_held(&il->sta_lock);
2389
2390         switch (il->stations[sta_id].tid[tid].agg.state) {
2391         case IL_EMPTYING_HW_QUEUE_DELBA:
2392                 /* We are reclaiming the last packet of the */
2393                 /* aggregated HW queue */
2394                 if (txq_id == tid_data->agg.txq_id &&
2395                     q->read_ptr == q->write_ptr) {
2396                         u16 ssn = SEQ_TO_SN(tid_data->seq_number);
2397                         int tx_fifo = il4965_get_fifo_from_tid(tid);
2398                         D_HT("HW queue empty: continue DELBA flow\n");
2399                         il4965_txq_agg_disable(il, txq_id, ssn, tx_fifo);
2400                         tid_data->agg.state = IL_AGG_OFF;
2401                         ieee80211_stop_tx_ba_cb_irqsafe(il->vif, addr, tid);
2402                 }
2403                 break;
2404         case IL_EMPTYING_HW_QUEUE_ADDBA:
2405                 /* We are reclaiming the last packet of the queue */
2406                 if (tid_data->tfds_in_queue == 0) {
2407                         D_HT("HW queue empty: continue ADDBA flow\n");
2408                         tid_data->agg.state = IL_AGG_ON;
2409                         ieee80211_start_tx_ba_cb_irqsafe(il->vif, addr, tid);
2410                 }
2411                 break;
2412         }
2413
2414         return 0;
2415 }
2416
2417 static void
2418 il4965_non_agg_tx_status(struct il_priv *il, const u8 *addr1)
2419 {
2420         struct ieee80211_sta *sta;
2421         struct il_station_priv *sta_priv;
2422
2423         rcu_read_lock();
2424         sta = ieee80211_find_sta(il->vif, addr1);
2425         if (sta) {
2426                 sta_priv = (void *)sta->drv_priv;
2427                 /* avoid atomic ops if this isn't a client */
2428                 if (sta_priv->client &&
2429                     atomic_dec_return(&sta_priv->pending_frames) == 0)
2430                         ieee80211_sta_block_awake(il->hw, sta, false);
2431         }
2432         rcu_read_unlock();
2433 }
2434
2435 static void
2436 il4965_tx_status(struct il_priv *il, struct sk_buff *skb, bool is_agg)
2437 {
2438         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2439
2440         if (!is_agg)
2441                 il4965_non_agg_tx_status(il, hdr->addr1);
2442
2443         ieee80211_tx_status_irqsafe(il->hw, skb);
2444 }
2445
2446 int
2447 il4965_tx_queue_reclaim(struct il_priv *il, int txq_id, int idx)
2448 {
2449         struct il_tx_queue *txq = &il->txq[txq_id];
2450         struct il_queue *q = &txq->q;
2451         int nfreed = 0;
2452         struct ieee80211_hdr *hdr;
2453         struct sk_buff *skb;
2454
2455         if (idx >= q->n_bd || il_queue_used(q, idx) == 0) {
2456                 IL_ERR("Read idx for DMA queue txq id (%d), idx %d, "
2457                        "is out of range [0-%d] %d %d.\n", txq_id, idx, q->n_bd,
2458                        q->write_ptr, q->read_ptr);
2459                 return 0;
2460         }
2461
2462         for (idx = il_queue_inc_wrap(idx, q->n_bd); q->read_ptr != idx;
2463              q->read_ptr = il_queue_inc_wrap(q->read_ptr, q->n_bd)) {
2464
2465                 skb = txq->skbs[txq->q.read_ptr];
2466
2467                 if (WARN_ON_ONCE(skb == NULL))
2468                         continue;
2469
2470                 hdr = (struct ieee80211_hdr *) skb->data;
2471                 if (ieee80211_is_data_qos(hdr->frame_control))
2472                         nfreed++;
2473
2474                 il4965_tx_status(il, skb, txq_id >= IL4965_FIRST_AMPDU_QUEUE);
2475
2476                 txq->skbs[txq->q.read_ptr] = NULL;
2477                 il->ops->txq_free_tfd(il, txq);
2478         }
2479         return nfreed;
2480 }
2481
2482 /**
2483  * il4965_tx_status_reply_compressed_ba - Update tx status from block-ack
2484  *
2485  * Go through block-ack's bitmap of ACK'd frames, update driver's record of
2486  * ACK vs. not.  This gets sent to mac80211, then to rate scaling algo.
2487  */
2488 static int
2489 il4965_tx_status_reply_compressed_ba(struct il_priv *il, struct il_ht_agg *agg,
2490                                      struct il_compressed_ba_resp *ba_resp)
2491 {
2492         int i, sh, ack;
2493         u16 seq_ctl = le16_to_cpu(ba_resp->seq_ctl);
2494         u16 scd_flow = le16_to_cpu(ba_resp->scd_flow);
2495         int successes = 0;
2496         struct ieee80211_tx_info *info;
2497         u64 bitmap, sent_bitmap;
2498
2499         if (unlikely(!agg->wait_for_ba)) {
2500                 if (unlikely(ba_resp->bitmap))
2501                         IL_ERR("Received BA when not expected\n");
2502                 return -EINVAL;
2503         }
2504
2505         /* Mark that the expected block-ack response arrived */
2506         agg->wait_for_ba = 0;
2507         D_TX_REPLY("BA %d %d\n", agg->start_idx, ba_resp->seq_ctl);
2508
2509         /* Calculate shift to align block-ack bits with our Tx win bits */
2510         sh = agg->start_idx - SEQ_TO_IDX(seq_ctl >> 4);
2511         if (sh < 0)             /* tbw something is wrong with indices */
2512                 sh += 0x100;
2513
2514         if (agg->frame_count > (64 - sh)) {
2515                 D_TX_REPLY("more frames than bitmap size");
2516                 return -1;
2517         }
2518
2519         /* don't use 64-bit values for now */
2520         bitmap = le64_to_cpu(ba_resp->bitmap) >> sh;
2521
2522         /* check for success or failure according to the
2523          * transmitted bitmap and block-ack bitmap */
2524         sent_bitmap = bitmap & agg->bitmap;
2525
2526         /* For each frame attempted in aggregation,
2527          * update driver's record of tx frame's status. */
2528         i = 0;
2529         while (sent_bitmap) {
2530                 ack = sent_bitmap & 1ULL;
2531                 successes += ack;
2532                 D_TX_REPLY("%s ON i=%d idx=%d raw=%d\n", ack ? "ACK" : "NACK",
2533                            i, (agg->start_idx + i) & 0xff, agg->start_idx + i);
2534                 sent_bitmap >>= 1;
2535                 ++i;
2536         }
2537
2538         D_TX_REPLY("Bitmap %llx\n", (unsigned long long)bitmap);
2539
2540         info = IEEE80211_SKB_CB(il->txq[scd_flow].skbs[agg->start_idx]);
2541         memset(&info->status, 0, sizeof(info->status));
2542         info->flags |= IEEE80211_TX_STAT_ACK;
2543         info->flags |= IEEE80211_TX_STAT_AMPDU;
2544         info->status.ampdu_ack_len = successes;
2545         info->status.ampdu_len = agg->frame_count;
2546         il4965_hwrate_to_tx_control(il, agg->rate_n_flags, info);
2547
2548         return 0;
2549 }
2550
2551 static inline bool
2552 il4965_is_tx_success(u32 status)
2553 {
2554         status &= TX_STATUS_MSK;
2555         return (status == TX_STATUS_SUCCESS || status == TX_STATUS_DIRECT_DONE);
2556 }
2557
2558 static u8
2559 il4965_find_station(struct il_priv *il, const u8 *addr)
2560 {
2561         int i;
2562         int start = 0;
2563         int ret = IL_INVALID_STATION;
2564         unsigned long flags;
2565
2566         if (il->iw_mode == NL80211_IFTYPE_ADHOC)
2567                 start = IL_STA_ID;
2568
2569         if (is_broadcast_ether_addr(addr))
2570                 return il->hw_params.bcast_id;
2571
2572         spin_lock_irqsave(&il->sta_lock, flags);
2573         for (i = start; i < il->hw_params.max_stations; i++)
2574                 if (il->stations[i].used &&
2575                     (!compare_ether_addr(il->stations[i].sta.sta.addr, addr))) {
2576                         ret = i;
2577                         goto out;
2578                 }
2579
2580         D_ASSOC("can not find STA %pM total %d\n", addr, il->num_stations);
2581
2582 out:
2583         /*
2584          * It may be possible that more commands interacting with stations
2585          * arrive before we completed processing the adding of
2586          * station
2587          */
2588         if (ret != IL_INVALID_STATION &&
2589             (!(il->stations[ret].used & IL_STA_UCODE_ACTIVE) ||
2590              ((il->stations[ret].used & IL_STA_UCODE_ACTIVE) &&
2591               (il->stations[ret].used & IL_STA_UCODE_INPROGRESS)))) {
2592                 IL_ERR("Requested station info for sta %d before ready.\n",
2593                        ret);
2594                 ret = IL_INVALID_STATION;
2595         }
2596         spin_unlock_irqrestore(&il->sta_lock, flags);
2597         return ret;
2598 }
2599
2600 static int
2601 il4965_get_ra_sta_id(struct il_priv *il, struct ieee80211_hdr *hdr)
2602 {
2603         if (il->iw_mode == NL80211_IFTYPE_STATION)
2604                 return IL_AP_ID;
2605         else {
2606                 u8 *da = ieee80211_get_DA(hdr);
2607
2608                 return il4965_find_station(il, da);
2609         }
2610 }
2611
2612 static inline u32
2613 il4965_get_scd_ssn(struct il4965_tx_resp *tx_resp)
2614 {
2615         return le32_to_cpup(&tx_resp->u.status + tx_resp->frame_count) & MAX_SN;
2616 }
2617
2618 static inline u32
2619 il4965_tx_status_to_mac80211(u32 status)
2620 {
2621         status &= TX_STATUS_MSK;
2622
2623         switch (status) {
2624         case TX_STATUS_SUCCESS:
2625         case TX_STATUS_DIRECT_DONE:
2626                 return IEEE80211_TX_STAT_ACK;
2627         case TX_STATUS_FAIL_DEST_PS:
2628                 return IEEE80211_TX_STAT_TX_FILTERED;
2629         default:
2630                 return 0;
2631         }
2632 }
2633
2634 /**
2635  * il4965_tx_status_reply_tx - Handle Tx response for frames in aggregation queue
2636  */
2637 static int
2638 il4965_tx_status_reply_tx(struct il_priv *il, struct il_ht_agg *agg,
2639                           struct il4965_tx_resp *tx_resp, int txq_id,
2640                           u16 start_idx)
2641 {
2642         u16 status;
2643         struct agg_tx_status *frame_status = tx_resp->u.agg_status;
2644         struct ieee80211_tx_info *info = NULL;
2645         struct ieee80211_hdr *hdr = NULL;
2646         u32 rate_n_flags = le32_to_cpu(tx_resp->rate_n_flags);
2647         int i, sh, idx;
2648         u16 seq;
2649         if (agg->wait_for_ba)
2650                 D_TX_REPLY("got tx response w/o block-ack\n");
2651
2652         agg->frame_count = tx_resp->frame_count;
2653         agg->start_idx = start_idx;
2654         agg->rate_n_flags = rate_n_flags;
2655         agg->bitmap = 0;
2656
2657         /* num frames attempted by Tx command */
2658         if (agg->frame_count == 1) {
2659                 /* Only one frame was attempted; no block-ack will arrive */
2660                 status = le16_to_cpu(frame_status[0].status);
2661                 idx = start_idx;
2662
2663                 D_TX_REPLY("FrameCnt = %d, StartIdx=%d idx=%d\n",
2664                            agg->frame_count, agg->start_idx, idx);
2665
2666                 info = IEEE80211_SKB_CB(il->txq[txq_id].skbs[idx]);
2667                 info->status.rates[0].count = tx_resp->failure_frame + 1;
2668                 info->flags &= ~IEEE80211_TX_CTL_AMPDU;
2669                 info->flags |= il4965_tx_status_to_mac80211(status);
2670                 il4965_hwrate_to_tx_control(il, rate_n_flags, info);
2671
2672                 D_TX_REPLY("1 Frame 0x%x failure :%d\n", status & 0xff,
2673                            tx_resp->failure_frame);
2674                 D_TX_REPLY("Rate Info rate_n_flags=%x\n", rate_n_flags);
2675
2676                 agg->wait_for_ba = 0;
2677         } else {
2678                 /* Two or more frames were attempted; expect block-ack */
2679                 u64 bitmap = 0;
2680                 int start = agg->start_idx;
2681                 struct sk_buff *skb;
2682
2683                 /* Construct bit-map of pending frames within Tx win */
2684                 for (i = 0; i < agg->frame_count; i++) {
2685                         u16 sc;
2686                         status = le16_to_cpu(frame_status[i].status);
2687                         seq = le16_to_cpu(frame_status[i].sequence);
2688                         idx = SEQ_TO_IDX(seq);
2689                         txq_id = SEQ_TO_QUEUE(seq);
2690
2691                         if (status &
2692                             (AGG_TX_STATE_FEW_BYTES_MSK |
2693                              AGG_TX_STATE_ABORT_MSK))
2694                                 continue;
2695
2696                         D_TX_REPLY("FrameCnt = %d, txq_id=%d idx=%d\n",
2697                                    agg->frame_count, txq_id, idx);
2698
2699                         skb = il->txq[txq_id].skbs[idx];
2700                         if (WARN_ON_ONCE(skb == NULL))
2701                                 return -1;
2702                         hdr = (struct ieee80211_hdr *) skb->data;
2703
2704                         sc = le16_to_cpu(hdr->seq_ctrl);
2705                         if (idx != (SEQ_TO_SN(sc) & 0xff)) {
2706                                 IL_ERR("BUG_ON idx doesn't match seq control"
2707                                        " idx=%d, seq_idx=%d, seq=%d\n", idx,
2708                                        SEQ_TO_SN(sc), hdr->seq_ctrl);
2709                                 return -1;
2710                         }
2711
2712                         D_TX_REPLY("AGG Frame i=%d idx %d seq=%d\n", i, idx,
2713                                    SEQ_TO_SN(sc));
2714
2715                         sh = idx - start;
2716                         if (sh > 64) {
2717                                 sh = (start - idx) + 0xff;
2718                                 bitmap = bitmap << sh;
2719                                 sh = 0;
2720                                 start = idx;
2721                         } else if (sh < -64)
2722                                 sh = 0xff - (start - idx);
2723                         else if (sh < 0) {
2724                                 sh = start - idx;
2725                                 start = idx;
2726                                 bitmap = bitmap << sh;
2727                                 sh = 0;
2728                         }
2729                         bitmap |= 1ULL << sh;
2730                         D_TX_REPLY("start=%d bitmap=0x%llx\n", start,
2731                                    (unsigned long long)bitmap);
2732                 }
2733
2734                 agg->bitmap = bitmap;
2735                 agg->start_idx = start;
2736                 D_TX_REPLY("Frames %d start_idx=%d bitmap=0x%llx\n",
2737                            agg->frame_count, agg->start_idx,
2738                            (unsigned long long)agg->bitmap);
2739
2740                 if (bitmap)
2741                         agg->wait_for_ba = 1;
2742         }
2743         return 0;
2744 }
2745
2746 /**
2747  * il4965_hdl_tx - Handle standard (non-aggregation) Tx response
2748  */
2749 static void
2750 il4965_hdl_tx(struct il_priv *il, struct il_rx_buf *rxb)
2751 {
2752         struct il_rx_pkt *pkt = rxb_addr(rxb);
2753         u16 sequence = le16_to_cpu(pkt->hdr.sequence);
2754         int txq_id = SEQ_TO_QUEUE(sequence);
2755         int idx = SEQ_TO_IDX(sequence);
2756         struct il_tx_queue *txq = &il->txq[txq_id];
2757         struct sk_buff *skb;
2758         struct ieee80211_hdr *hdr;
2759         struct ieee80211_tx_info *info;
2760         struct il4965_tx_resp *tx_resp = (void *)&pkt->u.raw[0];
2761         u32 status = le32_to_cpu(tx_resp->u.status);
2762         int uninitialized_var(tid);
2763         int sta_id;
2764         int freed;
2765         u8 *qc = NULL;
2766         unsigned long flags;
2767
2768         if (idx >= txq->q.n_bd || il_queue_used(&txq->q, idx) == 0) {
2769                 IL_ERR("Read idx for DMA queue txq_id (%d) idx %d "
2770                        "is out of range [0-%d] %d %d\n", txq_id, idx,
2771                        txq->q.n_bd, txq->q.write_ptr, txq->q.read_ptr);
2772                 return;
2773         }
2774
2775         txq->time_stamp = jiffies;
2776
2777         skb = txq->skbs[txq->q.read_ptr];
2778         info = IEEE80211_SKB_CB(skb);
2779         memset(&info->status, 0, sizeof(info->status));
2780
2781         hdr = (struct ieee80211_hdr *) skb->data;
2782         if (ieee80211_is_data_qos(hdr->frame_control)) {
2783                 qc = ieee80211_get_qos_ctl(hdr);
2784                 tid = qc[0] & 0xf;
2785         }
2786
2787         sta_id = il4965_get_ra_sta_id(il, hdr);
2788         if (txq->sched_retry && unlikely(sta_id == IL_INVALID_STATION)) {
2789                 IL_ERR("Station not known\n");
2790                 return;
2791         }
2792
2793         spin_lock_irqsave(&il->sta_lock, flags);
2794         if (txq->sched_retry) {
2795                 const u32 scd_ssn = il4965_get_scd_ssn(tx_resp);
2796                 struct il_ht_agg *agg = NULL;
2797                 WARN_ON(!qc);
2798
2799                 agg = &il->stations[sta_id].tid[tid].agg;
2800
2801                 il4965_tx_status_reply_tx(il, agg, tx_resp, txq_id, idx);
2802
2803                 /* check if BAR is needed */
2804                 if (tx_resp->frame_count == 1 &&
2805                     !il4965_is_tx_success(status))
2806                         info->flags |= IEEE80211_TX_STAT_AMPDU_NO_BACK;
2807
2808                 if (txq->q.read_ptr != (scd_ssn & 0xff)) {
2809                         idx = il_queue_dec_wrap(scd_ssn & 0xff, txq->q.n_bd);
2810                         D_TX_REPLY("Retry scheduler reclaim scd_ssn "
2811                                    "%d idx %d\n", scd_ssn, idx);
2812                         freed = il4965_tx_queue_reclaim(il, txq_id, idx);
2813                         if (qc)
2814                                 il4965_free_tfds_in_queue(il, sta_id, tid,
2815                                                           freed);
2816
2817                         if (il->mac80211_registered &&
2818                             il_queue_space(&txq->q) > txq->q.low_mark &&
2819                             agg->state != IL_EMPTYING_HW_QUEUE_DELBA)
2820                                 il_wake_queue(il, txq);
2821                 }
2822         } else {
2823                 info->status.rates[0].count = tx_resp->failure_frame + 1;
2824                 info->flags |= il4965_tx_status_to_mac80211(status);
2825                 il4965_hwrate_to_tx_control(il,
2826                                             le32_to_cpu(tx_resp->rate_n_flags),
2827                                             info);
2828
2829                 D_TX_REPLY("TXQ %d status %s (0x%08x) "
2830                            "rate_n_flags 0x%x retries %d\n", txq_id,
2831                            il4965_get_tx_fail_reason(status), status,
2832                            le32_to_cpu(tx_resp->rate_n_flags),
2833                            tx_resp->failure_frame);
2834
2835                 freed = il4965_tx_queue_reclaim(il, txq_id, idx);
2836                 if (qc && likely(sta_id != IL_INVALID_STATION))
2837                         il4965_free_tfds_in_queue(il, sta_id, tid, freed);
2838                 else if (sta_id == IL_INVALID_STATION)
2839                         D_TX_REPLY("Station not known\n");
2840
2841                 if (il->mac80211_registered &&
2842                     il_queue_space(&txq->q) > txq->q.low_mark)
2843                         il_wake_queue(il, txq);
2844         }
2845         if (qc && likely(sta_id != IL_INVALID_STATION))
2846                 il4965_txq_check_empty(il, sta_id, tid, txq_id);
2847
2848         il4965_check_abort_status(il, tx_resp->frame_count, status);
2849
2850         spin_unlock_irqrestore(&il->sta_lock, flags);
2851 }
2852
2853 /**
2854  * translate ucode response to mac80211 tx status control values
2855  */
2856 void
2857 il4965_hwrate_to_tx_control(struct il_priv *il, u32 rate_n_flags,
2858                             struct ieee80211_tx_info *info)
2859 {
2860         struct ieee80211_tx_rate *r = &info->control.rates[0];
2861
2862         info->antenna_sel_tx =
2863             ((rate_n_flags & RATE_MCS_ANT_ABC_MSK) >> RATE_MCS_ANT_POS);
2864         if (rate_n_flags & RATE_MCS_HT_MSK)
2865                 r->flags |= IEEE80211_TX_RC_MCS;
2866         if (rate_n_flags & RATE_MCS_GF_MSK)
2867                 r->flags |= IEEE80211_TX_RC_GREEN_FIELD;
2868         if (rate_n_flags & RATE_MCS_HT40_MSK)
2869                 r->flags |= IEEE80211_TX_RC_40_MHZ_WIDTH;
2870         if (rate_n_flags & RATE_MCS_DUP_MSK)
2871                 r->flags |= IEEE80211_TX_RC_DUP_DATA;
2872         if (rate_n_flags & RATE_MCS_SGI_MSK)
2873                 r->flags |= IEEE80211_TX_RC_SHORT_GI;
2874         r->idx = il4965_hwrate_to_mac80211_idx(rate_n_flags, info->band);
2875 }
2876
2877 /**
2878  * il4965_hdl_compressed_ba - Handler for N_COMPRESSED_BA
2879  *
2880  * Handles block-acknowledge notification from device, which reports success
2881  * of frames sent via aggregation.
2882  */
2883 void
2884 il4965_hdl_compressed_ba(struct il_priv *il, struct il_rx_buf *rxb)
2885 {
2886         struct il_rx_pkt *pkt = rxb_addr(rxb);
2887         struct il_compressed_ba_resp *ba_resp = &pkt->u.compressed_ba;
2888         struct il_tx_queue *txq = NULL;
2889         struct il_ht_agg *agg;
2890         int idx;
2891         int sta_id;
2892         int tid;
2893         unsigned long flags;
2894
2895         /* "flow" corresponds to Tx queue */
2896         u16 scd_flow = le16_to_cpu(ba_resp->scd_flow);
2897
2898         /* "ssn" is start of block-ack Tx win, corresponds to idx
2899          * (in Tx queue's circular buffer) of first TFD/frame in win */
2900         u16 ba_resp_scd_ssn = le16_to_cpu(ba_resp->scd_ssn);
2901
2902         if (scd_flow >= il->hw_params.max_txq_num) {
2903                 IL_ERR("BUG_ON scd_flow is bigger than number of queues\n");
2904                 return;
2905         }
2906
2907         txq = &il->txq[scd_flow];
2908         sta_id = ba_resp->sta_id;
2909         tid = ba_resp->tid;
2910         agg = &il->stations[sta_id].tid[tid].agg;
2911         if (unlikely(agg->txq_id != scd_flow)) {
2912                 /*
2913                  * FIXME: this is a uCode bug which need to be addressed,
2914                  * log the information and return for now!
2915                  * since it is possible happen very often and in order
2916                  * not to fill the syslog, don't enable the logging by default
2917                  */
2918                 D_TX_REPLY("BA scd_flow %d does not match txq_id %d\n",
2919                            scd_flow, agg->txq_id);
2920                 return;
2921         }
2922
2923         /* Find idx just before block-ack win */
2924         idx = il_queue_dec_wrap(ba_resp_scd_ssn & 0xff, txq->q.n_bd);
2925
2926         spin_lock_irqsave(&il->sta_lock, flags);
2927
2928         D_TX_REPLY("N_COMPRESSED_BA [%d] Received from %pM, " "sta_id = %d\n",
2929                    agg->wait_for_ba, (u8 *) &ba_resp->sta_addr_lo32,
2930                    ba_resp->sta_id);
2931         D_TX_REPLY("TID = %d, SeqCtl = %d, bitmap = 0x%llx," "scd_flow = "
2932                    "%d, scd_ssn = %d\n", ba_resp->tid, ba_resp->seq_ctl,
2933                    (unsigned long long)le64_to_cpu(ba_resp->bitmap),
2934                    ba_resp->scd_flow, ba_resp->scd_ssn);
2935         D_TX_REPLY("DAT start_idx = %d, bitmap = 0x%llx\n", agg->start_idx,
2936                    (unsigned long long)agg->bitmap);
2937
2938         /* Update driver's record of ACK vs. not for each frame in win */
2939         il4965_tx_status_reply_compressed_ba(il, agg, ba_resp);
2940
2941         /* Release all TFDs before the SSN, i.e. all TFDs in front of
2942          * block-ack win (we assume that they've been successfully
2943          * transmitted ... if not, it's too late anyway). */
2944         if (txq->q.read_ptr != (ba_resp_scd_ssn & 0xff)) {
2945                 /* calculate mac80211 ampdu sw queue to wake */
2946                 int freed = il4965_tx_queue_reclaim(il, scd_flow, idx);
2947                 il4965_free_tfds_in_queue(il, sta_id, tid, freed);
2948
2949                 if (il_queue_space(&txq->q) > txq->q.low_mark &&
2950                     il->mac80211_registered &&
2951                     agg->state != IL_EMPTYING_HW_QUEUE_DELBA)
2952                         il_wake_queue(il, txq);
2953
2954                 il4965_txq_check_empty(il, sta_id, tid, scd_flow);
2955         }
2956
2957         spin_unlock_irqrestore(&il->sta_lock, flags);
2958 }
2959
2960 #ifdef CONFIG_IWLEGACY_DEBUG
2961 const char *
2962 il4965_get_tx_fail_reason(u32 status)
2963 {
2964 #define TX_STATUS_FAIL(x) case TX_STATUS_FAIL_ ## x: return #x
2965 #define TX_STATUS_POSTPONE(x) case TX_STATUS_POSTPONE_ ## x: return #x
2966
2967         switch (status & TX_STATUS_MSK) {
2968         case TX_STATUS_SUCCESS:
2969                 return "SUCCESS";
2970                 TX_STATUS_POSTPONE(DELAY);
2971                 TX_STATUS_POSTPONE(FEW_BYTES);
2972                 TX_STATUS_POSTPONE(QUIET_PERIOD);
2973                 TX_STATUS_POSTPONE(CALC_TTAK);
2974                 TX_STATUS_FAIL(INTERNAL_CROSSED_RETRY);
2975                 TX_STATUS_FAIL(SHORT_LIMIT);
2976                 TX_STATUS_FAIL(LONG_LIMIT);
2977                 TX_STATUS_FAIL(FIFO_UNDERRUN);
2978                 TX_STATUS_FAIL(DRAIN_FLOW);
2979                 TX_STATUS_FAIL(RFKILL_FLUSH);
2980                 TX_STATUS_FAIL(LIFE_EXPIRE);
2981                 TX_STATUS_FAIL(DEST_PS);
2982                 TX_STATUS_FAIL(HOST_ABORTED);
2983                 TX_STATUS_FAIL(BT_RETRY);
2984                 TX_STATUS_FAIL(STA_INVALID);
2985                 TX_STATUS_FAIL(FRAG_DROPPED);
2986                 TX_STATUS_FAIL(TID_DISABLE);
2987                 TX_STATUS_FAIL(FIFO_FLUSHED);
2988                 TX_STATUS_FAIL(INSUFFICIENT_CF_POLL);
2989                 TX_STATUS_FAIL(PASSIVE_NO_RX);
2990                 TX_STATUS_FAIL(NO_BEACON_ON_RADAR);
2991         }
2992
2993         return "UNKNOWN";
2994
2995 #undef TX_STATUS_FAIL
2996 #undef TX_STATUS_POSTPONE
2997 }
2998 #endif /* CONFIG_IWLEGACY_DEBUG */
2999
3000 static struct il_link_quality_cmd *
3001 il4965_sta_alloc_lq(struct il_priv *il, u8 sta_id)
3002 {
3003         int i, r;
3004         struct il_link_quality_cmd *link_cmd;
3005         u32 rate_flags = 0;
3006         __le32 rate_n_flags;
3007
3008         link_cmd = kzalloc(sizeof(struct il_link_quality_cmd), GFP_KERNEL);
3009         if (!link_cmd) {
3010                 IL_ERR("Unable to allocate memory for LQ cmd.\n");
3011                 return NULL;
3012         }
3013         /* Set up the rate scaling to start at selected rate, fall back
3014          * all the way down to 1M in IEEE order, and then spin on 1M */
3015         if (il->band == IEEE80211_BAND_5GHZ)
3016                 r = RATE_6M_IDX;
3017         else
3018                 r = RATE_1M_IDX;
3019
3020         if (r >= IL_FIRST_CCK_RATE && r <= IL_LAST_CCK_RATE)
3021                 rate_flags |= RATE_MCS_CCK_MSK;
3022
3023         rate_flags |=
3024             il4965_first_antenna(il->hw_params.
3025                                  valid_tx_ant) << RATE_MCS_ANT_POS;
3026         rate_n_flags = cpu_to_le32(il_rates[r].plcp | rate_flags);
3027         for (i = 0; i < LINK_QUAL_MAX_RETRY_NUM; i++)
3028                 link_cmd->rs_table[i].rate_n_flags = rate_n_flags;
3029
3030         link_cmd->general_params.single_stream_ant_msk =
3031             il4965_first_antenna(il->hw_params.valid_tx_ant);
3032
3033         link_cmd->general_params.dual_stream_ant_msk =
3034             il->hw_params.valid_tx_ant & ~il4965_first_antenna(il->hw_params.
3035                                                                valid_tx_ant);
3036         if (!link_cmd->general_params.dual_stream_ant_msk) {
3037                 link_cmd->general_params.dual_stream_ant_msk = ANT_AB;
3038         } else if (il4965_num_of_ant(il->hw_params.valid_tx_ant) == 2) {
3039                 link_cmd->general_params.dual_stream_ant_msk =
3040                     il->hw_params.valid_tx_ant;
3041         }
3042
3043         link_cmd->agg_params.agg_dis_start_th = LINK_QUAL_AGG_DISABLE_START_DEF;
3044         link_cmd->agg_params.agg_time_limit =
3045             cpu_to_le16(LINK_QUAL_AGG_TIME_LIMIT_DEF);
3046
3047         link_cmd->sta_id = sta_id;
3048
3049         return link_cmd;
3050 }
3051
3052 /*
3053  * il4965_add_bssid_station - Add the special IBSS BSSID station
3054  *
3055  * Function sleeps.
3056  */
3057 int
3058 il4965_add_bssid_station(struct il_priv *il, const u8 *addr, u8 *sta_id_r)
3059 {
3060         int ret;
3061         u8 sta_id;
3062         struct il_link_quality_cmd *link_cmd;
3063         unsigned long flags;
3064
3065         if (sta_id_r)
3066                 *sta_id_r = IL_INVALID_STATION;
3067
3068         ret = il_add_station_common(il, addr, 0, NULL, &sta_id);
3069         if (ret) {
3070                 IL_ERR("Unable to add station %pM\n", addr);
3071                 return ret;
3072         }
3073
3074         if (sta_id_r)
3075                 *sta_id_r = sta_id;
3076
3077         spin_lock_irqsave(&il->sta_lock, flags);
3078         il->stations[sta_id].used |= IL_STA_LOCAL;
3079         spin_unlock_irqrestore(&il->sta_lock, flags);
3080
3081         /* Set up default rate scaling table in device's station table */
3082         link_cmd = il4965_sta_alloc_lq(il, sta_id);
3083         if (!link_cmd) {
3084                 IL_ERR("Unable to initialize rate scaling for station %pM.\n",
3085                        addr);
3086                 return -ENOMEM;
3087         }
3088
3089         ret = il_send_lq_cmd(il, link_cmd, CMD_SYNC, true);
3090         if (ret)
3091                 IL_ERR("Link quality command failed (%d)\n", ret);
3092
3093         spin_lock_irqsave(&il->sta_lock, flags);
3094         il->stations[sta_id].lq = link_cmd;
3095         spin_unlock_irqrestore(&il->sta_lock, flags);
3096
3097         return 0;
3098 }
3099
3100 static int
3101 il4965_static_wepkey_cmd(struct il_priv *il, bool send_if_empty)
3102 {
3103         int i;
3104         u8 buff[sizeof(struct il_wep_cmd) +
3105                 sizeof(struct il_wep_key) * WEP_KEYS_MAX];
3106         struct il_wep_cmd *wep_cmd = (struct il_wep_cmd *)buff;
3107         size_t cmd_size = sizeof(struct il_wep_cmd);
3108         struct il_host_cmd cmd = {
3109                 .id = C_WEPKEY,
3110                 .data = wep_cmd,
3111                 .flags = CMD_SYNC,
3112         };
3113         bool not_empty = false;
3114
3115         might_sleep();
3116
3117         memset(wep_cmd, 0,
3118                cmd_size + (sizeof(struct il_wep_key) * WEP_KEYS_MAX));
3119
3120         for (i = 0; i < WEP_KEYS_MAX; i++) {
3121                 u8 key_size = il->_4965.wep_keys[i].key_size;
3122
3123                 wep_cmd->key[i].key_idx = i;
3124                 if (key_size) {
3125                         wep_cmd->key[i].key_offset = i;
3126                         not_empty = true;
3127                 } else
3128                         wep_cmd->key[i].key_offset = WEP_INVALID_OFFSET;
3129
3130                 wep_cmd->key[i].key_size = key_size;
3131                 memcpy(&wep_cmd->key[i].key[3], il->_4965.wep_keys[i].key, key_size);
3132         }
3133
3134         wep_cmd->global_key_type = WEP_KEY_WEP_TYPE;
3135         wep_cmd->num_keys = WEP_KEYS_MAX;
3136
3137         cmd_size += sizeof(struct il_wep_key) * WEP_KEYS_MAX;
3138         cmd.len = cmd_size;
3139
3140         if (not_empty || send_if_empty)
3141                 return il_send_cmd(il, &cmd);
3142         else
3143                 return 0;
3144 }
3145
3146 int
3147 il4965_restore_default_wep_keys(struct il_priv *il)
3148 {
3149         lockdep_assert_held(&il->mutex);
3150
3151         return il4965_static_wepkey_cmd(il, false);
3152 }
3153
3154 int
3155 il4965_remove_default_wep_key(struct il_priv *il,
3156                               struct ieee80211_key_conf *keyconf)
3157 {
3158         int ret;
3159         int idx = keyconf->keyidx;
3160
3161         lockdep_assert_held(&il->mutex);
3162
3163         D_WEP("Removing default WEP key: idx=%d\n", idx);
3164
3165         memset(&il->_4965.wep_keys[idx], 0, sizeof(struct il_wep_key));
3166         if (il_is_rfkill(il)) {
3167                 D_WEP("Not sending C_WEPKEY command due to RFKILL.\n");
3168                 /* but keys in device are clear anyway so return success */
3169                 return 0;
3170         }
3171         ret = il4965_static_wepkey_cmd(il, 1);
3172         D_WEP("Remove default WEP key: idx=%d ret=%d\n", idx, ret);
3173
3174         return ret;
3175 }
3176
3177 int
3178 il4965_set_default_wep_key(struct il_priv *il,
3179                            struct ieee80211_key_conf *keyconf)
3180 {
3181         int ret;
3182         int len = keyconf->keylen;
3183         int idx = keyconf->keyidx;
3184
3185         lockdep_assert_held(&il->mutex);
3186
3187         if (len != WEP_KEY_LEN_128 && len != WEP_KEY_LEN_64) {
3188                 D_WEP("Bad WEP key length %d\n", keyconf->keylen);
3189                 return -EINVAL;
3190         }
3191
3192         keyconf->flags &= ~IEEE80211_KEY_FLAG_GENERATE_IV;
3193         keyconf->hw_key_idx = HW_KEY_DEFAULT;
3194         il->stations[IL_AP_ID].keyinfo.cipher = keyconf->cipher;
3195
3196         il->_4965.wep_keys[idx].key_size = len;
3197         memcpy(&il->_4965.wep_keys[idx].key, &keyconf->key, len);
3198
3199         ret = il4965_static_wepkey_cmd(il, false);
3200
3201         D_WEP("Set default WEP key: len=%d idx=%d ret=%d\n", len, idx, ret);
3202         return ret;
3203 }
3204
3205 static int
3206 il4965_set_wep_dynamic_key_info(struct il_priv *il,
3207                                 struct ieee80211_key_conf *keyconf, u8 sta_id)
3208 {
3209         unsigned long flags;
3210         __le16 key_flags = 0;
3211         struct il_addsta_cmd sta_cmd;
3212
3213         lockdep_assert_held(&il->mutex);
3214
3215         keyconf->flags &= ~IEEE80211_KEY_FLAG_GENERATE_IV;
3216
3217         key_flags |= (STA_KEY_FLG_WEP | STA_KEY_FLG_MAP_KEY_MSK);
3218         key_flags |= cpu_to_le16(keyconf->keyidx << STA_KEY_FLG_KEYID_POS);
3219         key_flags &= ~STA_KEY_FLG_INVALID;
3220
3221         if (keyconf->keylen == WEP_KEY_LEN_128)
3222                 key_flags |= STA_KEY_FLG_KEY_SIZE_MSK;
3223
3224         if (sta_id == il->hw_params.bcast_id)
3225                 key_flags |= STA_KEY_MULTICAST_MSK;
3226
3227         spin_lock_irqsave(&il->sta_lock, flags);
3228
3229         il->stations[sta_id].keyinfo.cipher = keyconf->cipher;
3230         il->stations[sta_id].keyinfo.keylen = keyconf->keylen;
3231         il->stations[sta_id].keyinfo.keyidx = keyconf->keyidx;
3232
3233         memcpy(il->stations[sta_id].keyinfo.key, keyconf->key, keyconf->keylen);
3234
3235         memcpy(&il->stations[sta_id].sta.key.key[3], keyconf->key,
3236                keyconf->keylen);
3237
3238         if ((il->stations[sta_id].sta.key.
3239              key_flags & STA_KEY_FLG_ENCRYPT_MSK) == STA_KEY_FLG_NO_ENC)
3240                 il->stations[sta_id].sta.key.key_offset =
3241                     il_get_free_ucode_key_idx(il);
3242         /* else, we are overriding an existing key => no need to allocated room
3243          * in uCode. */
3244
3245         WARN(il->stations[sta_id].sta.key.key_offset == WEP_INVALID_OFFSET,
3246              "no space for a new key");
3247
3248         il->stations[sta_id].sta.key.key_flags = key_flags;
3249         il->stations[sta_id].sta.sta.modify_mask = STA_MODIFY_KEY_MASK;
3250         il->stations[sta_id].sta.mode = STA_CONTROL_MODIFY_MSK;
3251
3252         memcpy(&sta_cmd, &il->stations[sta_id].sta,
3253                sizeof(struct il_addsta_cmd));
3254         spin_unlock_irqrestore(&il->sta_lock, flags);
3255
3256         return il_send_add_sta(il, &sta_cmd, CMD_SYNC);
3257 }
3258
3259 static int
3260 il4965_set_ccmp_dynamic_key_info(struct il_priv *il,
3261                                  struct ieee80211_key_conf *keyconf, u8 sta_id)
3262 {
3263         unsigned long flags;
3264         __le16 key_flags = 0;
3265         struct il_addsta_cmd sta_cmd;
3266
3267         lockdep_assert_held(&il->mutex);
3268
3269         key_flags |= (STA_KEY_FLG_CCMP | STA_KEY_FLG_MAP_KEY_MSK);
3270         key_flags |= cpu_to_le16(keyconf->keyidx << STA_KEY_FLG_KEYID_POS);
3271         key_flags &= ~STA_KEY_FLG_INVALID;
3272
3273         if (sta_id == il->hw_params.bcast_id)
3274                 key_flags |= STA_KEY_MULTICAST_MSK;
3275
3276         keyconf->flags |= IEEE80211_KEY_FLAG_GENERATE_IV;
3277
3278         spin_lock_irqsave(&il->sta_lock, flags);
3279         il->stations[sta_id].keyinfo.cipher = keyconf->cipher;
3280         il->stations[sta_id].keyinfo.keylen = keyconf->keylen;
3281
3282         memcpy(il->stations[sta_id].keyinfo.key, keyconf->key, keyconf->keylen);
3283
3284         memcpy(il->stations[sta_id].sta.key.key, keyconf->key, keyconf->keylen);
3285
3286         if ((il->stations[sta_id].sta.key.
3287              key_flags & STA_KEY_FLG_ENCRYPT_MSK) == STA_KEY_FLG_NO_ENC)
3288                 il->stations[sta_id].sta.key.key_offset =
3289                     il_get_free_ucode_key_idx(il);
3290         /* else, we are overriding an existing key => no need to allocated room
3291          * in uCode. */
3292
3293         WARN(il->stations[sta_id].sta.key.key_offset == WEP_INVALID_OFFSET,
3294              "no space for a new key");
3295
3296         il->stations[sta_id].sta.key.key_flags = key_flags;
3297         il->stations[sta_id].sta.sta.modify_mask = STA_MODIFY_KEY_MASK;
3298         il->stations[sta_id].sta.mode = STA_CONTROL_MODIFY_MSK;
3299
3300         memcpy(&sta_cmd, &il->stations[sta_id].sta,
3301                sizeof(struct il_addsta_cmd));
3302         spin_unlock_irqrestore(&il->sta_lock, flags);
3303
3304         return il_send_add_sta(il, &sta_cmd, CMD_SYNC);
3305 }
3306
3307 static int
3308 il4965_set_tkip_dynamic_key_info(struct il_priv *il,
3309                                  struct ieee80211_key_conf *keyconf, u8 sta_id)
3310 {
3311         unsigned long flags;
3312         int ret = 0;
3313         __le16 key_flags = 0;
3314
3315         key_flags |= (STA_KEY_FLG_TKIP | STA_KEY_FLG_MAP_KEY_MSK);
3316         key_flags |= cpu_to_le16(keyconf->keyidx << STA_KEY_FLG_KEYID_POS);
3317         key_flags &= ~STA_KEY_FLG_INVALID;
3318
3319         if (sta_id == il->hw_params.bcast_id)
3320                 key_flags |= STA_KEY_MULTICAST_MSK;
3321
3322         keyconf->flags |= IEEE80211_KEY_FLAG_GENERATE_IV;
3323         keyconf->flags |= IEEE80211_KEY_FLAG_GENERATE_MMIC;
3324
3325         spin_lock_irqsave(&il->sta_lock, flags);
3326
3327         il->stations[sta_id].keyinfo.cipher = keyconf->cipher;
3328         il->stations[sta_id].keyinfo.keylen = 16;
3329
3330         if ((il->stations[sta_id].sta.key.
3331              key_flags & STA_KEY_FLG_ENCRYPT_MSK) == STA_KEY_FLG_NO_ENC)
3332                 il->stations[sta_id].sta.key.key_offset =
3333                     il_get_free_ucode_key_idx(il);
3334         /* else, we are overriding an existing key => no need to allocated room
3335          * in uCode. */
3336
3337         WARN(il->stations[sta_id].sta.key.key_offset == WEP_INVALID_OFFSET,
3338              "no space for a new key");
3339
3340         il->stations[sta_id].sta.key.key_flags = key_flags;
3341
3342         /* This copy is acutally not needed: we get the key with each TX */
3343         memcpy(il->stations[sta_id].keyinfo.key, keyconf->key, 16);
3344
3345         memcpy(il->stations[sta_id].sta.key.key, keyconf->key, 16);
3346
3347         spin_unlock_irqrestore(&il->sta_lock, flags);
3348
3349         return ret;
3350 }
3351
3352 void
3353 il4965_update_tkip_key(struct il_priv *il, struct ieee80211_key_conf *keyconf,
3354                        struct ieee80211_sta *sta, u32 iv32, u16 *phase1key)
3355 {
3356         u8 sta_id;
3357         unsigned long flags;
3358         int i;
3359
3360         if (il_scan_cancel(il)) {
3361                 /* cancel scan failed, just live w/ bad key and rely
3362                    briefly on SW decryption */
3363                 return;
3364         }
3365
3366         sta_id = il_sta_id_or_broadcast(il, sta);
3367         if (sta_id == IL_INVALID_STATION)
3368                 return;
3369
3370         spin_lock_irqsave(&il->sta_lock, flags);
3371
3372         il->stations[sta_id].sta.key.tkip_rx_tsc_byte2 = (u8) iv32;
3373
3374         for (i = 0; i < 5; i++)
3375                 il->stations[sta_id].sta.key.tkip_rx_ttak[i] =
3376                     cpu_to_le16(phase1key[i]);
3377
3378         il->stations[sta_id].sta.sta.modify_mask = STA_MODIFY_KEY_MASK;
3379         il->stations[sta_id].sta.mode = STA_CONTROL_MODIFY_MSK;
3380
3381         il_send_add_sta(il, &il->stations[sta_id].sta, CMD_ASYNC);
3382
3383         spin_unlock_irqrestore(&il->sta_lock, flags);
3384 }
3385
3386 int
3387 il4965_remove_dynamic_key(struct il_priv *il,
3388                           struct ieee80211_key_conf *keyconf, u8 sta_id)
3389 {
3390         unsigned long flags;
3391         u16 key_flags;
3392         u8 keyidx;
3393         struct il_addsta_cmd sta_cmd;
3394
3395         lockdep_assert_held(&il->mutex);
3396
3397         il->_4965.key_mapping_keys--;
3398
3399         spin_lock_irqsave(&il->sta_lock, flags);
3400         key_flags = le16_to_cpu(il->stations[sta_id].sta.key.key_flags);
3401         keyidx = (key_flags >> STA_KEY_FLG_KEYID_POS) & 0x3;
3402
3403         D_WEP("Remove dynamic key: idx=%d sta=%d\n", keyconf->keyidx, sta_id);
3404
3405         if (keyconf->keyidx != keyidx) {
3406                 /* We need to remove a key with idx different that the one
3407                  * in the uCode. This means that the key we need to remove has
3408                  * been replaced by another one with different idx.
3409                  * Don't do anything and return ok
3410                  */
3411                 spin_unlock_irqrestore(&il->sta_lock, flags);
3412                 return 0;
3413         }
3414
3415         if (il->stations[sta_id].sta.key.key_offset == WEP_INVALID_OFFSET) {
3416                 IL_WARN("Removing wrong key %d 0x%x\n", keyconf->keyidx,
3417                         key_flags);
3418                 spin_unlock_irqrestore(&il->sta_lock, flags);
3419                 return 0;
3420         }
3421
3422         if (!test_and_clear_bit
3423             (il->stations[sta_id].sta.key.key_offset, &il->ucode_key_table))
3424                 IL_ERR("idx %d not used in uCode key table.\n",
3425                        il->stations[sta_id].sta.key.key_offset);
3426         memset(&il->stations[sta_id].keyinfo, 0, sizeof(struct il_hw_key));
3427         memset(&il->stations[sta_id].sta.key, 0, sizeof(struct il4965_keyinfo));
3428         il->stations[sta_id].sta.key.key_flags =
3429             STA_KEY_FLG_NO_ENC | STA_KEY_FLG_INVALID;
3430         il->stations[sta_id].sta.key.key_offset = WEP_INVALID_OFFSET;
3431         il->stations[sta_id].sta.sta.modify_mask = STA_MODIFY_KEY_MASK;
3432         il->stations[sta_id].sta.mode = STA_CONTROL_MODIFY_MSK;
3433
3434         if (il_is_rfkill(il)) {
3435                 D_WEP
3436                     ("Not sending C_ADD_STA command because RFKILL enabled.\n");
3437                 spin_unlock_irqrestore(&il->sta_lock, flags);
3438                 return 0;
3439         }
3440         memcpy(&sta_cmd, &il->stations[sta_id].sta,
3441                sizeof(struct il_addsta_cmd));
3442         spin_unlock_irqrestore(&il->sta_lock, flags);
3443
3444         return il_send_add_sta(il, &sta_cmd, CMD_SYNC);
3445 }
3446
3447 int
3448 il4965_set_dynamic_key(struct il_priv *il, struct ieee80211_key_conf *keyconf,
3449                        u8 sta_id)
3450 {
3451         int ret;
3452
3453         lockdep_assert_held(&il->mutex);
3454
3455         il->_4965.key_mapping_keys++;
3456         keyconf->hw_key_idx = HW_KEY_DYNAMIC;
3457
3458         switch (keyconf->cipher) {
3459         case WLAN_CIPHER_SUITE_CCMP:
3460                 ret =
3461                     il4965_set_ccmp_dynamic_key_info(il, keyconf, sta_id);
3462                 break;
3463         case WLAN_CIPHER_SUITE_TKIP:
3464                 ret =
3465                     il4965_set_tkip_dynamic_key_info(il, keyconf, sta_id);
3466                 break;
3467         case WLAN_CIPHER_SUITE_WEP40:
3468         case WLAN_CIPHER_SUITE_WEP104:
3469                 ret = il4965_set_wep_dynamic_key_info(il, keyconf, sta_id);
3470                 break;
3471         default:
3472                 IL_ERR("Unknown alg: %s cipher = %x\n", __func__,
3473                        keyconf->cipher);
3474                 ret = -EINVAL;
3475         }
3476
3477         D_WEP("Set dynamic key: cipher=%x len=%d idx=%d sta=%d ret=%d\n",
3478               keyconf->cipher, keyconf->keylen, keyconf->keyidx, sta_id, ret);
3479
3480         return ret;
3481 }
3482
3483 /**
3484  * il4965_alloc_bcast_station - add broadcast station into driver's station table.
3485  *
3486  * This adds the broadcast station into the driver's station table
3487  * and marks it driver active, so that it will be restored to the
3488  * device at the next best time.
3489  */
3490 int
3491 il4965_alloc_bcast_station(struct il_priv *il)
3492 {
3493         struct il_link_quality_cmd *link_cmd;
3494         unsigned long flags;
3495         u8 sta_id;
3496
3497         spin_lock_irqsave(&il->sta_lock, flags);
3498         sta_id = il_prep_station(il, il_bcast_addr, false, NULL);
3499         if (sta_id == IL_INVALID_STATION) {
3500                 IL_ERR("Unable to prepare broadcast station\n");
3501                 spin_unlock_irqrestore(&il->sta_lock, flags);
3502
3503                 return -EINVAL;
3504         }
3505
3506         il->stations[sta_id].used |= IL_STA_DRIVER_ACTIVE;
3507         il->stations[sta_id].used |= IL_STA_BCAST;
3508         spin_unlock_irqrestore(&il->sta_lock, flags);
3509
3510         link_cmd = il4965_sta_alloc_lq(il, sta_id);
3511         if (!link_cmd) {
3512                 IL_ERR
3513                     ("Unable to initialize rate scaling for bcast station.\n");
3514                 return -ENOMEM;
3515         }
3516
3517         spin_lock_irqsave(&il->sta_lock, flags);
3518         il->stations[sta_id].lq = link_cmd;
3519         spin_unlock_irqrestore(&il->sta_lock, flags);
3520
3521         return 0;
3522 }
3523
3524 /**
3525  * il4965_update_bcast_station - update broadcast station's LQ command
3526  *
3527  * Only used by iwl4965. Placed here to have all bcast station management
3528  * code together.
3529  */
3530 static int
3531 il4965_update_bcast_station(struct il_priv *il)
3532 {
3533         unsigned long flags;
3534         struct il_link_quality_cmd *link_cmd;
3535         u8 sta_id = il->hw_params.bcast_id;
3536
3537         link_cmd = il4965_sta_alloc_lq(il, sta_id);
3538         if (!link_cmd) {
3539                 IL_ERR("Unable to initialize rate scaling for bcast sta.\n");
3540                 return -ENOMEM;
3541         }
3542
3543         spin_lock_irqsave(&il->sta_lock, flags);
3544         if (il->stations[sta_id].lq)
3545                 kfree(il->stations[sta_id].lq);
3546         else
3547                 D_INFO("Bcast sta rate scaling has not been initialized.\n");
3548         il->stations[sta_id].lq = link_cmd;
3549         spin_unlock_irqrestore(&il->sta_lock, flags);
3550
3551         return 0;
3552 }
3553
3554 int
3555 il4965_update_bcast_stations(struct il_priv *il)
3556 {
3557         return il4965_update_bcast_station(il);
3558 }
3559
3560 /**
3561  * il4965_sta_tx_modify_enable_tid - Enable Tx for this TID in station table
3562  */
3563 int
3564 il4965_sta_tx_modify_enable_tid(struct il_priv *il, int sta_id, int tid)
3565 {
3566         unsigned long flags;
3567         struct il_addsta_cmd sta_cmd;
3568
3569         lockdep_assert_held(&il->mutex);
3570
3571         /* Remove "disable" flag, to enable Tx for this TID */
3572         spin_lock_irqsave(&il->sta_lock, flags);
3573         il->stations[sta_id].sta.sta.modify_mask = STA_MODIFY_TID_DISABLE_TX;
3574         il->stations[sta_id].sta.tid_disable_tx &= cpu_to_le16(~(1 << tid));
3575         il->stations[sta_id].sta.mode = STA_CONTROL_MODIFY_MSK;
3576         memcpy(&sta_cmd, &il->stations[sta_id].sta,
3577                sizeof(struct il_addsta_cmd));
3578         spin_unlock_irqrestore(&il->sta_lock, flags);
3579
3580         return il_send_add_sta(il, &sta_cmd, CMD_SYNC);
3581 }
3582
3583 int
3584 il4965_sta_rx_agg_start(struct il_priv *il, struct ieee80211_sta *sta, int tid,
3585                         u16 ssn)
3586 {
3587         unsigned long flags;
3588         int sta_id;
3589         struct il_addsta_cmd sta_cmd;
3590
3591         lockdep_assert_held(&il->mutex);
3592
3593         sta_id = il_sta_id(sta);
3594         if (sta_id == IL_INVALID_STATION)
3595                 return -ENXIO;
3596
3597         spin_lock_irqsave(&il->sta_lock, flags);
3598         il->stations[sta_id].sta.station_flags_msk = 0;
3599         il->stations[sta_id].sta.sta.modify_mask = STA_MODIFY_ADDBA_TID_MSK;
3600         il->stations[sta_id].sta.add_immediate_ba_tid = (u8) tid;
3601         il->stations[sta_id].sta.add_immediate_ba_ssn = cpu_to_le16(ssn);
3602         il->stations[sta_id].sta.mode = STA_CONTROL_MODIFY_MSK;
3603         memcpy(&sta_cmd, &il->stations[sta_id].sta,
3604                sizeof(struct il_addsta_cmd));
3605         spin_unlock_irqrestore(&il->sta_lock, flags);
3606
3607         return il_send_add_sta(il, &sta_cmd, CMD_SYNC);
3608 }
3609
3610 int
3611 il4965_sta_rx_agg_stop(struct il_priv *il, struct ieee80211_sta *sta, int tid)
3612 {
3613         unsigned long flags;
3614         int sta_id;
3615         struct il_addsta_cmd sta_cmd;
3616
3617         lockdep_assert_held(&il->mutex);
3618
3619         sta_id = il_sta_id(sta);
3620         if (sta_id == IL_INVALID_STATION) {
3621                 IL_ERR("Invalid station for AGG tid %d\n", tid);
3622                 return -ENXIO;
3623         }
3624
3625         spin_lock_irqsave(&il->sta_lock, flags);
3626         il->stations[sta_id].sta.station_flags_msk = 0;
3627         il->stations[sta_id].sta.sta.modify_mask = STA_MODIFY_DELBA_TID_MSK;
3628         il->stations[sta_id].sta.remove_immediate_ba_tid = (u8) tid;
3629         il->stations[sta_id].sta.mode = STA_CONTROL_MODIFY_MSK;
3630         memcpy(&sta_cmd, &il->stations[sta_id].sta,
3631                sizeof(struct il_addsta_cmd));
3632         spin_unlock_irqrestore(&il->sta_lock, flags);
3633
3634         return il_send_add_sta(il, &sta_cmd, CMD_SYNC);
3635 }
3636
3637 void
3638 il4965_sta_modify_sleep_tx_count(struct il_priv *il, int sta_id, int cnt)
3639 {
3640         unsigned long flags;
3641
3642         spin_lock_irqsave(&il->sta_lock, flags);
3643         il->stations[sta_id].sta.station_flags |= STA_FLG_PWR_SAVE_MSK;
3644         il->stations[sta_id].sta.station_flags_msk = STA_FLG_PWR_SAVE_MSK;
3645         il->stations[sta_id].sta.sta.modify_mask =
3646             STA_MODIFY_SLEEP_TX_COUNT_MSK;
3647         il->stations[sta_id].sta.sleep_tx_count = cpu_to_le16(cnt);
3648         il->stations[sta_id].sta.mode = STA_CONTROL_MODIFY_MSK;
3649         il_send_add_sta(il, &il->stations[sta_id].sta, CMD_ASYNC);
3650         spin_unlock_irqrestore(&il->sta_lock, flags);
3651
3652 }
3653
3654 void
3655 il4965_update_chain_flags(struct il_priv *il)
3656 {
3657         if (il->ops->set_rxon_chain) {
3658                 il->ops->set_rxon_chain(il);
3659                 if (il->active.rx_chain != il->staging.rx_chain)
3660                         il_commit_rxon(il);
3661         }
3662 }
3663
3664 static void
3665 il4965_clear_free_frames(struct il_priv *il)
3666 {
3667         struct list_head *element;
3668
3669         D_INFO("%d frames on pre-allocated heap on clear.\n", il->frames_count);
3670
3671         while (!list_empty(&il->free_frames)) {
3672                 element = il->free_frames.next;
3673                 list_del(element);
3674                 kfree(list_entry(element, struct il_frame, list));
3675                 il->frames_count--;
3676         }
3677
3678         if (il->frames_count) {
3679                 IL_WARN("%d frames still in use.  Did we lose one?\n",
3680                         il->frames_count);
3681                 il->frames_count = 0;
3682         }
3683 }
3684
3685 static struct il_frame *
3686 il4965_get_free_frame(struct il_priv *il)
3687 {
3688         struct il_frame *frame;
3689         struct list_head *element;
3690         if (list_empty(&il->free_frames)) {
3691                 frame = kzalloc(sizeof(*frame), GFP_KERNEL);
3692                 if (!frame) {
3693                         IL_ERR("Could not allocate frame!\n");
3694                         return NULL;
3695                 }
3696
3697                 il->frames_count++;
3698                 return frame;
3699         }
3700
3701         element = il->free_frames.next;
3702         list_del(element);
3703         return list_entry(element, struct il_frame, list);
3704 }
3705
3706 static void
3707 il4965_free_frame(struct il_priv *il, struct il_frame *frame)
3708 {
3709         memset(frame, 0, sizeof(*frame));
3710         list_add(&frame->list, &il->free_frames);
3711 }
3712
3713 static u32
3714 il4965_fill_beacon_frame(struct il_priv *il, struct ieee80211_hdr *hdr,
3715                          int left)
3716 {
3717         lockdep_assert_held(&il->mutex);
3718
3719         if (!il->beacon_skb)
3720                 return 0;
3721
3722         if (il->beacon_skb->len > left)
3723                 return 0;
3724
3725         memcpy(hdr, il->beacon_skb->data, il->beacon_skb->len);
3726
3727         return il->beacon_skb->len;
3728 }
3729
3730 /* Parse the beacon frame to find the TIM element and set tim_idx & tim_size */
3731 static void
3732 il4965_set_beacon_tim(struct il_priv *il,
3733                       struct il_tx_beacon_cmd *tx_beacon_cmd, u8 * beacon,
3734                       u32 frame_size)
3735 {
3736         u16 tim_idx;
3737         struct ieee80211_mgmt *mgmt = (struct ieee80211_mgmt *)beacon;
3738
3739         /*
3740          * The idx is relative to frame start but we start looking at the
3741          * variable-length part of the beacon.
3742          */
3743         tim_idx = mgmt->u.beacon.variable - beacon;
3744
3745         /* Parse variable-length elements of beacon to find WLAN_EID_TIM */
3746         while ((tim_idx < (frame_size - 2)) &&
3747                (beacon[tim_idx] != WLAN_EID_TIM))
3748                 tim_idx += beacon[tim_idx + 1] + 2;
3749
3750         /* If TIM field was found, set variables */
3751         if ((tim_idx < (frame_size - 1)) && (beacon[tim_idx] == WLAN_EID_TIM)) {
3752                 tx_beacon_cmd->tim_idx = cpu_to_le16(tim_idx);
3753                 tx_beacon_cmd->tim_size = beacon[tim_idx + 1];
3754         } else
3755                 IL_WARN("Unable to find TIM Element in beacon\n");
3756 }
3757
3758 static unsigned int
3759 il4965_hw_get_beacon_cmd(struct il_priv *il, struct il_frame *frame)
3760 {
3761         struct il_tx_beacon_cmd *tx_beacon_cmd;
3762         u32 frame_size;
3763         u32 rate_flags;
3764         u32 rate;
3765         /*
3766          * We have to set up the TX command, the TX Beacon command, and the
3767          * beacon contents.
3768          */
3769
3770         lockdep_assert_held(&il->mutex);
3771
3772         if (!il->beacon_enabled) {
3773                 IL_ERR("Trying to build beacon without beaconing enabled\n");
3774                 return 0;
3775         }
3776
3777         /* Initialize memory */
3778         tx_beacon_cmd = &frame->u.beacon;
3779         memset(tx_beacon_cmd, 0, sizeof(*tx_beacon_cmd));
3780
3781         /* Set up TX beacon contents */
3782         frame_size =
3783             il4965_fill_beacon_frame(il, tx_beacon_cmd->frame,
3784                                      sizeof(frame->u) - sizeof(*tx_beacon_cmd));
3785         if (WARN_ON_ONCE(frame_size > MAX_MPDU_SIZE))
3786                 return 0;
3787         if (!frame_size)
3788                 return 0;
3789
3790         /* Set up TX command fields */
3791         tx_beacon_cmd->tx.len = cpu_to_le16((u16) frame_size);
3792         tx_beacon_cmd->tx.sta_id = il->hw_params.bcast_id;
3793         tx_beacon_cmd->tx.stop_time.life_time = TX_CMD_LIFE_TIME_INFINITE;
3794         tx_beacon_cmd->tx.tx_flags =
3795             TX_CMD_FLG_SEQ_CTL_MSK | TX_CMD_FLG_TSF_MSK |
3796             TX_CMD_FLG_STA_RATE_MSK;
3797
3798         /* Set up TX beacon command fields */
3799         il4965_set_beacon_tim(il, tx_beacon_cmd, (u8 *) tx_beacon_cmd->frame,
3800                               frame_size);
3801
3802         /* Set up packet rate and flags */
3803         rate = il_get_lowest_plcp(il);
3804         il4965_toggle_tx_ant(il, &il->mgmt_tx_ant, il->hw_params.valid_tx_ant);
3805         rate_flags = BIT(il->mgmt_tx_ant) << RATE_MCS_ANT_POS;
3806         if ((rate >= IL_FIRST_CCK_RATE) && (rate <= IL_LAST_CCK_RATE))
3807                 rate_flags |= RATE_MCS_CCK_MSK;
3808         tx_beacon_cmd->tx.rate_n_flags = cpu_to_le32(rate | rate_flags);
3809
3810         return sizeof(*tx_beacon_cmd) + frame_size;
3811 }
3812
3813 int
3814 il4965_send_beacon_cmd(struct il_priv *il)
3815 {
3816         struct il_frame *frame;
3817         unsigned int frame_size;
3818         int rc;
3819
3820         frame = il4965_get_free_frame(il);
3821         if (!frame) {
3822                 IL_ERR("Could not obtain free frame buffer for beacon "
3823                        "command.\n");
3824                 return -ENOMEM;
3825         }
3826
3827         frame_size = il4965_hw_get_beacon_cmd(il, frame);
3828         if (!frame_size) {
3829                 IL_ERR("Error configuring the beacon command\n");
3830                 il4965_free_frame(il, frame);
3831                 return -EINVAL;
3832         }
3833
3834         rc = il_send_cmd_pdu(il, C_TX_BEACON, frame_size, &frame->u.cmd[0]);
3835
3836         il4965_free_frame(il, frame);
3837
3838         return rc;
3839 }
3840
3841 static inline dma_addr_t
3842 il4965_tfd_tb_get_addr(struct il_tfd *tfd, u8 idx)
3843 {
3844         struct il_tfd_tb *tb = &tfd->tbs[idx];
3845
3846         dma_addr_t addr = get_unaligned_le32(&tb->lo);
3847         if (sizeof(dma_addr_t) > sizeof(u32))
3848                 addr |=
3849                     ((dma_addr_t) (le16_to_cpu(tb->hi_n_len) & 0xF) << 16) <<
3850                     16;
3851
3852         return addr;
3853 }
3854
3855 static inline u16
3856 il4965_tfd_tb_get_len(struct il_tfd *tfd, u8 idx)
3857 {
3858         struct il_tfd_tb *tb = &tfd->tbs[idx];
3859
3860         return le16_to_cpu(tb->hi_n_len) >> 4;
3861 }
3862
3863 static inline void
3864 il4965_tfd_set_tb(struct il_tfd *tfd, u8 idx, dma_addr_t addr, u16 len)
3865 {
3866         struct il_tfd_tb *tb = &tfd->tbs[idx];
3867         u16 hi_n_len = len << 4;
3868
3869         put_unaligned_le32(addr, &tb->lo);
3870         if (sizeof(dma_addr_t) > sizeof(u32))
3871                 hi_n_len |= ((addr >> 16) >> 16) & 0xF;
3872
3873         tb->hi_n_len = cpu_to_le16(hi_n_len);
3874
3875         tfd->num_tbs = idx + 1;
3876 }
3877
3878 static inline u8
3879 il4965_tfd_get_num_tbs(struct il_tfd *tfd)
3880 {
3881         return tfd->num_tbs & 0x1f;
3882 }
3883
3884 /**
3885  * il4965_hw_txq_free_tfd - Free all chunks referenced by TFD [txq->q.read_ptr]
3886  * @il - driver ilate data
3887  * @txq - tx queue
3888  *
3889  * Does NOT advance any TFD circular buffer read/write idxes
3890  * Does NOT free the TFD itself (which is within circular buffer)
3891  */
3892 void
3893 il4965_hw_txq_free_tfd(struct il_priv *il, struct il_tx_queue *txq)
3894 {
3895         struct il_tfd *tfd_tmp = (struct il_tfd *)txq->tfds;
3896         struct il_tfd *tfd;
3897         struct pci_dev *dev = il->pci_dev;
3898         int idx = txq->q.read_ptr;
3899         int i;
3900         int num_tbs;
3901
3902         tfd = &tfd_tmp[idx];
3903
3904         /* Sanity check on number of chunks */
3905         num_tbs = il4965_tfd_get_num_tbs(tfd);
3906
3907         if (num_tbs >= IL_NUM_OF_TBS) {
3908                 IL_ERR("Too many chunks: %i\n", num_tbs);
3909                 /* @todo issue fatal error, it is quite serious situation */
3910                 return;
3911         }
3912
3913         /* Unmap tx_cmd */
3914         if (num_tbs)
3915                 pci_unmap_single(dev, dma_unmap_addr(&txq->meta[idx], mapping),
3916                                  dma_unmap_len(&txq->meta[idx], len),
3917                                  PCI_DMA_BIDIRECTIONAL);
3918
3919         /* Unmap chunks, if any. */
3920         for (i = 1; i < num_tbs; i++)
3921                 pci_unmap_single(dev, il4965_tfd_tb_get_addr(tfd, i),
3922                                  il4965_tfd_tb_get_len(tfd, i),
3923                                  PCI_DMA_TODEVICE);
3924
3925         /* free SKB */
3926         if (txq->skbs) {
3927                 struct sk_buff *skb = txq->skbs[txq->q.read_ptr];
3928
3929                 /* can be called from irqs-disabled context */
3930                 if (skb) {
3931                         dev_kfree_skb_any(skb);
3932                         txq->skbs[txq->q.read_ptr] = NULL;
3933                 }
3934         }
3935 }
3936
3937 int
3938 il4965_hw_txq_attach_buf_to_tfd(struct il_priv *il, struct il_tx_queue *txq,
3939                                 dma_addr_t addr, u16 len, u8 reset, u8 pad)
3940 {
3941         struct il_queue *q;
3942         struct il_tfd *tfd, *tfd_tmp;
3943         u32 num_tbs;
3944
3945         q = &txq->q;
3946         tfd_tmp = (struct il_tfd *)txq->tfds;
3947         tfd = &tfd_tmp[q->write_ptr];
3948
3949         if (reset)
3950                 memset(tfd, 0, sizeof(*tfd));
3951
3952         num_tbs = il4965_tfd_get_num_tbs(tfd);
3953
3954         /* Each TFD can point to a maximum 20 Tx buffers */
3955         if (num_tbs >= IL_NUM_OF_TBS) {
3956                 IL_ERR("Error can not send more than %d chunks\n",
3957                        IL_NUM_OF_TBS);
3958                 return -EINVAL;
3959         }
3960
3961         BUG_ON(addr & ~DMA_BIT_MASK(36));
3962         if (unlikely(addr & ~IL_TX_DMA_MASK))
3963                 IL_ERR("Unaligned address = %llx\n", (unsigned long long)addr);
3964
3965         il4965_tfd_set_tb(tfd, num_tbs, addr, len);
3966
3967         return 0;
3968 }
3969
3970 /*
3971  * Tell nic where to find circular buffer of Tx Frame Descriptors for
3972  * given Tx queue, and enable the DMA channel used for that queue.
3973  *
3974  * 4965 supports up to 16 Tx queues in DRAM, mapped to up to 8 Tx DMA
3975  * channels supported in hardware.
3976  */
3977 int
3978 il4965_hw_tx_queue_init(struct il_priv *il, struct il_tx_queue *txq)
3979 {
3980         int txq_id = txq->q.id;
3981
3982         /* Circular buffer (TFD queue in DRAM) physical base address */
3983         il_wr(il, FH49_MEM_CBBC_QUEUE(txq_id), txq->q.dma_addr >> 8);
3984
3985         return 0;
3986 }
3987
3988 /******************************************************************************
3989  *
3990  * Generic RX handler implementations
3991  *
3992  ******************************************************************************/
3993 static void
3994 il4965_hdl_alive(struct il_priv *il, struct il_rx_buf *rxb)
3995 {
3996         struct il_rx_pkt *pkt = rxb_addr(rxb);
3997         struct il_alive_resp *palive;
3998         struct delayed_work *pwork;
3999
4000         palive = &pkt->u.alive_frame;
4001
4002         D_INFO("Alive ucode status 0x%08X revision " "0x%01X 0x%01X\n",
4003                palive->is_valid, palive->ver_type, palive->ver_subtype);
4004
4005         if (palive->ver_subtype == INITIALIZE_SUBTYPE) {
4006                 D_INFO("Initialization Alive received.\n");
4007                 memcpy(&il->card_alive_init, &pkt->u.alive_frame,
4008                        sizeof(struct il_init_alive_resp));
4009                 pwork = &il->init_alive_start;
4010         } else {
4011                 D_INFO("Runtime Alive received.\n");
4012                 memcpy(&il->card_alive, &pkt->u.alive_frame,
4013                        sizeof(struct il_alive_resp));
4014                 pwork = &il->alive_start;
4015         }
4016
4017         /* We delay the ALIVE response by 5ms to
4018          * give the HW RF Kill time to activate... */
4019         if (palive->is_valid == UCODE_VALID_OK)
4020                 queue_delayed_work(il->workqueue, pwork, msecs_to_jiffies(5));
4021         else
4022                 IL_WARN("uCode did not respond OK.\n");
4023 }
4024
4025 /**
4026  * il4965_bg_stats_periodic - Timer callback to queue stats
4027  *
4028  * This callback is provided in order to send a stats request.
4029  *
4030  * This timer function is continually reset to execute within
4031  * 60 seconds since the last N_STATS was received.  We need to
4032  * ensure we receive the stats in order to update the temperature
4033  * used for calibrating the TXPOWER.
4034  */
4035 static void
4036 il4965_bg_stats_periodic(unsigned long data)
4037 {
4038         struct il_priv *il = (struct il_priv *)data;
4039
4040         if (test_bit(S_EXIT_PENDING, &il->status))
4041                 return;
4042
4043         /* dont send host command if rf-kill is on */
4044         if (!il_is_ready_rf(il))
4045                 return;
4046
4047         il_send_stats_request(il, CMD_ASYNC, false);
4048 }
4049
4050 static void
4051 il4965_hdl_beacon(struct il_priv *il, struct il_rx_buf *rxb)
4052 {
4053         struct il_rx_pkt *pkt = rxb_addr(rxb);
4054         struct il4965_beacon_notif *beacon =
4055             (struct il4965_beacon_notif *)pkt->u.raw;
4056 #ifdef CONFIG_IWLEGACY_DEBUG
4057         u8 rate = il4965_hw_get_rate(beacon->beacon_notify_hdr.rate_n_flags);
4058
4059         D_RX("beacon status %x retries %d iss %d tsf:0x%.8x%.8x rate %d\n",
4060              le32_to_cpu(beacon->beacon_notify_hdr.u.status) & TX_STATUS_MSK,
4061              beacon->beacon_notify_hdr.failure_frame,
4062              le32_to_cpu(beacon->ibss_mgr_status),
4063              le32_to_cpu(beacon->high_tsf), le32_to_cpu(beacon->low_tsf), rate);
4064 #endif
4065         il->ibss_manager = le32_to_cpu(beacon->ibss_mgr_status);
4066 }
4067
4068 static void
4069 il4965_perform_ct_kill_task(struct il_priv *il)
4070 {
4071         unsigned long flags;
4072
4073         D_POWER("Stop all queues\n");
4074
4075         if (il->mac80211_registered)
4076                 ieee80211_stop_queues(il->hw);
4077
4078         _il_wr(il, CSR_UCODE_DRV_GP1_SET,
4079                CSR_UCODE_DRV_GP1_REG_BIT_CT_KILL_EXIT);
4080         _il_rd(il, CSR_UCODE_DRV_GP1);
4081
4082         spin_lock_irqsave(&il->reg_lock, flags);
4083         if (likely(_il_grab_nic_access(il)))
4084                 _il_release_nic_access(il);
4085         spin_unlock_irqrestore(&il->reg_lock, flags);
4086 }
4087
4088 /* Handle notification from uCode that card's power state is changing
4089  * due to software, hardware, or critical temperature RFKILL */
4090 static void
4091 il4965_hdl_card_state(struct il_priv *il, struct il_rx_buf *rxb)
4092 {
4093         struct il_rx_pkt *pkt = rxb_addr(rxb);
4094         u32 flags = le32_to_cpu(pkt->u.card_state_notif.flags);
4095         unsigned long status = il->status;
4096
4097         D_RF_KILL("Card state received: HW:%s SW:%s CT:%s\n",
4098                   (flags & HW_CARD_DISABLED) ? "Kill" : "On",
4099                   (flags & SW_CARD_DISABLED) ? "Kill" : "On",
4100                   (flags & CT_CARD_DISABLED) ? "Reached" : "Not reached");
4101
4102         if (flags & (SW_CARD_DISABLED | HW_CARD_DISABLED | CT_CARD_DISABLED)) {
4103
4104                 _il_wr(il, CSR_UCODE_DRV_GP1_SET,
4105                        CSR_UCODE_DRV_GP1_BIT_CMD_BLOCKED);
4106
4107                 il_wr(il, HBUS_TARG_MBX_C, HBUS_TARG_MBX_C_REG_BIT_CMD_BLOCKED);
4108
4109                 if (!(flags & RXON_CARD_DISABLED)) {
4110                         _il_wr(il, CSR_UCODE_DRV_GP1_CLR,
4111                                CSR_UCODE_DRV_GP1_BIT_CMD_BLOCKED);
4112                         il_wr(il, HBUS_TARG_MBX_C,
4113                               HBUS_TARG_MBX_C_REG_BIT_CMD_BLOCKED);
4114                 }
4115         }
4116
4117         if (flags & CT_CARD_DISABLED)
4118                 il4965_perform_ct_kill_task(il);
4119
4120         if (flags & HW_CARD_DISABLED)
4121                 set_bit(S_RF_KILL_HW, &il->status);
4122         else
4123                 clear_bit(S_RF_KILL_HW, &il->status);
4124
4125         if (!(flags & RXON_CARD_DISABLED))
4126                 il_scan_cancel(il);
4127
4128         if ((test_bit(S_RF_KILL_HW, &status) !=
4129              test_bit(S_RF_KILL_HW, &il->status)))
4130                 wiphy_rfkill_set_hw_state(il->hw->wiphy,
4131                                           test_bit(S_RF_KILL_HW, &il->status));
4132         else
4133                 wake_up(&il->wait_command_queue);
4134 }
4135
4136 /**
4137  * il4965_setup_handlers - Initialize Rx handler callbacks
4138  *
4139  * Setup the RX handlers for each of the reply types sent from the uCode
4140  * to the host.
4141  *
4142  * This function chains into the hardware specific files for them to setup
4143  * any hardware specific handlers as well.
4144  */
4145 static void
4146 il4965_setup_handlers(struct il_priv *il)
4147 {
4148         il->handlers[N_ALIVE] = il4965_hdl_alive;
4149         il->handlers[N_ERROR] = il_hdl_error;
4150         il->handlers[N_CHANNEL_SWITCH] = il_hdl_csa;
4151         il->handlers[N_SPECTRUM_MEASUREMENT] = il_hdl_spectrum_measurement;
4152         il->handlers[N_PM_SLEEP] = il_hdl_pm_sleep;
4153         il->handlers[N_PM_DEBUG_STATS] = il_hdl_pm_debug_stats;
4154         il->handlers[N_BEACON] = il4965_hdl_beacon;
4155
4156         /*
4157          * The same handler is used for both the REPLY to a discrete
4158          * stats request from the host as well as for the periodic
4159          * stats notifications (after received beacons) from the uCode.
4160          */
4161         il->handlers[C_STATS] = il4965_hdl_c_stats;
4162         il->handlers[N_STATS] = il4965_hdl_stats;
4163
4164         il_setup_rx_scan_handlers(il);
4165
4166         /* status change handler */
4167         il->handlers[N_CARD_STATE] = il4965_hdl_card_state;
4168
4169         il->handlers[N_MISSED_BEACONS] = il4965_hdl_missed_beacon;
4170         /* Rx handlers */
4171         il->handlers[N_RX_PHY] = il4965_hdl_rx_phy;
4172         il->handlers[N_RX_MPDU] = il4965_hdl_rx;
4173         il->handlers[N_RX] = il4965_hdl_rx;
4174         /* block ack */
4175         il->handlers[N_COMPRESSED_BA] = il4965_hdl_compressed_ba;
4176         /* Tx response */
4177         il->handlers[C_TX] = il4965_hdl_tx;
4178 }
4179
4180 /**
4181  * il4965_rx_handle - Main entry function for receiving responses from uCode
4182  *
4183  * Uses the il->handlers callback function array to invoke
4184  * the appropriate handlers, including command responses,
4185  * frame-received notifications, and other notifications.
4186  */
4187 void
4188 il4965_rx_handle(struct il_priv *il)
4189 {
4190         struct il_rx_buf *rxb;
4191         struct il_rx_pkt *pkt;
4192         struct il_rx_queue *rxq = &il->rxq;
4193         u32 r, i;
4194         int reclaim;
4195         unsigned long flags;
4196         u8 fill_rx = 0;
4197         u32 count = 8;
4198         int total_empty;
4199
4200         /* uCode's read idx (stored in shared DRAM) indicates the last Rx
4201          * buffer that the driver may process (last buffer filled by ucode). */
4202         r = le16_to_cpu(rxq->rb_stts->closed_rb_num) & 0x0FFF;
4203         i = rxq->read;
4204
4205         /* Rx interrupt, but nothing sent from uCode */
4206         if (i == r)
4207                 D_RX("r = %d, i = %d\n", r, i);
4208
4209         /* calculate total frames need to be restock after handling RX */
4210         total_empty = r - rxq->write_actual;
4211         if (total_empty < 0)
4212                 total_empty += RX_QUEUE_SIZE;
4213
4214         if (total_empty > (RX_QUEUE_SIZE / 2))
4215                 fill_rx = 1;
4216
4217         while (i != r) {
4218                 int len;
4219
4220                 rxb = rxq->queue[i];
4221
4222                 /* If an RXB doesn't have a Rx queue slot associated with it,
4223                  * then a bug has been introduced in the queue refilling
4224                  * routines -- catch it here */
4225                 BUG_ON(rxb == NULL);
4226
4227                 rxq->queue[i] = NULL;
4228
4229                 pci_unmap_page(il->pci_dev, rxb->page_dma,
4230                                PAGE_SIZE << il->hw_params.rx_page_order,
4231                                PCI_DMA_FROMDEVICE);
4232                 pkt = rxb_addr(rxb);
4233
4234                 len = le32_to_cpu(pkt->len_n_flags) & IL_RX_FRAME_SIZE_MSK;
4235                 len += sizeof(u32);     /* account for status word */
4236
4237                 /* Reclaim a command buffer only if this packet is a response
4238                  *   to a (driver-originated) command.
4239                  * If the packet (e.g. Rx frame) originated from uCode,
4240                  *   there is no command buffer to reclaim.
4241                  * Ucode should set SEQ_RX_FRAME bit if ucode-originated,
4242                  *   but apparently a few don't get set; catch them here. */
4243                 reclaim = !(pkt->hdr.sequence & SEQ_RX_FRAME) &&
4244                     (pkt->hdr.cmd != N_RX_PHY) && (pkt->hdr.cmd != N_RX) &&
4245                     (pkt->hdr.cmd != N_RX_MPDU) &&
4246                     (pkt->hdr.cmd != N_COMPRESSED_BA) &&
4247                     (pkt->hdr.cmd != N_STATS) && (pkt->hdr.cmd != C_TX);
4248
4249                 /* Based on type of command response or notification,
4250                  *   handle those that need handling via function in
4251                  *   handlers table.  See il4965_setup_handlers() */
4252                 if (il->handlers[pkt->hdr.cmd]) {
4253                         D_RX("r = %d, i = %d, %s, 0x%02x\n", r, i,
4254                              il_get_cmd_string(pkt->hdr.cmd), pkt->hdr.cmd);
4255                         il->isr_stats.handlers[pkt->hdr.cmd]++;
4256                         il->handlers[pkt->hdr.cmd] (il, rxb);
4257                 } else {
4258                         /* No handling needed */
4259                         D_RX("r %d i %d No handler needed for %s, 0x%02x\n", r,
4260                              i, il_get_cmd_string(pkt->hdr.cmd), pkt->hdr.cmd);
4261                 }
4262
4263                 /*
4264                  * XXX: After here, we should always check rxb->page
4265                  * against NULL before touching it or its virtual
4266                  * memory (pkt). Because some handler might have
4267                  * already taken or freed the pages.
4268                  */
4269
4270                 if (reclaim) {
4271                         /* Invoke any callbacks, transfer the buffer to caller,
4272                          * and fire off the (possibly) blocking il_send_cmd()
4273                          * as we reclaim the driver command queue */
4274                         if (rxb->page)
4275                                 il_tx_cmd_complete(il, rxb);
4276                         else
4277                                 IL_WARN("Claim null rxb?\n");
4278                 }
4279
4280                 /* Reuse the page if possible. For notification packets and
4281                  * SKBs that fail to Rx correctly, add them back into the
4282                  * rx_free list for reuse later. */
4283                 spin_lock_irqsave(&rxq->lock, flags);
4284                 if (rxb->page != NULL) {
4285                         rxb->page_dma =
4286                             pci_map_page(il->pci_dev, rxb->page, 0,
4287                                          PAGE_SIZE << il->hw_params.
4288                                          rx_page_order, PCI_DMA_FROMDEVICE);
4289                         list_add_tail(&rxb->list, &rxq->rx_free);
4290                         rxq->free_count++;
4291                 } else
4292                         list_add_tail(&rxb->list, &rxq->rx_used);
4293
4294                 spin_unlock_irqrestore(&rxq->lock, flags);
4295
4296                 i = (i + 1) & RX_QUEUE_MASK;
4297                 /* If there are a lot of unused frames,
4298                  * restock the Rx queue so ucode wont assert. */
4299                 if (fill_rx) {
4300                         count++;
4301                         if (count >= 8) {
4302                                 rxq->read = i;
4303                                 il4965_rx_replenish_now(il);
4304                                 count = 0;
4305                         }
4306                 }
4307         }
4308
4309         /* Backtrack one entry */
4310         rxq->read = i;
4311         if (fill_rx)
4312                 il4965_rx_replenish_now(il);
4313         else
4314                 il4965_rx_queue_restock(il);
4315 }
4316
4317 /* call this function to flush any scheduled tasklet */
4318 static inline void
4319 il4965_synchronize_irq(struct il_priv *il)
4320 {
4321         /* wait to make sure we flush pending tasklet */
4322         synchronize_irq(il->pci_dev->irq);
4323         tasklet_kill(&il->irq_tasklet);
4324 }
4325
4326 static void
4327 il4965_irq_tasklet(struct il_priv *il)
4328 {
4329         u32 inta, handled = 0;
4330         u32 inta_fh;
4331         unsigned long flags;
4332         u32 i;
4333 #ifdef CONFIG_IWLEGACY_DEBUG
4334         u32 inta_mask;
4335 #endif
4336
4337         spin_lock_irqsave(&il->lock, flags);
4338
4339         /* Ack/clear/reset pending uCode interrupts.
4340          * Note:  Some bits in CSR_INT are "OR" of bits in CSR_FH_INT_STATUS,
4341          *  and will clear only when CSR_FH_INT_STATUS gets cleared. */
4342         inta = _il_rd(il, CSR_INT);
4343         _il_wr(il, CSR_INT, inta);
4344
4345         /* Ack/clear/reset pending flow-handler (DMA) interrupts.
4346          * Any new interrupts that happen after this, either while we're
4347          * in this tasklet, or later, will show up in next ISR/tasklet. */
4348         inta_fh = _il_rd(il, CSR_FH_INT_STATUS);
4349         _il_wr(il, CSR_FH_INT_STATUS, inta_fh);
4350
4351 #ifdef CONFIG_IWLEGACY_DEBUG
4352         if (il_get_debug_level(il) & IL_DL_ISR) {
4353                 /* just for debug */
4354                 inta_mask = _il_rd(il, CSR_INT_MASK);
4355                 D_ISR("inta 0x%08x, enabled 0x%08x, fh 0x%08x\n", inta,
4356                       inta_mask, inta_fh);
4357         }
4358 #endif
4359
4360         spin_unlock_irqrestore(&il->lock, flags);
4361
4362         /* Since CSR_INT and CSR_FH_INT_STATUS reads and clears are not
4363          * atomic, make sure that inta covers all the interrupts that
4364          * we've discovered, even if FH interrupt came in just after
4365          * reading CSR_INT. */
4366         if (inta_fh & CSR49_FH_INT_RX_MASK)
4367                 inta |= CSR_INT_BIT_FH_RX;
4368         if (inta_fh & CSR49_FH_INT_TX_MASK)
4369                 inta |= CSR_INT_BIT_FH_TX;
4370
4371         /* Now service all interrupt bits discovered above. */
4372         if (inta & CSR_INT_BIT_HW_ERR) {
4373                 IL_ERR("Hardware error detected.  Restarting.\n");
4374
4375                 /* Tell the device to stop sending interrupts */
4376                 il_disable_interrupts(il);
4377
4378                 il->isr_stats.hw++;
4379                 il_irq_handle_error(il);
4380
4381                 handled |= CSR_INT_BIT_HW_ERR;
4382
4383                 return;
4384         }
4385 #ifdef CONFIG_IWLEGACY_DEBUG
4386         if (il_get_debug_level(il) & (IL_DL_ISR)) {
4387                 /* NIC fires this, but we don't use it, redundant with WAKEUP */
4388                 if (inta & CSR_INT_BIT_SCD) {
4389                         D_ISR("Scheduler finished to transmit "
4390                               "the frame/frames.\n");
4391                         il->isr_stats.sch++;
4392                 }
4393
4394                 /* Alive notification via Rx interrupt will do the real work */
4395                 if (inta & CSR_INT_BIT_ALIVE) {
4396                         D_ISR("Alive interrupt\n");
4397                         il->isr_stats.alive++;
4398                 }
4399         }
4400 #endif
4401         /* Safely ignore these bits for debug checks below */
4402         inta &= ~(CSR_INT_BIT_SCD | CSR_INT_BIT_ALIVE);
4403
4404         /* HW RF KILL switch toggled */
4405         if (inta & CSR_INT_BIT_RF_KILL) {
4406                 int hw_rf_kill = 0;
4407
4408                 if (!(_il_rd(il, CSR_GP_CNTRL) & CSR_GP_CNTRL_REG_FLAG_HW_RF_KILL_SW))
4409                         hw_rf_kill = 1;
4410
4411                 IL_WARN("RF_KILL bit toggled to %s.\n",
4412                         hw_rf_kill ? "disable radio" : "enable radio");
4413
4414                 il->isr_stats.rfkill++;
4415
4416                 /* driver only loads ucode once setting the interface up.
4417                  * the driver allows loading the ucode even if the radio
4418                  * is killed. Hence update the killswitch state here. The
4419                  * rfkill handler will care about restarting if needed.
4420                  */
4421                 if (!test_bit(S_ALIVE, &il->status)) {
4422                         if (hw_rf_kill)
4423                                 set_bit(S_RF_KILL_HW, &il->status);
4424                         else
4425                                 clear_bit(S_RF_KILL_HW, &il->status);
4426                         wiphy_rfkill_set_hw_state(il->hw->wiphy, hw_rf_kill);
4427                 }
4428
4429                 handled |= CSR_INT_BIT_RF_KILL;
4430         }
4431
4432         /* Chip got too hot and stopped itself */
4433         if (inta & CSR_INT_BIT_CT_KILL) {
4434                 IL_ERR("Microcode CT kill error detected.\n");
4435                 il->isr_stats.ctkill++;
4436                 handled |= CSR_INT_BIT_CT_KILL;
4437         }
4438
4439         /* Error detected by uCode */
4440         if (inta & CSR_INT_BIT_SW_ERR) {
4441                 IL_ERR("Microcode SW error detected. " " Restarting 0x%X.\n",
4442                        inta);
4443                 il->isr_stats.sw++;
4444                 il_irq_handle_error(il);
4445                 handled |= CSR_INT_BIT_SW_ERR;
4446         }
4447
4448         /*
4449          * uCode wakes up after power-down sleep.
4450          * Tell device about any new tx or host commands enqueued,
4451          * and about any Rx buffers made available while asleep.
4452          */
4453         if (inta & CSR_INT_BIT_WAKEUP) {
4454                 D_ISR("Wakeup interrupt\n");
4455                 il_rx_queue_update_write_ptr(il, &il->rxq);
4456                 for (i = 0; i < il->hw_params.max_txq_num; i++)
4457                         il_txq_update_write_ptr(il, &il->txq[i]);
4458                 il->isr_stats.wakeup++;
4459                 handled |= CSR_INT_BIT_WAKEUP;
4460         }
4461
4462         /* All uCode command responses, including Tx command responses,
4463          * Rx "responses" (frame-received notification), and other
4464          * notifications from uCode come through here*/
4465         if (inta & (CSR_INT_BIT_FH_RX | CSR_INT_BIT_SW_RX)) {
4466                 il4965_rx_handle(il);
4467                 il->isr_stats.rx++;
4468                 handled |= (CSR_INT_BIT_FH_RX | CSR_INT_BIT_SW_RX);
4469         }
4470
4471         /* This "Tx" DMA channel is used only for loading uCode */
4472         if (inta & CSR_INT_BIT_FH_TX) {
4473                 D_ISR("uCode load interrupt\n");
4474                 il->isr_stats.tx++;
4475                 handled |= CSR_INT_BIT_FH_TX;
4476                 /* Wake up uCode load routine, now that load is complete */
4477                 il->ucode_write_complete = 1;
4478                 wake_up(&il->wait_command_queue);
4479         }
4480
4481         if (inta & ~handled) {
4482                 IL_ERR("Unhandled INTA bits 0x%08x\n", inta & ~handled);
4483                 il->isr_stats.unhandled++;
4484         }
4485
4486         if (inta & ~(il->inta_mask)) {
4487                 IL_WARN("Disabled INTA bits 0x%08x were pending\n",
4488                         inta & ~il->inta_mask);
4489                 IL_WARN("   with FH49_INT = 0x%08x\n", inta_fh);
4490         }
4491
4492         /* Re-enable all interrupts */
4493         /* only Re-enable if disabled by irq */
4494         if (test_bit(S_INT_ENABLED, &il->status))
4495                 il_enable_interrupts(il);
4496         /* Re-enable RF_KILL if it occurred */
4497         else if (handled & CSR_INT_BIT_RF_KILL)
4498                 il_enable_rfkill_int(il);
4499
4500 #ifdef CONFIG_IWLEGACY_DEBUG
4501         if (il_get_debug_level(il) & (IL_DL_ISR)) {
4502                 inta = _il_rd(il, CSR_INT);
4503                 inta_mask = _il_rd(il, CSR_INT_MASK);
4504                 inta_fh = _il_rd(il, CSR_FH_INT_STATUS);
4505                 D_ISR("End inta 0x%08x, enabled 0x%08x, fh 0x%08x, "
4506                       "flags 0x%08lx\n", inta, inta_mask, inta_fh, flags);
4507         }
4508 #endif
4509 }
4510
4511 /*****************************************************************************
4512  *
4513  * sysfs attributes
4514  *
4515  *****************************************************************************/
4516
4517 #ifdef CONFIG_IWLEGACY_DEBUG
4518
4519 /*
4520  * The following adds a new attribute to the sysfs representation
4521  * of this device driver (i.e. a new file in /sys/class/net/wlan0/device/)
4522  * used for controlling the debug level.
4523  *
4524  * See the level definitions in iwl for details.
4525  *
4526  * The debug_level being managed using sysfs below is a per device debug
4527  * level that is used instead of the global debug level if it (the per
4528  * device debug level) is set.
4529  */
4530 static ssize_t
4531 il4965_show_debug_level(struct device *d, struct device_attribute *attr,
4532                         char *buf)
4533 {
4534         struct il_priv *il = dev_get_drvdata(d);
4535         return sprintf(buf, "0x%08X\n", il_get_debug_level(il));
4536 }
4537
4538 static ssize_t
4539 il4965_store_debug_level(struct device *d, struct device_attribute *attr,
4540                          const char *buf, size_t count)
4541 {
4542         struct il_priv *il = dev_get_drvdata(d);
4543         unsigned long val;
4544         int ret;
4545
4546         ret = strict_strtoul(buf, 0, &val);
4547         if (ret)
4548                 IL_ERR("%s is not in hex or decimal form.\n", buf);
4549         else
4550                 il->debug_level = val;
4551
4552         return strnlen(buf, count);
4553 }
4554
4555 static DEVICE_ATTR(debug_level, S_IWUSR | S_IRUGO, il4965_show_debug_level,
4556                    il4965_store_debug_level);
4557
4558 #endif /* CONFIG_IWLEGACY_DEBUG */
4559
4560 static ssize_t
4561 il4965_show_temperature(struct device *d, struct device_attribute *attr,
4562                         char *buf)
4563 {
4564         struct il_priv *il = dev_get_drvdata(d);
4565
4566         if (!il_is_alive(il))
4567                 return -EAGAIN;
4568
4569         return sprintf(buf, "%d\n", il->temperature);
4570 }
4571
4572 static DEVICE_ATTR(temperature, S_IRUGO, il4965_show_temperature, NULL);
4573
4574 static ssize_t
4575 il4965_show_tx_power(struct device *d, struct device_attribute *attr, char *buf)
4576 {
4577         struct il_priv *il = dev_get_drvdata(d);
4578
4579         if (!il_is_ready_rf(il))
4580                 return sprintf(buf, "off\n");
4581         else
4582                 return sprintf(buf, "%d\n", il->tx_power_user_lmt);
4583 }
4584
4585 static ssize_t
4586 il4965_store_tx_power(struct device *d, struct device_attribute *attr,
4587                       const char *buf, size_t count)
4588 {
4589         struct il_priv *il = dev_get_drvdata(d);
4590         unsigned long val;
4591         int ret;
4592
4593         ret = strict_strtoul(buf, 10, &val);
4594         if (ret)
4595                 IL_INFO("%s is not in decimal form.\n", buf);
4596         else {
4597                 ret = il_set_tx_power(il, val, false);
4598                 if (ret)
4599                         IL_ERR("failed setting tx power (0x%d).\n", ret);
4600                 else
4601                         ret = count;
4602         }
4603         return ret;
4604 }
4605
4606 static DEVICE_ATTR(tx_power, S_IWUSR | S_IRUGO, il4965_show_tx_power,
4607                    il4965_store_tx_power);
4608
4609 static struct attribute *il_sysfs_entries[] = {
4610         &dev_attr_temperature.attr,
4611         &dev_attr_tx_power.attr,
4612 #ifdef CONFIG_IWLEGACY_DEBUG
4613         &dev_attr_debug_level.attr,
4614 #endif
4615         NULL
4616 };
4617
4618 static struct attribute_group il_attribute_group = {
4619         .name = NULL,           /* put in device directory */
4620         .attrs = il_sysfs_entries,
4621 };
4622
4623 /******************************************************************************
4624  *
4625  * uCode download functions
4626  *
4627  ******************************************************************************/
4628
4629 static void
4630 il4965_dealloc_ucode_pci(struct il_priv *il)
4631 {
4632         il_free_fw_desc(il->pci_dev, &il->ucode_code);
4633         il_free_fw_desc(il->pci_dev, &il->ucode_data);
4634         il_free_fw_desc(il->pci_dev, &il->ucode_data_backup);
4635         il_free_fw_desc(il->pci_dev, &il->ucode_init);
4636         il_free_fw_desc(il->pci_dev, &il->ucode_init_data);
4637         il_free_fw_desc(il->pci_dev, &il->ucode_boot);
4638 }
4639
4640 static void
4641 il4965_nic_start(struct il_priv *il)
4642 {
4643         /* Remove all resets to allow NIC to operate */
4644         _il_wr(il, CSR_RESET, 0);
4645 }
4646
4647 static void il4965_ucode_callback(const struct firmware *ucode_raw,
4648                                   void *context);
4649 static int il4965_mac_setup_register(struct il_priv *il, u32 max_probe_length);
4650
4651 static int __must_check
4652 il4965_request_firmware(struct il_priv *il, bool first)
4653 {
4654         const char *name_pre = il->cfg->fw_name_pre;
4655         char tag[8];
4656
4657         if (first) {
4658                 il->fw_idx = il->cfg->ucode_api_max;
4659                 sprintf(tag, "%d", il->fw_idx);
4660         } else {
4661                 il->fw_idx--;
4662                 sprintf(tag, "%d", il->fw_idx);
4663         }
4664
4665         if (il->fw_idx < il->cfg->ucode_api_min) {
4666                 IL_ERR("no suitable firmware found!\n");
4667                 return -ENOENT;
4668         }
4669
4670         sprintf(il->firmware_name, "%s%s%s", name_pre, tag, ".ucode");
4671
4672         D_INFO("attempting to load firmware '%s'\n", il->firmware_name);
4673
4674         return request_firmware_nowait(THIS_MODULE, 1, il->firmware_name,
4675                                        &il->pci_dev->dev, GFP_KERNEL, il,
4676                                        il4965_ucode_callback);
4677 }
4678
4679 struct il4965_firmware_pieces {
4680         const void *inst, *data, *init, *init_data, *boot;
4681         size_t inst_size, data_size, init_size, init_data_size, boot_size;
4682 };
4683
4684 static int
4685 il4965_load_firmware(struct il_priv *il, const struct firmware *ucode_raw,
4686                      struct il4965_firmware_pieces *pieces)
4687 {
4688         struct il_ucode_header *ucode = (void *)ucode_raw->data;
4689         u32 api_ver, hdr_size;
4690         const u8 *src;
4691
4692         il->ucode_ver = le32_to_cpu(ucode->ver);
4693         api_ver = IL_UCODE_API(il->ucode_ver);
4694
4695         switch (api_ver) {
4696         default:
4697         case 0:
4698         case 1:
4699         case 2:
4700                 hdr_size = 24;
4701                 if (ucode_raw->size < hdr_size) {
4702                         IL_ERR("File size too small!\n");
4703                         return -EINVAL;
4704                 }
4705                 pieces->inst_size = le32_to_cpu(ucode->v1.inst_size);
4706                 pieces->data_size = le32_to_cpu(ucode->v1.data_size);
4707                 pieces->init_size = le32_to_cpu(ucode->v1.init_size);
4708                 pieces->init_data_size = le32_to_cpu(ucode->v1.init_data_size);
4709                 pieces->boot_size = le32_to_cpu(ucode->v1.boot_size);
4710                 src = ucode->v1.data;
4711                 break;
4712         }
4713
4714         /* Verify size of file vs. image size info in file's header */
4715         if (ucode_raw->size !=
4716             hdr_size + pieces->inst_size + pieces->data_size +
4717             pieces->init_size + pieces->init_data_size + pieces->boot_size) {
4718
4719                 IL_ERR("uCode file size %d does not match expected size\n",
4720                        (int)ucode_raw->size);
4721                 return -EINVAL;
4722         }
4723
4724         pieces->inst = src;
4725         src += pieces->inst_size;
4726         pieces->data = src;
4727         src += pieces->data_size;
4728         pieces->init = src;
4729         src += pieces->init_size;
4730         pieces->init_data = src;
4731         src += pieces->init_data_size;
4732         pieces->boot = src;
4733         src += pieces->boot_size;
4734
4735         return 0;
4736 }
4737
4738 /**
4739  * il4965_ucode_callback - callback when firmware was loaded
4740  *
4741  * If loaded successfully, copies the firmware into buffers
4742  * for the card to fetch (via DMA).
4743  */
4744 static void
4745 il4965_ucode_callback(const struct firmware *ucode_raw, void *context)
4746 {
4747         struct il_priv *il = context;
4748         struct il_ucode_header *ucode;
4749         int err;
4750         struct il4965_firmware_pieces pieces;
4751         const unsigned int api_max = il->cfg->ucode_api_max;
4752         const unsigned int api_min = il->cfg->ucode_api_min;
4753         u32 api_ver;
4754
4755         u32 max_probe_length = 200;
4756         u32 standard_phy_calibration_size =
4757             IL_DEFAULT_STANDARD_PHY_CALIBRATE_TBL_SIZE;
4758
4759         memset(&pieces, 0, sizeof(pieces));
4760
4761         if (!ucode_raw) {
4762                 if (il->fw_idx <= il->cfg->ucode_api_max)
4763                         IL_ERR("request for firmware file '%s' failed.\n",
4764                                il->firmware_name);
4765                 goto try_again;
4766         }
4767
4768         D_INFO("Loaded firmware file '%s' (%zd bytes).\n", il->firmware_name,
4769                ucode_raw->size);
4770
4771         /* Make sure that we got at least the API version number */
4772         if (ucode_raw->size < 4) {
4773                 IL_ERR("File size way too small!\n");
4774                 goto try_again;
4775         }
4776
4777         /* Data from ucode file:  header followed by uCode images */
4778         ucode = (struct il_ucode_header *)ucode_raw->data;
4779
4780         err = il4965_load_firmware(il, ucode_raw, &pieces);
4781
4782         if (err)
4783                 goto try_again;
4784
4785         api_ver = IL_UCODE_API(il->ucode_ver);
4786
4787         /*
4788          * api_ver should match the api version forming part of the
4789          * firmware filename ... but we don't check for that and only rely
4790          * on the API version read from firmware header from here on forward
4791          */
4792         if (api_ver < api_min || api_ver > api_max) {
4793                 IL_ERR("Driver unable to support your firmware API. "
4794                        "Driver supports v%u, firmware is v%u.\n", api_max,
4795                        api_ver);
4796                 goto try_again;
4797         }
4798
4799         if (api_ver != api_max)
4800                 IL_ERR("Firmware has old API version. Expected v%u, "
4801                        "got v%u. New firmware can be obtained "
4802                        "from http://www.intellinuxwireless.org.\n", api_max,
4803                        api_ver);
4804
4805         IL_INFO("loaded firmware version %u.%u.%u.%u\n",
4806                 IL_UCODE_MAJOR(il->ucode_ver), IL_UCODE_MINOR(il->ucode_ver),
4807                 IL_UCODE_API(il->ucode_ver), IL_UCODE_SERIAL(il->ucode_ver));
4808
4809         snprintf(il->hw->wiphy->fw_version, sizeof(il->hw->wiphy->fw_version),
4810                  "%u.%u.%u.%u", IL_UCODE_MAJOR(il->ucode_ver),
4811                  IL_UCODE_MINOR(il->ucode_ver), IL_UCODE_API(il->ucode_ver),
4812                  IL_UCODE_SERIAL(il->ucode_ver));
4813
4814         /*
4815          * For any of the failures below (before allocating pci memory)
4816          * we will try to load a version with a smaller API -- maybe the
4817          * user just got a corrupted version of the latest API.
4818          */
4819
4820         D_INFO("f/w package hdr ucode version raw = 0x%x\n", il->ucode_ver);
4821         D_INFO("f/w package hdr runtime inst size = %Zd\n", pieces.inst_size);
4822         D_INFO("f/w package hdr runtime data size = %Zd\n", pieces.data_size);
4823         D_INFO("f/w package hdr init inst size = %Zd\n", pieces.init_size);
4824         D_INFO("f/w package hdr init data size = %Zd\n", pieces.init_data_size);
4825         D_INFO("f/w package hdr boot inst size = %Zd\n", pieces.boot_size);
4826
4827         /* Verify that uCode images will fit in card's SRAM */
4828         if (pieces.inst_size > il->hw_params.max_inst_size) {
4829                 IL_ERR("uCode instr len %Zd too large to fit in\n",
4830                        pieces.inst_size);
4831                 goto try_again;
4832         }
4833
4834         if (pieces.data_size > il->hw_params.max_data_size) {
4835                 IL_ERR("uCode data len %Zd too large to fit in\n",
4836                        pieces.data_size);
4837                 goto try_again;
4838         }
4839
4840         if (pieces.init_size > il->hw_params.max_inst_size) {
4841                 IL_ERR("uCode init instr len %Zd too large to fit in\n",
4842                        pieces.init_size);
4843                 goto try_again;
4844         }
4845
4846         if (pieces.init_data_size > il->hw_params.max_data_size) {
4847                 IL_ERR("uCode init data len %Zd too large to fit in\n",
4848                        pieces.init_data_size);
4849                 goto try_again;
4850         }
4851
4852         if (pieces.boot_size > il->hw_params.max_bsm_size) {
4853                 IL_ERR("uCode boot instr len %Zd too large to fit in\n",
4854                        pieces.boot_size);
4855                 goto try_again;
4856         }
4857
4858         /* Allocate ucode buffers for card's bus-master loading ... */
4859
4860         /* Runtime instructions and 2 copies of data:
4861          * 1) unmodified from disk
4862          * 2) backup cache for save/restore during power-downs */
4863         il->ucode_code.len = pieces.inst_size;
4864         il_alloc_fw_desc(il->pci_dev, &il->ucode_code);
4865
4866         il->ucode_data.len = pieces.data_size;
4867         il_alloc_fw_desc(il->pci_dev, &il->ucode_data);
4868
4869         il->ucode_data_backup.len = pieces.data_size;
4870         il_alloc_fw_desc(il->pci_dev, &il->ucode_data_backup);
4871
4872         if (!il->ucode_code.v_addr || !il->ucode_data.v_addr ||
4873             !il->ucode_data_backup.v_addr)
4874                 goto err_pci_alloc;
4875
4876         /* Initialization instructions and data */
4877         if (pieces.init_size && pieces.init_data_size) {
4878                 il->ucode_init.len = pieces.init_size;
4879                 il_alloc_fw_desc(il->pci_dev, &il->ucode_init);
4880
4881                 il->ucode_init_data.len = pieces.init_data_size;
4882                 il_alloc_fw_desc(il->pci_dev, &il->ucode_init_data);
4883
4884                 if (!il->ucode_init.v_addr || !il->ucode_init_data.v_addr)
4885                         goto err_pci_alloc;
4886         }
4887
4888         /* Bootstrap (instructions only, no data) */
4889         if (pieces.boot_size) {
4890                 il->ucode_boot.len = pieces.boot_size;
4891                 il_alloc_fw_desc(il->pci_dev, &il->ucode_boot);
4892
4893                 if (!il->ucode_boot.v_addr)
4894                         goto err_pci_alloc;
4895         }
4896
4897         /* Now that we can no longer fail, copy information */
4898
4899         il->sta_key_max_num = STA_KEY_MAX_NUM;
4900
4901         /* Copy images into buffers for card's bus-master reads ... */
4902
4903         /* Runtime instructions (first block of data in file) */
4904         D_INFO("Copying (but not loading) uCode instr len %Zd\n",
4905                pieces.inst_size);
4906         memcpy(il->ucode_code.v_addr, pieces.inst, pieces.inst_size);
4907
4908         D_INFO("uCode instr buf vaddr = 0x%p, paddr = 0x%08x\n",
4909                il->ucode_code.v_addr, (u32) il->ucode_code.p_addr);
4910
4911         /*
4912          * Runtime data
4913          * NOTE:  Copy into backup buffer will be done in il_up()
4914          */
4915         D_INFO("Copying (but not loading) uCode data len %Zd\n",
4916                pieces.data_size);
4917         memcpy(il->ucode_data.v_addr, pieces.data, pieces.data_size);
4918         memcpy(il->ucode_data_backup.v_addr, pieces.data, pieces.data_size);
4919
4920         /* Initialization instructions */
4921         if (pieces.init_size) {
4922                 D_INFO("Copying (but not loading) init instr len %Zd\n",
4923                        pieces.init_size);
4924                 memcpy(il->ucode_init.v_addr, pieces.init, pieces.init_size);
4925         }
4926
4927         /* Initialization data */
4928         if (pieces.init_data_size) {
4929                 D_INFO("Copying (but not loading) init data len %Zd\n",
4930                        pieces.init_data_size);
4931                 memcpy(il->ucode_init_data.v_addr, pieces.init_data,
4932                        pieces.init_data_size);
4933         }
4934
4935         /* Bootstrap instructions */
4936         D_INFO("Copying (but not loading) boot instr len %Zd\n",
4937                pieces.boot_size);
4938         memcpy(il->ucode_boot.v_addr, pieces.boot, pieces.boot_size);
4939
4940         /*
4941          * figure out the offset of chain noise reset and gain commands
4942          * base on the size of standard phy calibration commands table size
4943          */
4944         il->_4965.phy_calib_chain_noise_reset_cmd =
4945             standard_phy_calibration_size;
4946         il->_4965.phy_calib_chain_noise_gain_cmd =
4947             standard_phy_calibration_size + 1;
4948
4949         /**************************************************
4950          * This is still part of probe() in a sense...
4951          *
4952          * 9. Setup and register with mac80211 and debugfs
4953          **************************************************/
4954         err = il4965_mac_setup_register(il, max_probe_length);
4955         if (err)
4956                 goto out_unbind;
4957
4958         err = il_dbgfs_register(il, DRV_NAME);
4959         if (err)
4960                 IL_ERR("failed to create debugfs files. Ignoring error: %d\n",
4961                        err);
4962
4963         err = sysfs_create_group(&il->pci_dev->dev.kobj, &il_attribute_group);
4964         if (err) {
4965                 IL_ERR("failed to create sysfs device attributes\n");
4966                 goto out_unbind;
4967         }
4968
4969         /* We have our copies now, allow OS release its copies */
4970         release_firmware(ucode_raw);
4971         complete(&il->_4965.firmware_loading_complete);
4972         return;
4973
4974 try_again:
4975         /* try next, if any */
4976         if (il4965_request_firmware(il, false))
4977                 goto out_unbind;
4978         release_firmware(ucode_raw);
4979         return;
4980
4981 err_pci_alloc:
4982         IL_ERR("failed to allocate pci memory\n");
4983         il4965_dealloc_ucode_pci(il);
4984 out_unbind:
4985         complete(&il->_4965.firmware_loading_complete);
4986         device_release_driver(&il->pci_dev->dev);
4987         release_firmware(ucode_raw);
4988 }
4989
4990 static const char *const desc_lookup_text[] = {
4991         "OK",
4992         "FAIL",
4993         "BAD_PARAM",
4994         "BAD_CHECKSUM",
4995         "NMI_INTERRUPT_WDG",
4996         "SYSASSERT",
4997         "FATAL_ERROR",
4998         "BAD_COMMAND",
4999         "HW_ERROR_TUNE_LOCK",
5000         "HW_ERROR_TEMPERATURE",
5001         "ILLEGAL_CHAN_FREQ",
5002         "VCC_NOT_STBL",
5003         "FH49_ERROR",
5004         "NMI_INTERRUPT_HOST",
5005         "NMI_INTERRUPT_ACTION_PT",
5006         "NMI_INTERRUPT_UNKNOWN",
5007         "UCODE_VERSION_MISMATCH",
5008         "HW_ERROR_ABS_LOCK",
5009         "HW_ERROR_CAL_LOCK_FAIL",
5010         "NMI_INTERRUPT_INST_ACTION_PT",
5011         "NMI_INTERRUPT_DATA_ACTION_PT",
5012         "NMI_TRM_HW_ER",
5013         "NMI_INTERRUPT_TRM",
5014         "NMI_INTERRUPT_BREAK_POINT",
5015         "DEBUG_0",
5016         "DEBUG_1",
5017         "DEBUG_2",
5018         "DEBUG_3",
5019 };
5020
5021 static struct {
5022         char *name;
5023         u8 num;
5024 } advanced_lookup[] = {
5025         {
5026         "NMI_INTERRUPT_WDG", 0x34}, {
5027         "SYSASSERT", 0x35}, {
5028         "UCODE_VERSION_MISMATCH", 0x37}, {
5029         "BAD_COMMAND", 0x38}, {
5030         "NMI_INTERRUPT_DATA_ACTION_PT", 0x3C}, {
5031         "FATAL_ERROR", 0x3D}, {
5032         "NMI_TRM_HW_ERR", 0x46}, {
5033         "NMI_INTERRUPT_TRM", 0x4C}, {
5034         "NMI_INTERRUPT_BREAK_POINT", 0x54}, {
5035         "NMI_INTERRUPT_WDG_RXF_FULL", 0x5C}, {
5036         "NMI_INTERRUPT_WDG_NO_RBD_RXF_FULL", 0x64}, {
5037         "NMI_INTERRUPT_HOST", 0x66}, {
5038         "NMI_INTERRUPT_ACTION_PT", 0x7C}, {
5039         "NMI_INTERRUPT_UNKNOWN", 0x84}, {
5040         "NMI_INTERRUPT_INST_ACTION_PT", 0x86}, {
5041 "ADVANCED_SYSASSERT", 0},};
5042
5043 static const char *
5044 il4965_desc_lookup(u32 num)
5045 {
5046         int i;
5047         int max = ARRAY_SIZE(desc_lookup_text);
5048
5049         if (num < max)
5050                 return desc_lookup_text[num];
5051
5052         max = ARRAY_SIZE(advanced_lookup) - 1;
5053         for (i = 0; i < max; i++) {
5054                 if (advanced_lookup[i].num == num)
5055                         break;
5056         }
5057         return advanced_lookup[i].name;
5058 }
5059
5060 #define ERROR_START_OFFSET  (1 * sizeof(u32))
5061 #define ERROR_ELEM_SIZE     (7 * sizeof(u32))
5062
5063 void
5064 il4965_dump_nic_error_log(struct il_priv *il)
5065 {
5066         u32 data2, line;
5067         u32 desc, time, count, base, data1;
5068         u32 blink1, blink2, ilink1, ilink2;
5069         u32 pc, hcmd;
5070
5071         if (il->ucode_type == UCODE_INIT)
5072                 base = le32_to_cpu(il->card_alive_init.error_event_table_ptr);
5073         else
5074                 base = le32_to_cpu(il->card_alive.error_event_table_ptr);
5075
5076         if (!il->ops->is_valid_rtc_data_addr(base)) {
5077                 IL_ERR("Not valid error log pointer 0x%08X for %s uCode\n",
5078                        base, (il->ucode_type == UCODE_INIT) ? "Init" : "RT");
5079                 return;
5080         }
5081
5082         count = il_read_targ_mem(il, base);
5083
5084         if (ERROR_START_OFFSET <= count * ERROR_ELEM_SIZE) {
5085                 IL_ERR("Start IWL Error Log Dump:\n");
5086                 IL_ERR("Status: 0x%08lX, count: %d\n", il->status, count);
5087         }
5088
5089         desc = il_read_targ_mem(il, base + 1 * sizeof(u32));
5090         il->isr_stats.err_code = desc;
5091         pc = il_read_targ_mem(il, base + 2 * sizeof(u32));
5092         blink1 = il_read_targ_mem(il, base + 3 * sizeof(u32));
5093         blink2 = il_read_targ_mem(il, base + 4 * sizeof(u32));
5094         ilink1 = il_read_targ_mem(il, base + 5 * sizeof(u32));
5095         ilink2 = il_read_targ_mem(il, base + 6 * sizeof(u32));
5096         data1 = il_read_targ_mem(il, base + 7 * sizeof(u32));
5097         data2 = il_read_targ_mem(il, base + 8 * sizeof(u32));
5098         line = il_read_targ_mem(il, base + 9 * sizeof(u32));
5099         time = il_read_targ_mem(il, base + 11 * sizeof(u32));
5100         hcmd = il_read_targ_mem(il, base + 22 * sizeof(u32));
5101
5102         IL_ERR("Desc                                  Time       "
5103                "data1      data2      line\n");
5104         IL_ERR("%-28s (0x%04X) %010u 0x%08X 0x%08X %u\n",
5105                il4965_desc_lookup(desc), desc, time, data1, data2, line);
5106         IL_ERR("pc      blink1  blink2  ilink1  ilink2  hcmd\n");
5107         IL_ERR("0x%05X 0x%05X 0x%05X 0x%05X 0x%05X 0x%05X\n", pc, blink1,
5108                blink2, ilink1, ilink2, hcmd);
5109 }
5110
5111 static void
5112 il4965_rf_kill_ct_config(struct il_priv *il)
5113 {
5114         struct il_ct_kill_config cmd;
5115         unsigned long flags;
5116         int ret = 0;
5117
5118         spin_lock_irqsave(&il->lock, flags);
5119         _il_wr(il, CSR_UCODE_DRV_GP1_CLR,
5120                CSR_UCODE_DRV_GP1_REG_BIT_CT_KILL_EXIT);
5121         spin_unlock_irqrestore(&il->lock, flags);
5122
5123         cmd.critical_temperature_R =
5124             cpu_to_le32(il->hw_params.ct_kill_threshold);
5125
5126         ret = il_send_cmd_pdu(il, C_CT_KILL_CONFIG, sizeof(cmd), &cmd);
5127         if (ret)
5128                 IL_ERR("C_CT_KILL_CONFIG failed\n");
5129         else
5130                 D_INFO("C_CT_KILL_CONFIG " "succeeded, "
5131                        "critical temperature is %d\n",
5132                        il->hw_params.ct_kill_threshold);
5133 }
5134
5135 static const s8 default_queue_to_tx_fifo[] = {
5136         IL_TX_FIFO_VO,
5137         IL_TX_FIFO_VI,
5138         IL_TX_FIFO_BE,
5139         IL_TX_FIFO_BK,
5140         IL49_CMD_FIFO_NUM,
5141         IL_TX_FIFO_UNUSED,
5142         IL_TX_FIFO_UNUSED,
5143 };
5144
5145 #define IL_MASK(lo, hi) ((1 << (hi)) | ((1 << (hi)) - (1 << (lo))))
5146
5147 static int
5148 il4965_alive_notify(struct il_priv *il)
5149 {
5150         u32 a;
5151         unsigned long flags;
5152         int i, chan;
5153         u32 reg_val;
5154
5155         spin_lock_irqsave(&il->lock, flags);
5156
5157         /* Clear 4965's internal Tx Scheduler data base */
5158         il->scd_base_addr = il_rd_prph(il, IL49_SCD_SRAM_BASE_ADDR);
5159         a = il->scd_base_addr + IL49_SCD_CONTEXT_DATA_OFFSET;
5160         for (; a < il->scd_base_addr + IL49_SCD_TX_STTS_BITMAP_OFFSET; a += 4)
5161                 il_write_targ_mem(il, a, 0);
5162         for (; a < il->scd_base_addr + IL49_SCD_TRANSLATE_TBL_OFFSET; a += 4)
5163                 il_write_targ_mem(il, a, 0);
5164         for (;
5165              a <
5166              il->scd_base_addr +
5167              IL49_SCD_TRANSLATE_TBL_OFFSET_QUEUE(il->hw_params.max_txq_num);
5168              a += 4)
5169                 il_write_targ_mem(il, a, 0);
5170
5171         /* Tel 4965 where to find Tx byte count tables */
5172         il_wr_prph(il, IL49_SCD_DRAM_BASE_ADDR, il->scd_bc_tbls.dma >> 10);
5173
5174         /* Enable DMA channel */
5175         for (chan = 0; chan < FH49_TCSR_CHNL_NUM; chan++)
5176                 il_wr(il, FH49_TCSR_CHNL_TX_CONFIG_REG(chan),
5177                       FH49_TCSR_TX_CONFIG_REG_VAL_DMA_CHNL_ENABLE |
5178                       FH49_TCSR_TX_CONFIG_REG_VAL_DMA_CREDIT_ENABLE);
5179
5180         /* Update FH chicken bits */
5181         reg_val = il_rd(il, FH49_TX_CHICKEN_BITS_REG);
5182         il_wr(il, FH49_TX_CHICKEN_BITS_REG,
5183               reg_val | FH49_TX_CHICKEN_BITS_SCD_AUTO_RETRY_EN);
5184
5185         /* Disable chain mode for all queues */
5186         il_wr_prph(il, IL49_SCD_QUEUECHAIN_SEL, 0);
5187
5188         /* Initialize each Tx queue (including the command queue) */
5189         for (i = 0; i < il->hw_params.max_txq_num; i++) {
5190
5191                 /* TFD circular buffer read/write idxes */
5192                 il_wr_prph(il, IL49_SCD_QUEUE_RDPTR(i), 0);
5193                 il_wr(il, HBUS_TARG_WRPTR, 0 | (i << 8));
5194
5195                 /* Max Tx Window size for Scheduler-ACK mode */
5196                 il_write_targ_mem(il,
5197                                   il->scd_base_addr +
5198                                   IL49_SCD_CONTEXT_QUEUE_OFFSET(i),
5199                                   (SCD_WIN_SIZE <<
5200                                    IL49_SCD_QUEUE_CTX_REG1_WIN_SIZE_POS) &
5201                                   IL49_SCD_QUEUE_CTX_REG1_WIN_SIZE_MSK);
5202
5203                 /* Frame limit */
5204                 il_write_targ_mem(il,
5205                                   il->scd_base_addr +
5206                                   IL49_SCD_CONTEXT_QUEUE_OFFSET(i) +
5207                                   sizeof(u32),
5208                                   (SCD_FRAME_LIMIT <<
5209                                    IL49_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_POS) &
5210                                   IL49_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_MSK);
5211
5212         }
5213         il_wr_prph(il, IL49_SCD_INTERRUPT_MASK,
5214                    (1 << il->hw_params.max_txq_num) - 1);
5215
5216         /* Activate all Tx DMA/FIFO channels */
5217         il4965_txq_set_sched(il, IL_MASK(0, 6));
5218
5219         il4965_set_wr_ptrs(il, IL_DEFAULT_CMD_QUEUE_NUM, 0);
5220
5221         /* make sure all queue are not stopped */
5222         memset(&il->queue_stopped[0], 0, sizeof(il->queue_stopped));
5223         for (i = 0; i < 4; i++)
5224                 atomic_set(&il->queue_stop_count[i], 0);
5225
5226         /* reset to 0 to enable all the queue first */
5227         il->txq_ctx_active_msk = 0;
5228         /* Map each Tx/cmd queue to its corresponding fifo */
5229         BUILD_BUG_ON(ARRAY_SIZE(default_queue_to_tx_fifo) != 7);
5230
5231         for (i = 0; i < ARRAY_SIZE(default_queue_to_tx_fifo); i++) {
5232                 int ac = default_queue_to_tx_fifo[i];
5233
5234                 il_txq_ctx_activate(il, i);
5235
5236                 if (ac == IL_TX_FIFO_UNUSED)
5237                         continue;
5238
5239                 il4965_tx_queue_set_status(il, &il->txq[i], ac, 0);
5240         }
5241
5242         spin_unlock_irqrestore(&il->lock, flags);
5243
5244         return 0;
5245 }
5246
5247 /**
5248  * il4965_alive_start - called after N_ALIVE notification received
5249  *                   from protocol/runtime uCode (initialization uCode's
5250  *                   Alive gets handled by il_init_alive_start()).
5251  */
5252 static void
5253 il4965_alive_start(struct il_priv *il)
5254 {
5255         int ret = 0;
5256
5257         D_INFO("Runtime Alive received.\n");
5258
5259         if (il->card_alive.is_valid != UCODE_VALID_OK) {
5260                 /* We had an error bringing up the hardware, so take it
5261                  * all the way back down so we can try again */
5262                 D_INFO("Alive failed.\n");
5263                 goto restart;
5264         }
5265
5266         /* Initialize uCode has loaded Runtime uCode ... verify inst image.
5267          * This is a paranoid check, because we would not have gotten the
5268          * "runtime" alive if code weren't properly loaded.  */
5269         if (il4965_verify_ucode(il)) {
5270                 /* Runtime instruction load was bad;
5271                  * take it all the way back down so we can try again */
5272                 D_INFO("Bad runtime uCode load.\n");
5273                 goto restart;
5274         }
5275
5276         ret = il4965_alive_notify(il);
5277         if (ret) {
5278                 IL_WARN("Could not complete ALIVE transition [ntf]: %d\n", ret);
5279                 goto restart;
5280         }
5281
5282         /* After the ALIVE response, we can send host commands to the uCode */
5283         set_bit(S_ALIVE, &il->status);
5284
5285         /* Enable watchdog to monitor the driver tx queues */
5286         il_setup_watchdog(il);
5287
5288         if (il_is_rfkill(il))
5289                 return;
5290
5291         ieee80211_wake_queues(il->hw);
5292
5293         il->active_rate = RATES_MASK;
5294
5295         if (il_is_associated(il)) {
5296                 struct il_rxon_cmd *active_rxon =
5297                     (struct il_rxon_cmd *)&il->active;
5298                 /* apply any changes in staging */
5299                 il->staging.filter_flags |= RXON_FILTER_ASSOC_MSK;
5300                 active_rxon->filter_flags &= ~RXON_FILTER_ASSOC_MSK;
5301         } else {
5302                 /* Initialize our rx_config data */
5303                 il_connection_init_rx_config(il);
5304
5305                 if (il->ops->set_rxon_chain)
5306                         il->ops->set_rxon_chain(il);
5307         }
5308
5309         /* Configure bluetooth coexistence if enabled */
5310         il_send_bt_config(il);
5311
5312         il4965_reset_run_time_calib(il);
5313
5314         set_bit(S_READY, &il->status);
5315
5316         /* Configure the adapter for unassociated operation */
5317         il_commit_rxon(il);
5318
5319         /* At this point, the NIC is initialized and operational */
5320         il4965_rf_kill_ct_config(il);
5321
5322         D_INFO("ALIVE processing complete.\n");
5323         wake_up(&il->wait_command_queue);
5324
5325         il_power_update_mode(il, true);
5326         D_INFO("Updated power mode\n");
5327
5328         return;
5329
5330 restart:
5331         queue_work(il->workqueue, &il->restart);
5332 }
5333
5334 static void il4965_cancel_deferred_work(struct il_priv *il);
5335
5336 static void
5337 __il4965_down(struct il_priv *il)
5338 {
5339         unsigned long flags;
5340         int exit_pending;
5341
5342         D_INFO(DRV_NAME " is going down\n");
5343
5344         il_scan_cancel_timeout(il, 200);
5345
5346         exit_pending = test_and_set_bit(S_EXIT_PENDING, &il->status);
5347
5348         /* Stop TX queues watchdog. We need to have S_EXIT_PENDING bit set
5349          * to prevent rearm timer */
5350         del_timer_sync(&il->watchdog);
5351
5352         il_clear_ucode_stations(il);
5353
5354         /* FIXME: race conditions ? */
5355         spin_lock_irq(&il->sta_lock);
5356         /*
5357          * Remove all key information that is not stored as part
5358          * of station information since mac80211 may not have had
5359          * a chance to remove all the keys. When device is
5360          * reconfigured by mac80211 after an error all keys will
5361          * be reconfigured.
5362          */
5363         memset(il->_4965.wep_keys, 0, sizeof(il->_4965.wep_keys));
5364         il->_4965.key_mapping_keys = 0;
5365         spin_unlock_irq(&il->sta_lock);
5366
5367         il_dealloc_bcast_stations(il);
5368         il_clear_driver_stations(il);
5369
5370         /* Unblock any waiting calls */
5371         wake_up_all(&il->wait_command_queue);
5372
5373         /* Wipe out the EXIT_PENDING status bit if we are not actually
5374          * exiting the module */
5375         if (!exit_pending)
5376                 clear_bit(S_EXIT_PENDING, &il->status);
5377
5378         /* stop and reset the on-board processor */
5379         _il_wr(il, CSR_RESET, CSR_RESET_REG_FLAG_NEVO_RESET);
5380
5381         /* tell the device to stop sending interrupts */
5382         spin_lock_irqsave(&il->lock, flags);
5383         il_disable_interrupts(il);
5384         spin_unlock_irqrestore(&il->lock, flags);
5385         il4965_synchronize_irq(il);
5386
5387         if (il->mac80211_registered)
5388                 ieee80211_stop_queues(il->hw);
5389
5390         /* If we have not previously called il_init() then
5391          * clear all bits but the RF Kill bit and return */
5392         if (!il_is_init(il)) {
5393                 il->status =
5394                     test_bit(S_RF_KILL_HW, &il->status) << S_RF_KILL_HW |
5395                     test_bit(S_GEO_CONFIGURED, &il->status) << S_GEO_CONFIGURED |
5396                     test_bit(S_EXIT_PENDING, &il->status) << S_EXIT_PENDING;
5397                 goto exit;
5398         }
5399
5400         /* ...otherwise clear out all the status bits but the RF Kill
5401          * bit and continue taking the NIC down. */
5402         il->status &=
5403             test_bit(S_RF_KILL_HW, &il->status) << S_RF_KILL_HW |
5404             test_bit(S_GEO_CONFIGURED, &il->status) << S_GEO_CONFIGURED |
5405             test_bit(S_FW_ERROR, &il->status) << S_FW_ERROR |
5406             test_bit(S_EXIT_PENDING, &il->status) << S_EXIT_PENDING;
5407
5408         /*
5409          * We disabled and synchronized interrupt, and priv->mutex is taken, so
5410          * here is the only thread which will program device registers, but
5411          * still have lockdep assertions, so we are taking reg_lock.
5412          */
5413         spin_lock_irq(&il->reg_lock);
5414         /* FIXME: il_grab_nic_access if rfkill is off ? */
5415
5416         il4965_txq_ctx_stop(il);
5417         il4965_rxq_stop(il);
5418         /* Power-down device's busmaster DMA clocks */
5419         _il_wr_prph(il, APMG_CLK_DIS_REG, APMG_CLK_VAL_DMA_CLK_RQT);
5420         udelay(5);
5421         /* Make sure (redundant) we've released our request to stay awake */
5422         _il_clear_bit(il, CSR_GP_CNTRL, CSR_GP_CNTRL_REG_FLAG_MAC_ACCESS_REQ);
5423         /* Stop the device, and put it in low power state */
5424         _il_apm_stop(il);
5425
5426         spin_unlock_irq(&il->reg_lock);
5427
5428         il4965_txq_ctx_unmap(il);
5429 exit:
5430         memset(&il->card_alive, 0, sizeof(struct il_alive_resp));
5431
5432         dev_kfree_skb(il->beacon_skb);
5433         il->beacon_skb = NULL;
5434
5435         /* clear out any free frames */
5436         il4965_clear_free_frames(il);
5437 }
5438
5439 static void
5440 il4965_down(struct il_priv *il)
5441 {
5442         mutex_lock(&il->mutex);
5443         __il4965_down(il);
5444         mutex_unlock(&il->mutex);
5445
5446         il4965_cancel_deferred_work(il);
5447 }
5448
5449 #define HW_READY_TIMEOUT (50)
5450
5451 static int
5452 il4965_set_hw_ready(struct il_priv *il)
5453 {
5454         int ret = 0;
5455
5456         il_set_bit(il, CSR_HW_IF_CONFIG_REG,
5457                    CSR_HW_IF_CONFIG_REG_BIT_NIC_READY);
5458
5459         /* See if we got it */
5460         ret =
5461             _il_poll_bit(il, CSR_HW_IF_CONFIG_REG,
5462                          CSR_HW_IF_CONFIG_REG_BIT_NIC_READY,
5463                          CSR_HW_IF_CONFIG_REG_BIT_NIC_READY, HW_READY_TIMEOUT);
5464         if (ret != -ETIMEDOUT)
5465                 il->hw_ready = true;
5466         else
5467                 il->hw_ready = false;
5468
5469         D_INFO("hardware %s\n", (il->hw_ready == 1) ? "ready" : "not ready");
5470         return ret;
5471 }
5472
5473 static int
5474 il4965_prepare_card_hw(struct il_priv *il)
5475 {
5476         int ret = 0;
5477
5478         D_INFO("il4965_prepare_card_hw enter\n");
5479
5480         ret = il4965_set_hw_ready(il);
5481         if (il->hw_ready)
5482                 return ret;
5483
5484         /* If HW is not ready, prepare the conditions to check again */
5485         il_set_bit(il, CSR_HW_IF_CONFIG_REG, CSR_HW_IF_CONFIG_REG_PREPARE);
5486
5487         ret =
5488             _il_poll_bit(il, CSR_HW_IF_CONFIG_REG,
5489                          ~CSR_HW_IF_CONFIG_REG_BIT_NIC_PREPARE_DONE,
5490                          CSR_HW_IF_CONFIG_REG_BIT_NIC_PREPARE_DONE, 150000);
5491
5492         /* HW should be ready by now, check again. */
5493         if (ret != -ETIMEDOUT)
5494                 il4965_set_hw_ready(il);
5495
5496         return ret;
5497 }
5498
5499 #define MAX_HW_RESTARTS 5
5500
5501 static int
5502 __il4965_up(struct il_priv *il)
5503 {
5504         int i;
5505         int ret;
5506
5507         if (test_bit(S_EXIT_PENDING, &il->status)) {
5508                 IL_WARN("Exit pending; will not bring the NIC up\n");
5509                 return -EIO;
5510         }
5511
5512         if (!il->ucode_data_backup.v_addr || !il->ucode_data.v_addr) {
5513                 IL_ERR("ucode not available for device bringup\n");
5514                 return -EIO;
5515         }
5516
5517         ret = il4965_alloc_bcast_station(il);
5518         if (ret) {
5519                 il_dealloc_bcast_stations(il);
5520                 return ret;
5521         }
5522
5523         il4965_prepare_card_hw(il);
5524
5525         if (!il->hw_ready) {
5526                 IL_WARN("Exit HW not ready\n");
5527                 return -EIO;
5528         }
5529
5530         /* If platform's RF_KILL switch is NOT set to KILL */
5531         if (_il_rd(il, CSR_GP_CNTRL) & CSR_GP_CNTRL_REG_FLAG_HW_RF_KILL_SW)
5532                 clear_bit(S_RF_KILL_HW, &il->status);
5533         else
5534                 set_bit(S_RF_KILL_HW, &il->status);
5535
5536         if (il_is_rfkill(il)) {
5537                 wiphy_rfkill_set_hw_state(il->hw->wiphy, true);
5538
5539                 il_enable_interrupts(il);
5540                 IL_WARN("Radio disabled by HW RF Kill switch\n");
5541                 return 0;
5542         }
5543
5544         _il_wr(il, CSR_INT, 0xFFFFFFFF);
5545
5546         /* must be initialised before il_hw_nic_init */
5547         il->cmd_queue = IL_DEFAULT_CMD_QUEUE_NUM;
5548
5549         ret = il4965_hw_nic_init(il);
5550         if (ret) {
5551                 IL_ERR("Unable to init nic\n");
5552                 return ret;
5553         }
5554
5555         /* make sure rfkill handshake bits are cleared */
5556         _il_wr(il, CSR_UCODE_DRV_GP1_CLR, CSR_UCODE_SW_BIT_RFKILL);
5557         _il_wr(il, CSR_UCODE_DRV_GP1_CLR, CSR_UCODE_DRV_GP1_BIT_CMD_BLOCKED);
5558
5559         /* clear (again), then enable host interrupts */
5560         _il_wr(il, CSR_INT, 0xFFFFFFFF);
5561         il_enable_interrupts(il);
5562
5563         /* really make sure rfkill handshake bits are cleared */
5564         _il_wr(il, CSR_UCODE_DRV_GP1_CLR, CSR_UCODE_SW_BIT_RFKILL);
5565         _il_wr(il, CSR_UCODE_DRV_GP1_CLR, CSR_UCODE_SW_BIT_RFKILL);
5566
5567         /* Copy original ucode data image from disk into backup cache.
5568          * This will be used to initialize the on-board processor's
5569          * data SRAM for a clean start when the runtime program first loads. */
5570         memcpy(il->ucode_data_backup.v_addr, il->ucode_data.v_addr,
5571                il->ucode_data.len);
5572
5573         for (i = 0; i < MAX_HW_RESTARTS; i++) {
5574
5575                 /* load bootstrap state machine,
5576                  * load bootstrap program into processor's memory,
5577                  * prepare to load the "initialize" uCode */
5578                 ret = il->ops->load_ucode(il);
5579
5580                 if (ret) {
5581                         IL_ERR("Unable to set up bootstrap uCode: %d\n", ret);
5582                         continue;
5583                 }
5584
5585                 /* start card; "initialize" will load runtime ucode */
5586                 il4965_nic_start(il);
5587
5588                 D_INFO(DRV_NAME " is coming up\n");
5589
5590                 return 0;
5591         }
5592
5593         set_bit(S_EXIT_PENDING, &il->status);
5594         __il4965_down(il);
5595         clear_bit(S_EXIT_PENDING, &il->status);
5596
5597         /* tried to restart and config the device for as long as our
5598          * patience could withstand */
5599         IL_ERR("Unable to initialize device after %d attempts.\n", i);
5600         return -EIO;
5601 }
5602
5603 /*****************************************************************************
5604  *
5605  * Workqueue callbacks
5606  *
5607  *****************************************************************************/
5608
5609 static void
5610 il4965_bg_init_alive_start(struct work_struct *data)
5611 {
5612         struct il_priv *il =
5613             container_of(data, struct il_priv, init_alive_start.work);
5614
5615         mutex_lock(&il->mutex);
5616         if (test_bit(S_EXIT_PENDING, &il->status))
5617                 goto out;
5618
5619         il->ops->init_alive_start(il);
5620 out:
5621         mutex_unlock(&il->mutex);
5622 }
5623
5624 static void
5625 il4965_bg_alive_start(struct work_struct *data)
5626 {
5627         struct il_priv *il =
5628             container_of(data, struct il_priv, alive_start.work);
5629
5630         mutex_lock(&il->mutex);
5631         if (test_bit(S_EXIT_PENDING, &il->status))
5632                 goto out;
5633
5634         il4965_alive_start(il);
5635 out:
5636         mutex_unlock(&il->mutex);
5637 }
5638
5639 static void
5640 il4965_bg_run_time_calib_work(struct work_struct *work)
5641 {
5642         struct il_priv *il = container_of(work, struct il_priv,
5643                                           run_time_calib_work);
5644
5645         mutex_lock(&il->mutex);
5646
5647         if (test_bit(S_EXIT_PENDING, &il->status) ||
5648             test_bit(S_SCANNING, &il->status)) {
5649                 mutex_unlock(&il->mutex);
5650                 return;
5651         }
5652
5653         if (il->start_calib) {
5654                 il4965_chain_noise_calibration(il, (void *)&il->_4965.stats);
5655                 il4965_sensitivity_calibration(il, (void *)&il->_4965.stats);
5656         }
5657
5658         mutex_unlock(&il->mutex);
5659 }
5660
5661 static void
5662 il4965_bg_restart(struct work_struct *data)
5663 {
5664         struct il_priv *il = container_of(data, struct il_priv, restart);
5665
5666         if (test_bit(S_EXIT_PENDING, &il->status))
5667                 return;
5668
5669         if (test_and_clear_bit(S_FW_ERROR, &il->status)) {
5670                 mutex_lock(&il->mutex);
5671                 /* FIXME: do we dereference vif without mutex locked ? */
5672                 il->vif = NULL;
5673                 il->is_open = 0;
5674
5675                 __il4965_down(il);
5676
5677                 mutex_unlock(&il->mutex);
5678                 il4965_cancel_deferred_work(il);
5679                 ieee80211_restart_hw(il->hw);
5680         } else {
5681                 il4965_down(il);
5682
5683                 mutex_lock(&il->mutex);
5684                 if (test_bit(S_EXIT_PENDING, &il->status)) {
5685                         mutex_unlock(&il->mutex);
5686                         return;
5687                 }
5688
5689                 __il4965_up(il);
5690                 mutex_unlock(&il->mutex);
5691         }
5692 }
5693
5694 static void
5695 il4965_bg_rx_replenish(struct work_struct *data)
5696 {
5697         struct il_priv *il = container_of(data, struct il_priv, rx_replenish);
5698
5699         if (test_bit(S_EXIT_PENDING, &il->status))
5700                 return;
5701
5702         mutex_lock(&il->mutex);
5703         il4965_rx_replenish(il);
5704         mutex_unlock(&il->mutex);
5705 }
5706
5707 /*****************************************************************************
5708  *
5709  * mac80211 entry point functions
5710  *
5711  *****************************************************************************/
5712
5713 #define UCODE_READY_TIMEOUT     (4 * HZ)
5714
5715 /*
5716  * Not a mac80211 entry point function, but it fits in with all the
5717  * other mac80211 functions grouped here.
5718  */
5719 static int
5720 il4965_mac_setup_register(struct il_priv *il, u32 max_probe_length)
5721 {
5722         int ret;
5723         struct ieee80211_hw *hw = il->hw;
5724
5725         hw->rate_control_algorithm = "iwl-4965-rs";
5726
5727         /* Tell mac80211 our characteristics */
5728         hw->flags =
5729             IEEE80211_HW_SIGNAL_DBM | IEEE80211_HW_AMPDU_AGGREGATION |
5730             IEEE80211_HW_NEED_DTIM_PERIOD | IEEE80211_HW_SPECTRUM_MGMT |
5731             IEEE80211_HW_REPORTS_TX_ACK_STATUS;
5732
5733         if (il->cfg->sku & IL_SKU_N)
5734                 hw->flags |=
5735                     IEEE80211_HW_SUPPORTS_DYNAMIC_SMPS |
5736                     IEEE80211_HW_SUPPORTS_STATIC_SMPS;
5737
5738         hw->sta_data_size = sizeof(struct il_station_priv);
5739         hw->vif_data_size = sizeof(struct il_vif_priv);
5740
5741         hw->wiphy->interface_modes =
5742             BIT(NL80211_IFTYPE_STATION) | BIT(NL80211_IFTYPE_ADHOC);
5743
5744         hw->wiphy->flags |=
5745             WIPHY_FLAG_CUSTOM_REGULATORY | WIPHY_FLAG_DISABLE_BEACON_HINTS;
5746
5747         /*
5748          * For now, disable PS by default because it affects
5749          * RX performance significantly.
5750          */
5751         hw->wiphy->flags &= ~WIPHY_FLAG_PS_ON_BY_DEFAULT;
5752
5753         hw->wiphy->max_scan_ssids = PROBE_OPTION_MAX;
5754         /* we create the 802.11 header and a zero-length SSID element */
5755         hw->wiphy->max_scan_ie_len = max_probe_length - 24 - 2;
5756
5757         /* Default value; 4 EDCA QOS priorities */
5758         hw->queues = 4;
5759
5760         hw->max_listen_interval = IL_CONN_MAX_LISTEN_INTERVAL;
5761
5762         if (il->bands[IEEE80211_BAND_2GHZ].n_channels)
5763                 il->hw->wiphy->bands[IEEE80211_BAND_2GHZ] =
5764                     &il->bands[IEEE80211_BAND_2GHZ];
5765         if (il->bands[IEEE80211_BAND_5GHZ].n_channels)
5766                 il->hw->wiphy->bands[IEEE80211_BAND_5GHZ] =
5767                     &il->bands[IEEE80211_BAND_5GHZ];
5768
5769         il_leds_init(il);
5770
5771         ret = ieee80211_register_hw(il->hw);
5772         if (ret) {
5773                 IL_ERR("Failed to register hw (error %d)\n", ret);
5774                 return ret;
5775         }
5776         il->mac80211_registered = 1;
5777
5778         return 0;
5779 }
5780
5781 int
5782 il4965_mac_start(struct ieee80211_hw *hw)
5783 {
5784         struct il_priv *il = hw->priv;
5785         int ret;
5786
5787         D_MAC80211("enter\n");
5788
5789         /* we should be verifying the device is ready to be opened */
5790         mutex_lock(&il->mutex);
5791         ret = __il4965_up(il);
5792         mutex_unlock(&il->mutex);
5793
5794         if (ret)
5795                 return ret;
5796
5797         if (il_is_rfkill(il))
5798                 goto out;
5799
5800         D_INFO("Start UP work done.\n");
5801
5802         /* Wait for START_ALIVE from Run Time ucode. Otherwise callbacks from
5803          * mac80211 will not be run successfully. */
5804         ret = wait_event_timeout(il->wait_command_queue,
5805                                  test_bit(S_READY, &il->status),
5806                                  UCODE_READY_TIMEOUT);
5807         if (!ret) {
5808                 if (!test_bit(S_READY, &il->status)) {
5809                         IL_ERR("START_ALIVE timeout after %dms.\n",
5810                                 jiffies_to_msecs(UCODE_READY_TIMEOUT));
5811                         return -ETIMEDOUT;
5812                 }
5813         }
5814
5815         il4965_led_enable(il);
5816
5817 out:
5818         il->is_open = 1;
5819         D_MAC80211("leave\n");
5820         return 0;
5821 }
5822
5823 void
5824 il4965_mac_stop(struct ieee80211_hw *hw)
5825 {
5826         struct il_priv *il = hw->priv;
5827
5828         D_MAC80211("enter\n");
5829
5830         if (!il->is_open)
5831                 return;
5832
5833         il->is_open = 0;
5834
5835         il4965_down(il);
5836
5837         flush_workqueue(il->workqueue);
5838
5839         /* User space software may expect getting rfkill changes
5840          * even if interface is down */
5841         _il_wr(il, CSR_INT, 0xFFFFFFFF);
5842         il_enable_rfkill_int(il);
5843
5844         D_MAC80211("leave\n");
5845 }
5846
5847 void
5848 il4965_mac_tx(struct ieee80211_hw *hw, struct sk_buff *skb)
5849 {
5850         struct il_priv *il = hw->priv;
5851
5852         D_MACDUMP("enter\n");
5853
5854         D_TX("dev->xmit(%d bytes) at rate 0x%02x\n", skb->len,
5855              ieee80211_get_tx_rate(hw, IEEE80211_SKB_CB(skb))->bitrate);
5856
5857         if (il4965_tx_skb(il, skb))
5858                 dev_kfree_skb_any(skb);
5859
5860         D_MACDUMP("leave\n");
5861 }
5862
5863 void
5864 il4965_mac_update_tkip_key(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
5865                            struct ieee80211_key_conf *keyconf,
5866                            struct ieee80211_sta *sta, u32 iv32, u16 * phase1key)
5867 {
5868         struct il_priv *il = hw->priv;
5869
5870         D_MAC80211("enter\n");
5871
5872         il4965_update_tkip_key(il, keyconf, sta, iv32, phase1key);
5873
5874         D_MAC80211("leave\n");
5875 }
5876
5877 int
5878 il4965_mac_set_key(struct ieee80211_hw *hw, enum set_key_cmd cmd,
5879                    struct ieee80211_vif *vif, struct ieee80211_sta *sta,
5880                    struct ieee80211_key_conf *key)
5881 {
5882         struct il_priv *il = hw->priv;
5883         int ret;
5884         u8 sta_id;
5885         bool is_default_wep_key = false;
5886
5887         D_MAC80211("enter\n");
5888
5889         if (il->cfg->mod_params->sw_crypto) {
5890                 D_MAC80211("leave - hwcrypto disabled\n");
5891                 return -EOPNOTSUPP;
5892         }
5893
5894         sta_id = il_sta_id_or_broadcast(il, sta);
5895         if (sta_id == IL_INVALID_STATION)
5896                 return -EINVAL;
5897
5898         mutex_lock(&il->mutex);
5899         il_scan_cancel_timeout(il, 100);
5900
5901         /*
5902          * If we are getting WEP group key and we didn't receive any key mapping
5903          * so far, we are in legacy wep mode (group key only), otherwise we are
5904          * in 1X mode.
5905          * In legacy wep mode, we use another host command to the uCode.
5906          */
5907         if ((key->cipher == WLAN_CIPHER_SUITE_WEP40 ||
5908              key->cipher == WLAN_CIPHER_SUITE_WEP104) && !sta) {
5909                 if (cmd == SET_KEY)
5910                         is_default_wep_key = !il->_4965.key_mapping_keys;
5911                 else
5912                         is_default_wep_key =
5913                             (key->hw_key_idx == HW_KEY_DEFAULT);
5914         }
5915
5916         switch (cmd) {
5917         case SET_KEY:
5918                 if (is_default_wep_key)
5919                         ret = il4965_set_default_wep_key(il, key);
5920                 else
5921                         ret = il4965_set_dynamic_key(il, key, sta_id);
5922
5923                 D_MAC80211("enable hwcrypto key\n");
5924                 break;
5925         case DISABLE_KEY:
5926                 if (is_default_wep_key)
5927                         ret = il4965_remove_default_wep_key(il, key);
5928                 else
5929                         ret = il4965_remove_dynamic_key(il, key, sta_id);
5930
5931                 D_MAC80211("disable hwcrypto key\n");
5932                 break;
5933         default:
5934                 ret = -EINVAL;
5935         }
5936
5937         mutex_unlock(&il->mutex);
5938         D_MAC80211("leave\n");
5939
5940         return ret;
5941 }
5942
5943 int
5944 il4965_mac_ampdu_action(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
5945                         enum ieee80211_ampdu_mlme_action action,
5946                         struct ieee80211_sta *sta, u16 tid, u16 * ssn,
5947                         u8 buf_size)
5948 {
5949         struct il_priv *il = hw->priv;
5950         int ret = -EINVAL;
5951
5952         D_HT("A-MPDU action on addr %pM tid %d\n", sta->addr, tid);
5953
5954         if (!(il->cfg->sku & IL_SKU_N))
5955                 return -EACCES;
5956
5957         mutex_lock(&il->mutex);
5958
5959         switch (action) {
5960         case IEEE80211_AMPDU_RX_START:
5961                 D_HT("start Rx\n");
5962                 ret = il4965_sta_rx_agg_start(il, sta, tid, *ssn);
5963                 break;
5964         case IEEE80211_AMPDU_RX_STOP:
5965                 D_HT("stop Rx\n");
5966                 ret = il4965_sta_rx_agg_stop(il, sta, tid);
5967                 if (test_bit(S_EXIT_PENDING, &il->status))
5968                         ret = 0;
5969                 break;
5970         case IEEE80211_AMPDU_TX_START:
5971                 D_HT("start Tx\n");
5972                 ret = il4965_tx_agg_start(il, vif, sta, tid, ssn);
5973                 break;
5974         case IEEE80211_AMPDU_TX_STOP:
5975                 D_HT("stop Tx\n");
5976                 ret = il4965_tx_agg_stop(il, vif, sta, tid);
5977                 if (test_bit(S_EXIT_PENDING, &il->status))
5978                         ret = 0;
5979                 break;
5980         case IEEE80211_AMPDU_TX_OPERATIONAL:
5981                 ret = 0;
5982                 break;
5983         }
5984         mutex_unlock(&il->mutex);
5985
5986         return ret;
5987 }
5988
5989 int
5990 il4965_mac_sta_add(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
5991                    struct ieee80211_sta *sta)
5992 {
5993         struct il_priv *il = hw->priv;
5994         struct il_station_priv *sta_priv = (void *)sta->drv_priv;
5995         bool is_ap = vif->type == NL80211_IFTYPE_STATION;
5996         int ret;
5997         u8 sta_id;
5998
5999         D_INFO("received request to add station %pM\n", sta->addr);
6000         mutex_lock(&il->mutex);
6001         D_INFO("proceeding to add station %pM\n", sta->addr);
6002         sta_priv->common.sta_id = IL_INVALID_STATION;
6003
6004         atomic_set(&sta_priv->pending_frames, 0);
6005
6006         ret =
6007             il_add_station_common(il, sta->addr, is_ap, sta, &sta_id);
6008         if (ret) {
6009                 IL_ERR("Unable to add station %pM (%d)\n", sta->addr, ret);
6010                 /* Should we return success if return code is EEXIST ? */
6011                 mutex_unlock(&il->mutex);
6012                 return ret;
6013         }
6014
6015         sta_priv->common.sta_id = sta_id;
6016
6017         /* Initialize rate scaling */
6018         D_INFO("Initializing rate scaling for station %pM\n", sta->addr);
6019         il4965_rs_rate_init(il, sta, sta_id);
6020         mutex_unlock(&il->mutex);
6021
6022         return 0;
6023 }
6024
6025 void
6026 il4965_mac_channel_switch(struct ieee80211_hw *hw,
6027                           struct ieee80211_channel_switch *ch_switch)
6028 {
6029         struct il_priv *il = hw->priv;
6030         const struct il_channel_info *ch_info;
6031         struct ieee80211_conf *conf = &hw->conf;
6032         struct ieee80211_channel *channel = ch_switch->channel;
6033         struct il_ht_config *ht_conf = &il->current_ht_config;
6034         u16 ch;
6035
6036         D_MAC80211("enter\n");
6037
6038         mutex_lock(&il->mutex);
6039
6040         if (il_is_rfkill(il))
6041                 goto out;
6042
6043         if (test_bit(S_EXIT_PENDING, &il->status) ||
6044             test_bit(S_SCANNING, &il->status) ||
6045             test_bit(S_CHANNEL_SWITCH_PENDING, &il->status))
6046                 goto out;
6047
6048         if (!il_is_associated(il))
6049                 goto out;
6050
6051         if (!il->ops->set_channel_switch)
6052                 goto out;
6053
6054         ch = channel->hw_value;
6055         if (le16_to_cpu(il->active.channel) == ch)
6056                 goto out;
6057
6058         ch_info = il_get_channel_info(il, channel->band, ch);
6059         if (!il_is_channel_valid(ch_info)) {
6060                 D_MAC80211("invalid channel\n");
6061                 goto out;
6062         }
6063
6064         spin_lock_irq(&il->lock);
6065
6066         il->current_ht_config.smps = conf->smps_mode;
6067
6068         /* Configure HT40 channels */
6069         il->ht.enabled = conf_is_ht(conf);
6070         if (il->ht.enabled) {
6071                 if (conf_is_ht40_minus(conf)) {
6072                         il->ht.extension_chan_offset =
6073                             IEEE80211_HT_PARAM_CHA_SEC_BELOW;
6074                         il->ht.is_40mhz = true;
6075                 } else if (conf_is_ht40_plus(conf)) {
6076                         il->ht.extension_chan_offset =
6077                             IEEE80211_HT_PARAM_CHA_SEC_ABOVE;
6078                         il->ht.is_40mhz = true;
6079                 } else {
6080                         il->ht.extension_chan_offset =
6081                             IEEE80211_HT_PARAM_CHA_SEC_NONE;
6082                         il->ht.is_40mhz = false;
6083                 }
6084         } else
6085                 il->ht.is_40mhz = false;
6086
6087         if ((le16_to_cpu(il->staging.channel) != ch))
6088                 il->staging.flags = 0;
6089
6090         il_set_rxon_channel(il, channel);
6091         il_set_rxon_ht(il, ht_conf);
6092         il_set_flags_for_band(il, channel->band, il->vif);
6093
6094         spin_unlock_irq(&il->lock);
6095
6096         il_set_rate(il);
6097         /*
6098          * at this point, staging_rxon has the
6099          * configuration for channel switch
6100          */
6101         set_bit(S_CHANNEL_SWITCH_PENDING, &il->status);
6102         il->switch_channel = cpu_to_le16(ch);
6103         if (il->ops->set_channel_switch(il, ch_switch)) {
6104                 clear_bit(S_CHANNEL_SWITCH_PENDING, &il->status);
6105                 il->switch_channel = 0;
6106                 ieee80211_chswitch_done(il->vif, false);
6107         }
6108
6109 out:
6110         mutex_unlock(&il->mutex);
6111         D_MAC80211("leave\n");
6112 }
6113
6114 void
6115 il4965_configure_filter(struct ieee80211_hw *hw, unsigned int changed_flags,
6116                         unsigned int *total_flags, u64 multicast)
6117 {
6118         struct il_priv *il = hw->priv;
6119         __le32 filter_or = 0, filter_nand = 0;
6120
6121 #define CHK(test, flag) do { \
6122         if (*total_flags & (test))              \
6123                 filter_or |= (flag);            \
6124         else                                    \
6125                 filter_nand |= (flag);          \
6126         } while (0)
6127
6128         D_MAC80211("Enter: changed: 0x%x, total: 0x%x\n", changed_flags,
6129                    *total_flags);
6130
6131         CHK(FIF_OTHER_BSS | FIF_PROMISC_IN_BSS, RXON_FILTER_PROMISC_MSK);
6132         /* Setting _just_ RXON_FILTER_CTL2HOST_MSK causes FH errors */
6133         CHK(FIF_CONTROL, RXON_FILTER_CTL2HOST_MSK | RXON_FILTER_PROMISC_MSK);
6134         CHK(FIF_BCN_PRBRESP_PROMISC, RXON_FILTER_BCON_AWARE_MSK);
6135
6136 #undef CHK
6137
6138         mutex_lock(&il->mutex);
6139
6140         il->staging.filter_flags &= ~filter_nand;
6141         il->staging.filter_flags |= filter_or;
6142
6143         /*
6144          * Not committing directly because hardware can perform a scan,
6145          * but we'll eventually commit the filter flags change anyway.
6146          */
6147
6148         mutex_unlock(&il->mutex);
6149
6150         /*
6151          * Receiving all multicast frames is always enabled by the
6152          * default flags setup in il_connection_init_rx_config()
6153          * since we currently do not support programming multicast
6154          * filters into the device.
6155          */
6156         *total_flags &=
6157             FIF_OTHER_BSS | FIF_ALLMULTI | FIF_PROMISC_IN_BSS |
6158             FIF_BCN_PRBRESP_PROMISC | FIF_CONTROL;
6159 }
6160
6161 /*****************************************************************************
6162  *
6163  * driver setup and teardown
6164  *
6165  *****************************************************************************/
6166
6167 static void
6168 il4965_bg_txpower_work(struct work_struct *work)
6169 {
6170         struct il_priv *il = container_of(work, struct il_priv,
6171                                           txpower_work);
6172
6173         mutex_lock(&il->mutex);
6174
6175         /* If a scan happened to start before we got here
6176          * then just return; the stats notification will
6177          * kick off another scheduled work to compensate for
6178          * any temperature delta we missed here. */
6179         if (test_bit(S_EXIT_PENDING, &il->status) ||
6180             test_bit(S_SCANNING, &il->status))
6181                 goto out;
6182
6183         /* Regardless of if we are associated, we must reconfigure the
6184          * TX power since frames can be sent on non-radar channels while
6185          * not associated */
6186         il->ops->send_tx_power(il);
6187
6188         /* Update last_temperature to keep is_calib_needed from running
6189          * when it isn't needed... */
6190         il->last_temperature = il->temperature;
6191 out:
6192         mutex_unlock(&il->mutex);
6193 }
6194
6195 static void
6196 il4965_setup_deferred_work(struct il_priv *il)
6197 {
6198         il->workqueue = create_singlethread_workqueue(DRV_NAME);
6199
6200         init_waitqueue_head(&il->wait_command_queue);
6201
6202         INIT_WORK(&il->restart, il4965_bg_restart);
6203         INIT_WORK(&il->rx_replenish, il4965_bg_rx_replenish);
6204         INIT_WORK(&il->run_time_calib_work, il4965_bg_run_time_calib_work);
6205         INIT_DELAYED_WORK(&il->init_alive_start, il4965_bg_init_alive_start);
6206         INIT_DELAYED_WORK(&il->alive_start, il4965_bg_alive_start);
6207
6208         il_setup_scan_deferred_work(il);
6209
6210         INIT_WORK(&il->txpower_work, il4965_bg_txpower_work);
6211
6212         init_timer(&il->stats_periodic);
6213         il->stats_periodic.data = (unsigned long)il;
6214         il->stats_periodic.function = il4965_bg_stats_periodic;
6215
6216         init_timer(&il->watchdog);
6217         il->watchdog.data = (unsigned long)il;
6218         il->watchdog.function = il_bg_watchdog;
6219
6220         tasklet_init(&il->irq_tasklet,
6221                      (void (*)(unsigned long))il4965_irq_tasklet,
6222                      (unsigned long)il);
6223 }
6224
6225 static void
6226 il4965_cancel_deferred_work(struct il_priv *il)
6227 {
6228         cancel_work_sync(&il->txpower_work);
6229         cancel_delayed_work_sync(&il->init_alive_start);
6230         cancel_delayed_work(&il->alive_start);
6231         cancel_work_sync(&il->run_time_calib_work);
6232
6233         il_cancel_scan_deferred_work(il);
6234
6235         del_timer_sync(&il->stats_periodic);
6236 }
6237
6238 static void
6239 il4965_init_hw_rates(struct il_priv *il, struct ieee80211_rate *rates)
6240 {
6241         int i;
6242
6243         for (i = 0; i < RATE_COUNT_LEGACY; i++) {
6244                 rates[i].bitrate = il_rates[i].ieee * 5;
6245                 rates[i].hw_value = i;  /* Rate scaling will work on idxes */
6246                 rates[i].hw_value_short = i;
6247                 rates[i].flags = 0;
6248                 if ((i >= IL_FIRST_CCK_RATE) && (i <= IL_LAST_CCK_RATE)) {
6249                         /*
6250                          * If CCK != 1M then set short preamble rate flag.
6251                          */
6252                         rates[i].flags |=
6253                             (il_rates[i].plcp ==
6254                              RATE_1M_PLCP) ? 0 : IEEE80211_RATE_SHORT_PREAMBLE;
6255                 }
6256         }
6257 }
6258
6259 /*
6260  * Acquire il->lock before calling this function !
6261  */
6262 void
6263 il4965_set_wr_ptrs(struct il_priv *il, int txq_id, u32 idx)
6264 {
6265         il_wr(il, HBUS_TARG_WRPTR, (idx & 0xff) | (txq_id << 8));
6266         il_wr_prph(il, IL49_SCD_QUEUE_RDPTR(txq_id), idx);
6267 }
6268
6269 void
6270 il4965_tx_queue_set_status(struct il_priv *il, struct il_tx_queue *txq,
6271                            int tx_fifo_id, int scd_retry)
6272 {
6273         int txq_id = txq->q.id;
6274
6275         /* Find out whether to activate Tx queue */
6276         int active = test_bit(txq_id, &il->txq_ctx_active_msk) ? 1 : 0;
6277
6278         /* Set up and activate */
6279         il_wr_prph(il, IL49_SCD_QUEUE_STATUS_BITS(txq_id),
6280                    (active << IL49_SCD_QUEUE_STTS_REG_POS_ACTIVE) |
6281                    (tx_fifo_id << IL49_SCD_QUEUE_STTS_REG_POS_TXF) |
6282                    (scd_retry << IL49_SCD_QUEUE_STTS_REG_POS_WSL) |
6283                    (scd_retry << IL49_SCD_QUEUE_STTS_REG_POS_SCD_ACK) |
6284                    IL49_SCD_QUEUE_STTS_REG_MSK);
6285
6286         txq->sched_retry = scd_retry;
6287
6288         D_INFO("%s %s Queue %d on AC %d\n", active ? "Activate" : "Deactivate",
6289                scd_retry ? "BA" : "AC", txq_id, tx_fifo_id);
6290 }
6291
6292 const struct ieee80211_ops il4965_mac_ops = {
6293         .tx = il4965_mac_tx,
6294         .start = il4965_mac_start,
6295         .stop = il4965_mac_stop,
6296         .add_interface = il_mac_add_interface,
6297         .remove_interface = il_mac_remove_interface,
6298         .change_interface = il_mac_change_interface,
6299         .config = il_mac_config,
6300         .configure_filter = il4965_configure_filter,
6301         .set_key = il4965_mac_set_key,
6302         .update_tkip_key = il4965_mac_update_tkip_key,
6303         .conf_tx = il_mac_conf_tx,
6304         .reset_tsf = il_mac_reset_tsf,
6305         .bss_info_changed = il_mac_bss_info_changed,
6306         .ampdu_action = il4965_mac_ampdu_action,
6307         .hw_scan = il_mac_hw_scan,
6308         .sta_add = il4965_mac_sta_add,
6309         .sta_remove = il_mac_sta_remove,
6310         .channel_switch = il4965_mac_channel_switch,
6311         .tx_last_beacon = il_mac_tx_last_beacon,
6312 };
6313
6314 static int
6315 il4965_init_drv(struct il_priv *il)
6316 {
6317         int ret;
6318
6319         spin_lock_init(&il->sta_lock);
6320         spin_lock_init(&il->hcmd_lock);
6321
6322         INIT_LIST_HEAD(&il->free_frames);
6323
6324         mutex_init(&il->mutex);
6325
6326         il->ieee_channels = NULL;
6327         il->ieee_rates = NULL;
6328         il->band = IEEE80211_BAND_2GHZ;
6329
6330         il->iw_mode = NL80211_IFTYPE_STATION;
6331         il->current_ht_config.smps = IEEE80211_SMPS_STATIC;
6332         il->missed_beacon_threshold = IL_MISSED_BEACON_THRESHOLD_DEF;
6333
6334         /* initialize force reset */
6335         il->force_reset.reset_duration = IL_DELAY_NEXT_FORCE_FW_RELOAD;
6336
6337         /* Choose which receivers/antennas to use */
6338         if (il->ops->set_rxon_chain)
6339                 il->ops->set_rxon_chain(il);
6340
6341         il_init_scan_params(il);
6342
6343         ret = il_init_channel_map(il);
6344         if (ret) {
6345                 IL_ERR("initializing regulatory failed: %d\n", ret);
6346                 goto err;
6347         }
6348
6349         ret = il_init_geos(il);
6350         if (ret) {
6351                 IL_ERR("initializing geos failed: %d\n", ret);
6352                 goto err_free_channel_map;
6353         }
6354         il4965_init_hw_rates(il, il->ieee_rates);
6355
6356         return 0;
6357
6358 err_free_channel_map:
6359         il_free_channel_map(il);
6360 err:
6361         return ret;
6362 }
6363
6364 static void
6365 il4965_uninit_drv(struct il_priv *il)
6366 {
6367         il4965_calib_free_results(il);
6368         il_free_geos(il);
6369         il_free_channel_map(il);
6370         kfree(il->scan_cmd);
6371 }
6372
6373 static void
6374 il4965_hw_detect(struct il_priv *il)
6375 {
6376         il->hw_rev = _il_rd(il, CSR_HW_REV);
6377         il->hw_wa_rev = _il_rd(il, CSR_HW_REV_WA_REG);
6378         il->rev_id = il->pci_dev->revision;
6379         D_INFO("HW Revision ID = 0x%X\n", il->rev_id);
6380 }
6381
6382 static struct il_sensitivity_ranges il4965_sensitivity = {
6383         .min_nrg_cck = 97,
6384         .max_nrg_cck = 0,       /* not used, set to 0 */
6385
6386         .auto_corr_min_ofdm = 85,
6387         .auto_corr_min_ofdm_mrc = 170,
6388         .auto_corr_min_ofdm_x1 = 105,
6389         .auto_corr_min_ofdm_mrc_x1 = 220,
6390
6391         .auto_corr_max_ofdm = 120,
6392         .auto_corr_max_ofdm_mrc = 210,
6393         .auto_corr_max_ofdm_x1 = 140,
6394         .auto_corr_max_ofdm_mrc_x1 = 270,
6395
6396         .auto_corr_min_cck = 125,
6397         .auto_corr_max_cck = 200,
6398         .auto_corr_min_cck_mrc = 200,
6399         .auto_corr_max_cck_mrc = 400,
6400
6401         .nrg_th_cck = 100,
6402         .nrg_th_ofdm = 100,
6403
6404         .barker_corr_th_min = 190,
6405         .barker_corr_th_min_mrc = 390,
6406         .nrg_th_cca = 62,
6407 };
6408
6409 static void
6410 il4965_set_hw_params(struct il_priv *il)
6411 {
6412         il->hw_params.bcast_id = IL4965_BROADCAST_ID;
6413         il->hw_params.max_rxq_size = RX_QUEUE_SIZE;
6414         il->hw_params.max_rxq_log = RX_QUEUE_SIZE_LOG;
6415         if (il->cfg->mod_params->amsdu_size_8K)
6416                 il->hw_params.rx_page_order = get_order(IL_RX_BUF_SIZE_8K);
6417         else
6418                 il->hw_params.rx_page_order = get_order(IL_RX_BUF_SIZE_4K);
6419
6420         il->hw_params.max_beacon_itrvl = IL_MAX_UCODE_BEACON_INTERVAL;
6421
6422         if (il->cfg->mod_params->disable_11n)
6423                 il->cfg->sku &= ~IL_SKU_N;
6424
6425         if (il->cfg->mod_params->num_of_queues >= IL_MIN_NUM_QUEUES &&
6426             il->cfg->mod_params->num_of_queues <= IL49_NUM_QUEUES)
6427                 il->cfg->num_of_queues =
6428                     il->cfg->mod_params->num_of_queues;
6429
6430         il->hw_params.max_txq_num = il->cfg->num_of_queues;
6431         il->hw_params.dma_chnl_num = FH49_TCSR_CHNL_NUM;
6432         il->hw_params.scd_bc_tbls_size =
6433             il->cfg->num_of_queues *
6434             sizeof(struct il4965_scd_bc_tbl);
6435
6436         il->hw_params.tfd_size = sizeof(struct il_tfd);
6437         il->hw_params.max_stations = IL4965_STATION_COUNT;
6438         il->hw_params.max_data_size = IL49_RTC_DATA_SIZE;
6439         il->hw_params.max_inst_size = IL49_RTC_INST_SIZE;
6440         il->hw_params.max_bsm_size = BSM_SRAM_SIZE;
6441         il->hw_params.ht40_channel = BIT(IEEE80211_BAND_5GHZ);
6442
6443         il->hw_params.rx_wrt_ptr_reg = FH49_RSCSR_CHNL0_WPTR;
6444
6445         il->hw_params.tx_chains_num = il4965_num_of_ant(il->cfg->valid_tx_ant);
6446         il->hw_params.rx_chains_num = il4965_num_of_ant(il->cfg->valid_rx_ant);
6447         il->hw_params.valid_tx_ant = il->cfg->valid_tx_ant;
6448         il->hw_params.valid_rx_ant = il->cfg->valid_rx_ant;
6449
6450         il->hw_params.ct_kill_threshold =
6451            CELSIUS_TO_KELVIN(CT_KILL_THRESHOLD_LEGACY);
6452
6453         il->hw_params.sens = &il4965_sensitivity;
6454         il->hw_params.beacon_time_tsf_bits = IL4965_EXT_BEACON_TIME_POS;
6455 }
6456
6457 static int
6458 il4965_pci_probe(struct pci_dev *pdev, const struct pci_device_id *ent)
6459 {
6460         int err = 0;
6461         struct il_priv *il;
6462         struct ieee80211_hw *hw;
6463         struct il_cfg *cfg = (struct il_cfg *)(ent->driver_data);
6464         unsigned long flags;
6465         u16 pci_cmd;
6466
6467         /************************
6468          * 1. Allocating HW data
6469          ************************/
6470
6471         hw = ieee80211_alloc_hw(sizeof(struct il_priv), &il4965_mac_ops);
6472         if (!hw) {
6473                 err = -ENOMEM;
6474                 goto out;
6475         }
6476         il = hw->priv;
6477         il->hw = hw;
6478         SET_IEEE80211_DEV(hw, &pdev->dev);
6479
6480         D_INFO("*** LOAD DRIVER ***\n");
6481         il->cfg = cfg;
6482         il->ops = &il4965_ops;
6483 #ifdef CONFIG_IWLEGACY_DEBUGFS
6484         il->debugfs_ops = &il4965_debugfs_ops;
6485 #endif
6486         il->pci_dev = pdev;
6487         il->inta_mask = CSR_INI_SET_MASK;
6488
6489         /**************************
6490          * 2. Initializing PCI bus
6491          **************************/
6492         pci_disable_link_state(pdev,
6493                                PCIE_LINK_STATE_L0S | PCIE_LINK_STATE_L1 |
6494                                PCIE_LINK_STATE_CLKPM);
6495
6496         if (pci_enable_device(pdev)) {
6497                 err = -ENODEV;
6498                 goto out_ieee80211_free_hw;
6499         }
6500
6501         pci_set_master(pdev);
6502
6503         err = pci_set_dma_mask(pdev, DMA_BIT_MASK(36));
6504         if (!err)
6505                 err = pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(36));
6506         if (err) {
6507                 err = pci_set_dma_mask(pdev, DMA_BIT_MASK(32));
6508                 if (!err)
6509                         err =
6510                             pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(32));
6511                 /* both attempts failed: */
6512                 if (err) {
6513                         IL_WARN("No suitable DMA available.\n");
6514                         goto out_pci_disable_device;
6515                 }
6516         }
6517
6518         err = pci_request_regions(pdev, DRV_NAME);
6519         if (err)
6520                 goto out_pci_disable_device;
6521
6522         pci_set_drvdata(pdev, il);
6523
6524         /***********************
6525          * 3. Read REV register
6526          ***********************/
6527         il->hw_base = pci_ioremap_bar(pdev, 0);
6528         if (!il->hw_base) {
6529                 err = -ENODEV;
6530                 goto out_pci_release_regions;
6531         }
6532
6533         D_INFO("pci_resource_len = 0x%08llx\n",
6534                (unsigned long long)pci_resource_len(pdev, 0));
6535         D_INFO("pci_resource_base = %p\n", il->hw_base);
6536
6537         /* these spin locks will be used in apm_ops.init and EEPROM access
6538          * we should init now
6539          */
6540         spin_lock_init(&il->reg_lock);
6541         spin_lock_init(&il->lock);
6542
6543         /*
6544          * stop and reset the on-board processor just in case it is in a
6545          * strange state ... like being left stranded by a primary kernel
6546          * and this is now the kdump kernel trying to start up
6547          */
6548         _il_wr(il, CSR_RESET, CSR_RESET_REG_FLAG_NEVO_RESET);
6549
6550         il4965_hw_detect(il);
6551         IL_INFO("Detected %s, REV=0x%X\n", il->cfg->name, il->hw_rev);
6552
6553         /* We disable the RETRY_TIMEOUT register (0x41) to keep
6554          * PCI Tx retries from interfering with C3 CPU state */
6555         pci_write_config_byte(pdev, PCI_CFG_RETRY_TIMEOUT, 0x00);
6556
6557         il4965_prepare_card_hw(il);
6558         if (!il->hw_ready) {
6559                 IL_WARN("Failed, HW not ready\n");
6560                 goto out_iounmap;
6561         }
6562
6563         /*****************
6564          * 4. Read EEPROM
6565          *****************/
6566         /* Read the EEPROM */
6567         err = il_eeprom_init(il);
6568         if (err) {
6569                 IL_ERR("Unable to init EEPROM\n");
6570                 goto out_iounmap;
6571         }
6572         err = il4965_eeprom_check_version(il);
6573         if (err)
6574                 goto out_free_eeprom;
6575
6576         if (err)
6577                 goto out_free_eeprom;
6578
6579         /* extract MAC Address */
6580         il4965_eeprom_get_mac(il, il->addresses[0].addr);
6581         D_INFO("MAC address: %pM\n", il->addresses[0].addr);
6582         il->hw->wiphy->addresses = il->addresses;
6583         il->hw->wiphy->n_addresses = 1;
6584
6585         /************************
6586          * 5. Setup HW constants
6587          ************************/
6588         il4965_set_hw_params(il);
6589
6590         /*******************
6591          * 6. Setup il
6592          *******************/
6593
6594         err = il4965_init_drv(il);
6595         if (err)
6596                 goto out_free_eeprom;
6597         /* At this point both hw and il are initialized. */
6598
6599         /********************
6600          * 7. Setup services
6601          ********************/
6602         spin_lock_irqsave(&il->lock, flags);
6603         il_disable_interrupts(il);
6604         spin_unlock_irqrestore(&il->lock, flags);
6605
6606         pci_enable_msi(il->pci_dev);
6607
6608         err = request_irq(il->pci_dev->irq, il_isr, IRQF_SHARED, DRV_NAME, il);
6609         if (err) {
6610                 IL_ERR("Error allocating IRQ %d\n", il->pci_dev->irq);
6611                 goto out_disable_msi;
6612         }
6613
6614         il4965_setup_deferred_work(il);
6615         il4965_setup_handlers(il);
6616
6617         /*********************************************
6618          * 8. Enable interrupts and read RFKILL state
6619          *********************************************/
6620
6621         /* enable rfkill interrupt: hw bug w/a */
6622         pci_read_config_word(il->pci_dev, PCI_COMMAND, &pci_cmd);
6623         if (pci_cmd & PCI_COMMAND_INTX_DISABLE) {
6624                 pci_cmd &= ~PCI_COMMAND_INTX_DISABLE;
6625                 pci_write_config_word(il->pci_dev, PCI_COMMAND, pci_cmd);
6626         }
6627
6628         il_enable_rfkill_int(il);
6629
6630         /* If platform's RF_KILL switch is NOT set to KILL */
6631         if (_il_rd(il, CSR_GP_CNTRL) & CSR_GP_CNTRL_REG_FLAG_HW_RF_KILL_SW)
6632                 clear_bit(S_RF_KILL_HW, &il->status);
6633         else
6634                 set_bit(S_RF_KILL_HW, &il->status);
6635
6636         wiphy_rfkill_set_hw_state(il->hw->wiphy,
6637                                   test_bit(S_RF_KILL_HW, &il->status));
6638
6639         il_power_initialize(il);
6640
6641         init_completion(&il->_4965.firmware_loading_complete);
6642
6643         err = il4965_request_firmware(il, true);
6644         if (err)
6645                 goto out_destroy_workqueue;
6646
6647         return 0;
6648
6649 out_destroy_workqueue:
6650         destroy_workqueue(il->workqueue);
6651         il->workqueue = NULL;
6652         free_irq(il->pci_dev->irq, il);
6653 out_disable_msi:
6654         pci_disable_msi(il->pci_dev);
6655         il4965_uninit_drv(il);
6656 out_free_eeprom:
6657         il_eeprom_free(il);
6658 out_iounmap:
6659         iounmap(il->hw_base);
6660 out_pci_release_regions:
6661         pci_set_drvdata(pdev, NULL);
6662         pci_release_regions(pdev);
6663 out_pci_disable_device:
6664         pci_disable_device(pdev);
6665 out_ieee80211_free_hw:
6666         ieee80211_free_hw(il->hw);
6667 out:
6668         return err;
6669 }
6670
6671 static void __devexit
6672 il4965_pci_remove(struct pci_dev *pdev)
6673 {
6674         struct il_priv *il = pci_get_drvdata(pdev);
6675         unsigned long flags;
6676
6677         if (!il)
6678                 return;
6679
6680         wait_for_completion(&il->_4965.firmware_loading_complete);
6681
6682         D_INFO("*** UNLOAD DRIVER ***\n");
6683
6684         il_dbgfs_unregister(il);
6685         sysfs_remove_group(&pdev->dev.kobj, &il_attribute_group);
6686
6687         /* ieee80211_unregister_hw call wil cause il_mac_stop to
6688          * to be called and il4965_down since we are removing the device
6689          * we need to set S_EXIT_PENDING bit.
6690          */
6691         set_bit(S_EXIT_PENDING, &il->status);
6692
6693         il_leds_exit(il);
6694
6695         if (il->mac80211_registered) {
6696                 ieee80211_unregister_hw(il->hw);
6697                 il->mac80211_registered = 0;
6698         } else {
6699                 il4965_down(il);
6700         }
6701
6702         /*
6703          * Make sure device is reset to low power before unloading driver.
6704          * This may be redundant with il4965_down(), but there are paths to
6705          * run il4965_down() without calling apm_ops.stop(), and there are
6706          * paths to avoid running il4965_down() at all before leaving driver.
6707          * This (inexpensive) call *makes sure* device is reset.
6708          */
6709         il_apm_stop(il);
6710
6711         /* make sure we flush any pending irq or
6712          * tasklet for the driver
6713          */
6714         spin_lock_irqsave(&il->lock, flags);
6715         il_disable_interrupts(il);
6716         spin_unlock_irqrestore(&il->lock, flags);
6717
6718         il4965_synchronize_irq(il);
6719
6720         il4965_dealloc_ucode_pci(il);
6721
6722         if (il->rxq.bd)
6723                 il4965_rx_queue_free(il, &il->rxq);
6724         il4965_hw_txq_ctx_free(il);
6725
6726         il_eeprom_free(il);
6727
6728         /*netif_stop_queue(dev); */
6729         flush_workqueue(il->workqueue);
6730
6731         /* ieee80211_unregister_hw calls il_mac_stop, which flushes
6732          * il->workqueue... so we can't take down the workqueue
6733          * until now... */
6734         destroy_workqueue(il->workqueue);
6735         il->workqueue = NULL;
6736
6737         free_irq(il->pci_dev->irq, il);
6738         pci_disable_msi(il->pci_dev);
6739         iounmap(il->hw_base);
6740         pci_release_regions(pdev);
6741         pci_disable_device(pdev);
6742         pci_set_drvdata(pdev, NULL);
6743
6744         il4965_uninit_drv(il);
6745
6746         dev_kfree_skb(il->beacon_skb);
6747
6748         ieee80211_free_hw(il->hw);
6749 }
6750
6751 /*
6752  * Activate/Deactivate Tx DMA/FIFO channels according tx fifos mask
6753  * must be called under il->lock and mac access
6754  */
6755 void
6756 il4965_txq_set_sched(struct il_priv *il, u32 mask)
6757 {
6758         il_wr_prph(il, IL49_SCD_TXFACT, mask);
6759 }
6760
6761 /*****************************************************************************
6762  *
6763  * driver and module entry point
6764  *
6765  *****************************************************************************/
6766
6767 /* Hardware specific file defines the PCI IDs table for that hardware module */
6768 static DEFINE_PCI_DEVICE_TABLE(il4965_hw_card_ids) = {
6769         {IL_PCI_DEVICE(0x4229, PCI_ANY_ID, il4965_cfg)},
6770         {IL_PCI_DEVICE(0x4230, PCI_ANY_ID, il4965_cfg)},
6771         {0}
6772 };
6773 MODULE_DEVICE_TABLE(pci, il4965_hw_card_ids);
6774
6775 static struct pci_driver il4965_driver = {
6776         .name = DRV_NAME,
6777         .id_table = il4965_hw_card_ids,
6778         .probe = il4965_pci_probe,
6779         .remove = __devexit_p(il4965_pci_remove),
6780         .driver.pm = IL_LEGACY_PM_OPS,
6781 };
6782
6783 static int __init
6784 il4965_init(void)
6785 {
6786
6787         int ret;
6788         pr_info(DRV_DESCRIPTION ", " DRV_VERSION "\n");
6789         pr_info(DRV_COPYRIGHT "\n");
6790
6791         ret = il4965_rate_control_register();
6792         if (ret) {
6793                 pr_err("Unable to register rate control algorithm: %d\n", ret);
6794                 return ret;
6795         }
6796
6797         ret = pci_register_driver(&il4965_driver);
6798         if (ret) {
6799                 pr_err("Unable to initialize PCI module\n");
6800                 goto error_register;
6801         }
6802
6803         return ret;
6804
6805 error_register:
6806         il4965_rate_control_unregister();
6807         return ret;
6808 }
6809
6810 static void __exit
6811 il4965_exit(void)
6812 {
6813         pci_unregister_driver(&il4965_driver);
6814         il4965_rate_control_unregister();
6815 }
6816
6817 module_exit(il4965_exit);
6818 module_init(il4965_init);
6819
6820 #ifdef CONFIG_IWLEGACY_DEBUG
6821 module_param_named(debug, il_debug_level, uint, S_IRUGO | S_IWUSR);
6822 MODULE_PARM_DESC(debug, "debug output mask");
6823 #endif
6824
6825 module_param_named(swcrypto, il4965_mod_params.sw_crypto, int, S_IRUGO);
6826 MODULE_PARM_DESC(swcrypto, "using crypto in software (default 0 [hardware])");
6827 module_param_named(queues_num, il4965_mod_params.num_of_queues, int, S_IRUGO);
6828 MODULE_PARM_DESC(queues_num, "number of hw queues.");
6829 module_param_named(11n_disable, il4965_mod_params.disable_11n, int, S_IRUGO);
6830 MODULE_PARM_DESC(11n_disable, "disable 11n functionality");
6831 module_param_named(amsdu_size_8K, il4965_mod_params.amsdu_size_8K, int,
6832                    S_IRUGO);
6833 MODULE_PARM_DESC(amsdu_size_8K, "enable 8K amsdu size");
6834 module_param_named(fw_restart, il4965_mod_params.restart_fw, int, S_IRUGO);
6835 MODULE_PARM_DESC(fw_restart, "restart firmware in case of error");