]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/asm-m68k/fec.h
Added M5329AFEE and M5329BFEE Platforms
[karo-tx-uboot.git] / include / asm-m68k / fec.h
1 /*
2  * fec.h -- Fast Ethernet Controller definitions
3  *
4  * Some definitions copied from commproc.h for MPC8xx:
5  * MPC8xx Communication Processor Module.
6  * Copyright (c) 1997 Dan Malek (dmalek@jlc.net)
7  *
8  * Add FEC Structure and definitions
9  * Copyright (C) 2004-2007 Freescale Semiconductor, Inc.
10  * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
11  *
12  * See file CREDITS for list of people who contributed to this
13  * project.
14  *
15  * This program is free software; you can redistribute it and/or
16  * modify it under the terms of the GNU General Public License as
17  * published by the Free Software Foundation; either version 2 of
18  * the License, or (at your option) any later version.
19  *
20  * This program is distributed in the hope that it will be useful,
21  * but WITHOUT ANY WARRANTY; without even the implied warranty of
22  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
23  * GNU General Public License for more details.
24  *
25  * You should have received a copy of the GNU General Public License
26  * along with this program; if not, write to the Free Software
27  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
28  * MA 02111-1307 USA
29  */
30
31 #ifndef fec_h
32 #define fec_h
33
34 /* Buffer descriptors used FEC.
35 */
36 typedef struct cpm_buf_desc {
37         ushort cbd_sc;          /* Status and Control */
38         ushort cbd_datlen;      /* Data length in buffer */
39         uint cbd_bufaddr;       /* Buffer address in host memory */
40 } cbd_t;
41
42 #define BD_SC_EMPTY     ((ushort)0x8000)        /* Recieve is empty */
43 #define BD_SC_READY     ((ushort)0x8000)        /* Transmit is ready */
44 #define BD_SC_WRAP      ((ushort)0x2000)        /* Last buffer descriptor */
45 #define BD_SC_INTRPT    ((ushort)0x1000)        /* Interrupt on change */
46 #define BD_SC_LAST      ((ushort)0x0800)        /* Last buffer in frame */
47 #define BD_SC_TC        ((ushort)0x0400)        /* Transmit CRC */
48 #define BD_SC_CM        ((ushort)0x0200)        /* Continous mode */
49 #define BD_SC_ID        ((ushort)0x0100)        /* Rec'd too many idles */
50 #define BD_SC_P         ((ushort)0x0100)        /* xmt preamble */
51 #define BD_SC_BR        ((ushort)0x0020)        /* Break received */
52 #define BD_SC_FR        ((ushort)0x0010)        /* Framing error */
53 #define BD_SC_PR        ((ushort)0x0008)        /* Parity error */
54 #define BD_SC_OV        ((ushort)0x0002)        /* Overrun */
55 #define BD_SC_CD        ((ushort)0x0001)        /* Carrier Detect lost */
56
57 /* Buffer descriptor control/status used by Ethernet receive.
58 */
59 #define BD_ENET_RX_EMPTY        ((ushort)0x8000)
60 #define BD_ENET_RX_RO1          ((ushort)0x4000)
61 #define BD_ENET_RX_WRAP         ((ushort)0x2000)
62 #define BD_ENET_RX_INTR         ((ushort)0x1000)
63 #define BD_ENET_RX_RO2          BD_ENET_RX_INTR
64 #define BD_ENET_RX_LAST         ((ushort)0x0800)
65 #define BD_ENET_RX_FIRST        ((ushort)0x0400)
66 #define BD_ENET_RX_MISS         ((ushort)0x0100)
67 #define BD_ENET_RX_BC           ((ushort)0x0080)
68 #define BD_ENET_RX_MC           ((ushort)0x0040)
69 #define BD_ENET_RX_LG           ((ushort)0x0020)
70 #define BD_ENET_RX_NO           ((ushort)0x0010)
71 #define BD_ENET_RX_SH           ((ushort)0x0008)
72 #define BD_ENET_RX_CR           ((ushort)0x0004)
73 #define BD_ENET_RX_OV           ((ushort)0x0002)
74 #define BD_ENET_RX_CL           ((ushort)0x0001)
75 #define BD_ENET_RX_TR           BD_ENET_RX_CL
76 #define BD_ENET_RX_STATS        ((ushort)0x013f)        /* All status bits */
77
78 /* Buffer descriptor control/status used by Ethernet transmit.
79 */
80 #define BD_ENET_TX_READY        ((ushort)0x8000)
81 #define BD_ENET_TX_PAD          ((ushort)0x4000)
82 #define BD_ENET_TX_TO1          BD_ENET_TX_PAD
83 #define BD_ENET_TX_WRAP         ((ushort)0x2000)
84 #define BD_ENET_TX_INTR         ((ushort)0x1000)
85 #define BD_ENET_TX_TO2          BD_ENET_TX_INTR_
86 #define BD_ENET_TX_LAST         ((ushort)0x0800)
87 #define BD_ENET_TX_TC           ((ushort)0x0400)
88 #define BD_ENET_TX_DEF          ((ushort)0x0200)
89 #define BD_ENET_TX_ABC          BD_ENET_TX_DEF
90 #define BD_ENET_TX_HB           ((ushort)0x0100)
91 #define BD_ENET_TX_LC           ((ushort)0x0080)
92 #define BD_ENET_TX_RL           ((ushort)0x0040)
93 #define BD_ENET_TX_RCMASK       ((ushort)0x003c)
94 #define BD_ENET_TX_UN           ((ushort)0x0002)
95 #define BD_ENET_TX_CSL          ((ushort)0x0001)
96 #define BD_ENET_TX_STATS        ((ushort)0x03ff)        /* All status bits */
97
98 #ifdef CONFIG_MCFFEC
99 /*********************************************************************
100 *
101 * Fast Ethernet Controller (FEC)
102 *
103 *********************************************************************/
104 /* FEC private information */
105 struct fec_info_s {
106         int index;
107         u32 iobase;
108         u32 pinmux;
109         u32 miibase;
110         int phy_addr;
111         int dup_spd;
112         char *phy_name;
113         int phyname_init;
114         cbd_t *rxbd;            /* Rx BD */
115         cbd_t *txbd;            /* Tx BD */
116         uint rxIdx;
117         uint txIdx;
118         char *txbuf;
119         int initialized;
120 };
121
122 /* Register read/write struct */
123 typedef struct fec {
124         u8 resv0[0x4];
125         u32 eir;
126         u32 eimr;
127         u8 resv1[0x4];
128         u32 rdar;
129         u32 tdar;
130         u8 resv2[0xC];
131         u32 ecr;
132         u8 resv3[0x18];
133         u32 mmfr;
134         u32 mscr;
135         u8 resv4[0x1C];
136         u32 mibc;
137         u8 resv5[0x1C];
138         u32 rcr;
139         u8 resv6[0x3C];
140         u32 tcr;
141         u8 resv7[0x1C];
142         u32 palr;
143         u32 paur;
144         u32 opd;
145         u8 resv8[0x28];
146         u32 iaur;
147         u32 ialr;
148         u32 gaur;
149         u32 galr;
150         u8 resv9[0x1C];
151         u32 tfwr;
152         u8 resv10[0x4];
153         u32 frbr;
154         u32 frsr;
155         u8 resv11[0x2C];
156         u32 erdsr;
157         u32 etdsr;
158         u32 emrbr;
159         u8 resv12[0x74];
160
161         u32 rmon_t_drop;
162         u32 rmon_t_packets;
163         u32 rmon_t_bc_pkt;
164         u32 rmon_t_mc_pkt;
165         u32 rmon_t_crc_align;
166         u32 rmon_t_undersize;
167         u32 rmon_t_oversize;
168         u32 rmon_t_frag;
169         u32 rmon_t_jab;
170         u32 rmon_t_col;
171         u32 rmon_t_p64;
172         u32 rmon_t_p65to127;
173         u32 rmon_t_p128to255;
174         u32 rmon_t_p256to511;
175         u32 rmon_t_p512to1023;
176         u32 rmon_t_p1024to2047;
177         u32 rmon_t_p_gte2048;
178         u32 rmon_t_octets;
179
180         u32 ieee_t_drop;
181         u32 ieee_t_frame_ok;
182         u32 ieee_t_1col;
183         u32 ieee_t_mcol;
184         u32 ieee_t_def;
185         u32 ieee_t_lcol;
186         u32 ieee_t_excol;
187         u32 ieee_t_macerr;
188         u32 ieee_t_cserr;
189         u32 ieee_t_sqe;
190         u32 ieee_t_fdxfc;
191         u32 ieee_t_octets_ok;
192         u8 resv13[0x8];
193
194         u32 rmon_r_drop;
195         u32 rmon_r_packets;
196         u32 rmon_r_bc_pkt;
197         u32 rmon_r_mc_pkt;
198         u32 rmon_r_crc_align;
199         u32 rmon_r_undersize;
200         u32 rmon_r_oversize;
201         u32 rmon_r_frag;
202         u32 rmon_r_jab;
203         u32 rmon_r_resvd_0;
204         u32 rmon_r_p64;
205         u32 rmon_r_p65to127;
206         u32 rmon_r_p128to255;
207         u32 rmon_r_p256to511;
208         u32 rmon_r_p512to1023;
209         u32 rmon_r_p1024to2047;
210         u32 rmon_r_p_gte2048;
211         u32 rmon_r_octets;
212
213         u32 ieee_r_drop;
214         u32 ieee_r_frame_ok;
215         u32 ieee_r_crc;
216         u32 ieee_r_align;
217         u32 ieee_r_macerr;
218         u32 ieee_r_fdxfc;
219         u32 ieee_r_octets_ok;
220 } fec_t;
221
222 /*********************************************************************
223 * Fast Ethernet Controller (FEC)
224 *********************************************************************/
225 /* Bit definitions and macros for FEC_EIR */
226 #define FEC_EIR_CLEAR_ALL       (0xFFF80000)
227 #define FEC_EIR_HBERR           (0x80000000)
228 #define FEC_EIR_BABR            (0x40000000)
229 #define FEC_EIR_BABT            (0x20000000)
230 #define FEC_EIR_GRA             (0x10000000)
231 #define FEC_EIR_TXF             (0x08000000)
232 #define FEC_EIR_TXB             (0x04000000)
233 #define FEC_EIR_RXF             (0x02000000)
234 #define FEC_EIR_RXB             (0x01000000)
235 #define FEC_EIR_MII             (0x00800000)
236 #define FEC_EIR_EBERR           (0x00400000)
237 #define FEC_EIR_LC              (0x00200000)
238 #define FEC_EIR_RL              (0x00100000)
239 #define FEC_EIR_UN              (0x00080000)
240
241 /* Bit definitions and macros for FEC_RDAR */
242 #define FEC_RDAR_R_DES_ACTIVE   (0x01000000)
243
244 /* Bit definitions and macros for FEC_TDAR */
245 #define FEC_TDAR_X_DES_ACTIVE   (0x01000000)
246
247 /* Bit definitions and macros for FEC_ECR */
248 #define FEC_ECR_ETHER_EN        (0x00000002)
249 #define FEC_ECR_RESET           (0x00000001)
250
251 /* Bit definitions and macros for FEC_MMFR */
252 #define FEC_MMFR_DATA(x)        (((x)&0xFFFF))
253 #define FEC_MMFR_ST(x)          (((x)&0x03)<<30)
254 #define FEC_MMFR_ST_01          (0x40000000)
255 #define FEC_MMFR_OP_RD          (0x20000000)
256 #define FEC_MMFR_OP_WR          (0x10000000)
257 #define FEC_MMFR_PA(x)          (((x)&0x1F)<<23)
258 #define FEC_MMFR_RA(x)          (((x)&0x1F)<<18)
259 #define FEC_MMFR_TA(x)          (((x)&0x03)<<16)
260 #define FEC_MMFR_TA_10          (0x00020000)
261
262 /* Bit definitions and macros for FEC_MSCR */
263 #define FEC_MSCR_DIS_PREAMBLE   (0x00000080)
264 #define FEC_MSCR_MII_SPEED(x)   (((x)&0x3F)<<1)
265
266 /* Bit definitions and macros for FEC_MIBC */
267 #define FEC_MIBC_MIB_DISABLE    (0x80000000)
268 #define FEC_MIBC_MIB_IDLE       (0x40000000)
269
270 /* Bit definitions and macros for FEC_RCR */
271 #define FEC_RCR_MAX_FL(x)       (((x)&0x7FF)<<16)
272 #define FEC_RCR_FCE             (0x00000020)
273 #define FEC_RCR_BC_REJ          (0x00000010)
274 #define FEC_RCR_PROM            (0x00000008)
275 #define FEC_RCR_MII_MODE        (0x00000004)
276 #define FEC_RCR_DRT             (0x00000002)
277 #define FEC_RCR_LOOP            (0x00000001)
278
279 /* Bit definitions and macros for FEC_TCR */
280 #define FEC_TCR_RFC_PAUSE       (0x00000010)
281 #define FEC_TCR_TFC_PAUSE       (0x00000008)
282 #define FEC_TCR_FDEN            (0x00000004)
283 #define FEC_TCR_HBC             (0x00000002)
284 #define FEC_TCR_GTS             (0x00000001)
285
286 /* Bit definitions and macros for FEC_PAUR */
287 #define FEC_PAUR_PADDR2(x)      (((x)&0xFFFF)<<16)
288 #define FEC_PAUR_TYPE(x)        ((x)&0xFFFF)
289
290 /* Bit definitions and macros for FEC_OPD */
291 #define FEC_OPD_PAUSE_DUR(x)    (((x)&0x0000FFFF)<<0)
292 #define FEC_OPD_OPCODE(x)       (((x)&0x0000FFFF)<<16)
293
294 /* Bit definitions and macros for FEC_TFWR */
295 #define FEC_TFWR_X_WMRK(x)      ((x)&0x03)
296 #define FEC_TFWR_X_WMRK_64      (0x01)
297 #define FEC_TFWR_X_WMRK_128     (0x02)
298 #define FEC_TFWR_X_WMRK_192     (0x03)
299
300 /* Bit definitions and macros for FEC_FRBR */
301 #define FEC_FRBR_R_BOUND(x)     (((x)&0xFF)<<2)
302
303 /* Bit definitions and macros for FEC_FRSR */
304 #define FEC_FRSR_R_FSTART(x)    (((x)&0xFF)<<2)
305
306 /* Bit definitions and macros for FEC_ERDSR */
307 #define FEC_ERDSR_R_DES_START(x)(((x)&0x3FFFFFFF)<<2)
308
309 /* Bit definitions and macros for FEC_ETDSR */
310 #define FEC_ETDSR_X_DES_START(x)(((x)&0x3FFFFFFF)<<2)
311
312 /* Bit definitions and macros for FEC_EMRBR */
313 #define FEC_EMRBR_R_BUF_SIZE(x) (((x)&0x7F)<<4)
314
315 #define FEC_RESET_DELAY         100
316 #define FEC_RX_TOUT                     100
317
318 #endif                          /* CONFIG_MCFFEC */
319 #endif                          /* fec_h */