]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/ml401.h
new: FSL and MSR support #2
[karo-tx-uboot.git] / include / configs / ml401.h
1 /*
2  * (C) Copyright 2007 Czech Technical University.
3  *
4  * Michal SIMEK <monstr@seznam.cz>
5  *
6  * See file CREDITS for list of people who contributed to this
7  * project.
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License as
11  * published by the Free Software Foundation; either version 2 of
12  * the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
22  * MA 02111-1307 USA
23  */
24
25 #ifndef __CONFIG_H
26 #define __CONFIG_H
27
28 #include "../board/xilinx/ml401/xparameters.h"
29
30 #define CONFIG_MICROBLAZE       1       /* MicroBlaze CPU */
31 #define CONFIG_ML401            1       /* ML401 Board */
32
33 /* uart */
34 #define CONFIG_SERIAL_BASE      XILINX_UART_BASEADDR
35 #define CONFIG_BAUDRATE         XILINX_UART_BAUDRATE
36 #define CFG_BAUDRATE_TABLE      { CONFIG_BAUDRATE }
37
38 /* setting reset address */
39 //#define       CFG_RESET_ADDRESS       TEXT_BASE
40
41 /* ethernet */
42 #define CONFIG_EMACLITE         1
43 #define XPAR_EMAC_0_DEVICE_ID   XPAR_OPB_ETHERNET_0_DEVICE_ID
44
45 /* gpio */
46 #define CFG_GPIO_0              1
47 #define CFG_GPIO_0_ADDR         XILINX_GPIO_BASEADDR
48
49 /* interrupt controller */
50 #define CFG_INTC_0              1
51 #define CFG_INTC_0_ADDR         XILINX_INTC_BASEADDR
52 #define CFG_INTC_0_NUM          XILINX_INTC_NUM_INTR_INPUTS
53
54 /* timer */
55 #define CFG_TIMER_0             1
56 #define CFG_TIMER_0_ADDR        XILINX_TIMER_BASEADDR
57 #define CFG_TIMER_0_IRQ         XILINX_TIMER_IRQ
58 #define FREQUENCE               XILINX_CLOCK_FREQ
59 #define CFG_TIMER_0_PRELOAD     ( FREQUENCE/1000 )
60
61 /*
62  * memory layout - Example
63  * TEXT_BASE = 0x1200_0000;
64  * CFG_SRAM_BASE = 0x1000_0000;
65  * CFG_SRAM_SIZE = 0x0400_0000;
66  *
67  * CFG_GBL_DATA_OFFSET = 0x1000_0000 + 0x0400_0000 - 0x1000 = 0x13FF_F000
68  * CFG_MONITOR_BASE = 0x13FF_F000 - 0x40000 = 0x13FB_F000
69  * CFG_MALLOC_BASE = 0x13FB_F000 - 0x40000 = 0x13F7_F000
70  *
71  * 0x1000_0000  CFG_SDRAM_BASE
72  *                                      FREE
73  * 0x1200_0000  TEXT_BASE
74  *              U-BOOT code
75  * 0x1202_0000
76  *                                      FREE
77  *
78  *                                      STACK
79  * 0x13F7_F000  CFG_MALLOC_BASE
80  *                                      MALLOC_AREA     256kB   Alloc
81  * 0x11FB_F000  CFG_MONITOR_BASE
82  *                                      MONITOR_CODE    256kB   Env
83  * 0x13FF_F000  CFG_GBL_DATA_OFFSET
84  *                                      GLOBAL_DATA     4kB     bd, gd
85  * 0x1400_0000  CFG_SDRAM_BASE + CFG_SDRAM_SIZE
86  */
87
88 /* ddr sdram - main memory */
89 #define CFG_SDRAM_BASE          XILINX_RAM_START
90 #define CFG_SDRAM_SIZE          XILINX_RAM_SIZE
91 #define CFG_MEMTEST_START       CFG_SDRAM_BASE
92 #define CFG_MEMTEST_END         (CFG_SDRAM_BASE + 0x1000)
93
94 /* global pointer */
95 #define CFG_GBL_DATA_SIZE       0x1000  /* size of global data */
96 /* start of global data */
97 #define CFG_GBL_DATA_OFFSET     (CFG_SDRAM_BASE + CFG_SDRAM_SIZE - CFG_GBL_DATA_SIZE) 
98
99 /* monitor code */
100 #define SIZE                    0x40000
101 #define CFG_MONITOR_LEN         SIZE
102 #define CFG_MONITOR_BASE        (CFG_GBL_DATA_OFFSET - CFG_MONITOR_LEN)
103 #define CFG_MONITOR_END         (CFG_MONITOR_BASE + CFG_MONITOR_LEN)
104 #define CFG_MALLOC_LEN          SIZE
105 #define CFG_MALLOC_BASE         (CFG_MONITOR_BASE - CFG_MALLOC_LEN)
106
107 /* stack */
108 #define CFG_INIT_SP_OFFSET      CFG_MONITOR_BASE
109
110 /*#define       RAMENV */
111 #define FLASH
112
113 #ifdef FLASH
114         #define CFG_FLASH_BASE          XILINX_FLASH_START
115         #define CFG_FLASH_SIZE          XILINX_FLASH_SIZE
116         #define CFG_FLASH_CFI           1
117         #define CFG_FLASH_CFI_DRIVER    1
118         #define CFG_FLASH_EMPTY_INFO    1       /* ?empty sector */
119         #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks */
120         #define CFG_MAX_FLASH_SECT      128     /* max number of sectors on one chip */
121         #define CFG_FLASH_PROTECTION            /* hardware flash protection */
122
123         #ifdef  RAMENV
124                 #define CFG_ENV_IS_NOWHERE      1
125                 #define CFG_ENV_SIZE            0x1000
126                 #define CFG_ENV_ADDR            (CFG_MONITOR_BASE - CFG_ENV_SIZE)
127
128         #else   /* !RAMENV */
129                 #define CFG_ENV_IS_IN_FLASH     1
130                 #define CFG_ENV_ADDR            0x40000
131                 #define CFG_ENV_SECT_SIZE       0x40000 /* 256K(one sector) for env */
132                 #define CFG_ENV_SIZE            0x2000
133         #endif /* !RAMBOOT */
134 #else /* !FLASH */
135         /* ENV in RAM */
136         #define CFG_NO_FLASH            1
137         #define CFG_ENV_IS_NOWHERE      1
138         #define CFG_ENV_SIZE            0x1000
139         #define CFG_ENV_ADDR            (CFG_MONITOR_BASE - CFG_ENV_SIZE)
140         #define CFG_FLASH_PROTECTION            /* hardware flash protection */
141 #endif /* !FLASH */
142
143 #ifdef  FLASH
144         #ifdef  RAMENV
145         #define CONFIG_COMMANDS (CONFIG__CMD_DFL |\
146                                 CFG_CMD_MEMORY |\
147                                 CFG_CMD_MISC |\
148                                 CFG_CMD_AUTOSCRIPT |\
149                                 CFG_CMD_IRQ |\
150                                 CFG_CMD_ASKENV |\
151                                 CFG_CMD_BDI |\
152                                 CFG_CMD_RUN |\
153                                 CFG_CMD_LOADS |\
154                                 CFG_CMD_LOADB |\
155                                 CFG_CMD_IMI |\
156                                 CFG_CMD_NET |\
157                                 CFG_CMD_CACHE |\
158                                 CFG_CMD_FAT |\
159                                 CFG_CMD_EXT2 |\
160                                 CFG_CMD_JFFS2 |\
161                                 CFG_CMD_ECHO |\
162                                 CFG_CMD_IMLS |\
163                                 CFG_CMD_FLASH |\
164                                 CFG_CMD_MFSL |\
165                                 CFG_CMD_PING \
166                                 )
167         #else   /* !RAMENV */
168         #define CONFIG_COMMANDS (CONFIG__CMD_DFL |\
169                                 CFG_CMD_MEMORY |\
170                                 CFG_CMD_MISC |\
171                                 CFG_CMD_AUTOSCRIPT |\
172                                 CFG_CMD_IRQ |\
173                                 CFG_CMD_ASKENV |\
174                                 CFG_CMD_BDI |\
175                                 CFG_CMD_RUN |\
176                                 CFG_CMD_LOADS |\
177                                 CFG_CMD_LOADB |\
178                                 CFG_CMD_IMI |\
179                                 CFG_CMD_NET |\
180                                 CFG_CMD_CACHE |\
181                                 CFG_CMD_IMLS |\
182                                 CFG_CMD_FLASH |\
183                                 CFG_CMD_PING |\
184                                 CFG_CMD_ENV |\
185                                 CFG_CMD_FAT |\
186                                 CFG_CMD_EXT2 |\
187                                 CFG_CMD_JFFS2 |\
188                                 CFG_CMD_ECHO |\
189                                 CFG_CMD_MFSL |\
190                                 CFG_CMD_SAVES \
191                                 )
192
193         #endif
194
195 #else   /* !FLASH */
196         #define CONFIG_COMMANDS (CONFIG__CMD_DFL |\
197                                 CFG_CMD_MEMORY |\
198                                 CFG_CMD_MISC |\
199                                 CFG_CMD_AUTOSCRIPT |\
200                                 CFG_CMD_IRQ |\
201                                 CFG_CMD_ASKENV |\
202                                 CFG_CMD_BDI |\
203                                 CFG_CMD_RUN |\
204                                 CFG_CMD_LOADS |\
205                                 CFG_CMD_FAT |\
206                                 CFG_CMD_EXT2 |\
207                                 CFG_CMD_LOADB |\
208                                 CFG_CMD_IMI |\
209                                 CFG_CMD_NET |\
210                                 CFG_CMD_CACHE |\
211                                 CFG_CMD_MFSL |\
212                                 CFG_CMD_PING \
213                                 )
214 #endif  /* !FLASH */
215 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
216 #include <cmd_confdefs.h>
217
218 #if (CONFIG_COMMANDS & CFG_CMD_JFFS2)
219 /* JFFS2 partitions */
220 #define CONFIG_JFFS2_CMDLINE    /* mtdparts command line support */
221 #define MTDIDS_DEFAULT          "nor0=ml401-0"
222
223 /* default mtd partition table */
224 #define MTDPARTS_DEFAULT        "mtdparts=ml401-0:256k(u-boot),"\
225                                 "256k(env),3m(kernel),1m(romfs),"\
226                                 "1m(cramfs),-(jffs2)"
227 #endif
228
229 /* Miscellaneous configurable options */
230 #define CFG_PROMPT      "U-Boot-mONStR> "
231 #define CFG_CBSIZE      512     /* size of console buffer */
232 #define CFG_PBSIZE      (CFG_CBSIZE + sizeof(CFG_PROMPT) + 16) /* print buffer size */
233 #define CFG_MAXARGS     15      /* max number of command args */
234 #define CFG_LONGHELP
235 #define CFG_LOAD_ADDR   0x12000000 /* default load address */
236
237 #define CONFIG_BOOTDELAY        30
238 #define CONFIG_BOOTARGS         "root=romfs"
239 #define CONFIG_HOSTNAME         "ml401"
240 #define CONFIG_BOOTCOMMAND      "base 0;tftp 11000000 image.img;bootm"
241 #define CONFIG_IPADDR           192.168.0.3
242 #define CONFIG_SERVERIP         192.168.0.5
243 #define CONFIG_GATEWAYIP        192.168.0.1
244 #define CONFIG_ETHADDR          00:E0:0C:00:00:FD
245
246 /* architecture dependent code */
247 #define CFG_USR_EXCEP   /* user exception */
248 #define CFG_HZ  1000
249
250 /* system ace */
251 #define CONFIG_SYSTEMACE
252 /* #define DEBUG_SYSTEMACE */
253 #define SYSTEMACE_CONFIG_FPGA
254 #define CFG_SYSTEMACE_BASE      XILINX_SYSACE_BASEADDR
255 #define CFG_SYSTEMACE_WIDTH     XILINX_SYSACE_MEM_WIDTH
256 #define CONFIG_DOS_PARTITION
257
258 #define CONFIG_PREBOOT          "echo U-BOOT for ML401;setenv preboot;echo"
259
260 #define CONFIG_EXTRA_ENV_SETTINGS       "unlock=yes\0" /* hardware flash protection */\
261                                         "nor0=ml401-0\0"\
262                                         "mtdparts=mtdparts=ml401-0:"\
263                                         "256k(u-boot),256k(env),3m(kernel),"\
264                                         "1m(romfs),1m(cramfs),-(jffs2)\0"
265
266 #endif  /* __CONFIG_H */