]> git.kernelconcepts.de Git - karo-tx-uboot.git/commitdiff
drivers/crypto/fsl: fix snooping for write transactions
authorhoria.geanta@freescale.com <horia.geanta@freescale.com>
Wed, 8 Jul 2015 14:24:57 +0000 (17:24 +0300)
committerLothar Waßmann <LW@KARO-electronics.de>
Thu, 10 Sep 2015 06:00:48 +0000 (08:00 +0200)
HW coherency won't work properly for CAAM write transactions
if AWCACHE is left to default (POR) value - 4'b0001.
It has to be programmed to 4'b0010.

For platforms that have HW coherency support:
-PPC-based: the update has no effect; CAAM coherency already works
due to the IOMMU (PAMU) driver setting the correct memory coherency
attributes
-ARM-based: the update fixes cache coherency issues,
since IOMMU (SMMU) driver is not programmed to behave similar to PAMU

Fixes: b9eebfade974c ("fsl_sec: Add hardware accelerated SHA256 and SHA1")
Signed-off-by: Horia Geantă <horia.geanta@freescale.com>
Reviewed-by: Aneesh Bansal <aneesh.bansal@freescale.com>
Reviewed-by: Mingkai Hu <Mingkai.Hu@freescale.com>
Acked-by: Ruchika Gupta<ruchika.gupta@freescale.com>
Reviewed-by: York Sun <yorksun@freescale.com>
drivers/crypto/fsl/jr.c
drivers/crypto/fsl/jr.h

index 35606688af89a44d576b7d6a298b814494592e3d..17392c9813fbeed71cf36404e3fa379a96669cd3 100644 (file)
@@ -468,14 +468,16 @@ static int rng_init(void)
 
 int sec_init(void)
 {
-       int ret = 0;
-
-#ifdef CONFIG_PHYS_64BIT
        ccsr_sec_t *sec = (void *)CONFIG_SYS_FSL_SEC_ADDR;
        uint32_t mcr = sec_in32(&sec->mcfgr);
+       int ret = 0;
 
-       sec_out32(&sec->mcfgr, mcr | 1 << MCFGR_PS_SHIFT);
+       mcr = (mcr & ~MCFGR_AWCACHE_MASK) | (0x2 << MCFGR_AWCACHE_SHIFT);
+#ifdef CONFIG_PHYS_64BIT
+       mcr |= (1 << MCFGR_PS_SHIFT);
 #endif
+       sec_out32(&sec->mcfgr, mcr);
+
        ret = jr_init();
        if (ret < 0) {
                printf("SEC initialization failed\n");
index cce2c589ce0bc8d98f3393f679202c188970c327..152606008845aa2e327713c53b01d51d2587aa25 100644 (file)
@@ -21,6 +21,8 @@
 #define MCFGR_SWRST       ((uint32_t)(1)<<31) /* Software Reset */
 #define MCFGR_DMA_RST     ((uint32_t)(1)<<28) /* DMA Reset */
 #define MCFGR_PS_SHIFT          16
+#define MCFGR_AWCACHE_SHIFT    8
+#define MCFGR_AWCACHE_MASK     (0xf << MCFGR_AWCACHE_SHIFT)
 #define JR_INTMASK       0x00000001
 #define JRCR_RESET                  0x01
 #define JRINT_ERR_HALT_INPROGRESS   0x4