]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/powerpc/include/asm/processor.h
powerpc/mm: Add 64TB support
[karo-tx-linux.git] / arch / powerpc / include / asm / processor.h
1 #ifndef _ASM_POWERPC_PROCESSOR_H
2 #define _ASM_POWERPC_PROCESSOR_H
3
4 /*
5  * Copyright (C) 2001 PPC 64 Team, IBM Corp
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License
9  * as published by the Free Software Foundation; either version
10  * 2 of the License, or (at your option) any later version.
11  */
12
13 #include <asm/reg.h>
14
15 #ifdef CONFIG_VSX
16 #define TS_FPRWIDTH 2
17 #else
18 #define TS_FPRWIDTH 1
19 #endif
20
21 #ifndef __ASSEMBLY__
22 #include <linux/compiler.h>
23 #include <linux/cache.h>
24 #include <asm/ptrace.h>
25 #include <asm/types.h>
26
27 /* We do _not_ want to define new machine types at all, those must die
28  * in favor of using the device-tree
29  * -- BenH.
30  */
31
32 /* PREP sub-platform types see residual.h for these */
33 #define _PREP_Motorola  0x01    /* motorola prep */
34 #define _PREP_Firm      0x02    /* firmworks prep */
35 #define _PREP_IBM       0x00    /* ibm prep */
36 #define _PREP_Bull      0x03    /* bull prep */
37
38 /* CHRP sub-platform types. These are arbitrary */
39 #define _CHRP_Motorola  0x04    /* motorola chrp, the cobra */
40 #define _CHRP_IBM       0x05    /* IBM chrp, the longtrail and longtrail 2 */
41 #define _CHRP_Pegasos   0x06    /* Genesi/bplan's Pegasos and Pegasos2 */
42 #define _CHRP_briq      0x07    /* TotalImpact's briQ */
43
44 #if defined(__KERNEL__) && defined(CONFIG_PPC32)
45
46 extern int _chrp_type;
47
48 #ifdef CONFIG_PPC_PREP
49
50 /* what kind of prep workstation we are */
51 extern int _prep_type;
52
53 #endif /* CONFIG_PPC_PREP */
54
55 #endif /* defined(__KERNEL__) && defined(CONFIG_PPC32) */
56
57 /*
58  * Default implementation of macro that returns current
59  * instruction pointer ("program counter").
60  */
61 #define current_text_addr() ({ __label__ _l; _l: &&_l;})
62
63 /* Macros for adjusting thread priority (hardware multi-threading) */
64 #define HMT_very_low()   asm volatile("or 31,31,31   # very low priority")
65 #define HMT_low()        asm volatile("or 1,1,1      # low priority")
66 #define HMT_medium_low() asm volatile("or 6,6,6      # medium low priority")
67 #define HMT_medium()     asm volatile("or 2,2,2      # medium priority")
68 #define HMT_medium_high() asm volatile("or 5,5,5      # medium high priority")
69 #define HMT_high()       asm volatile("or 3,3,3      # high priority")
70
71 #ifdef __KERNEL__
72
73 struct task_struct;
74 void start_thread(struct pt_regs *regs, unsigned long fdptr, unsigned long sp);
75 void release_thread(struct task_struct *);
76
77 /* Create a new kernel thread. */
78 extern long kernel_thread(int (*fn)(void *), void *arg, unsigned long flags);
79
80 /* Lazy FPU handling on uni-processor */
81 extern struct task_struct *last_task_used_math;
82 extern struct task_struct *last_task_used_altivec;
83 extern struct task_struct *last_task_used_vsx;
84 extern struct task_struct *last_task_used_spe;
85
86 #ifdef CONFIG_PPC32
87
88 #if CONFIG_TASK_SIZE > CONFIG_KERNEL_START
89 #error User TASK_SIZE overlaps with KERNEL_START address
90 #endif
91 #define TASK_SIZE       (CONFIG_TASK_SIZE)
92
93 /* This decides where the kernel will search for a free chunk of vm
94  * space during mmap's.
95  */
96 #define TASK_UNMAPPED_BASE      (TASK_SIZE / 8 * 3)
97 #endif
98
99 #ifdef CONFIG_PPC64
100 /* 64-bit user address space is 46-bits (64TB user VM) */
101 #define TASK_SIZE_USER64 (0x0000400000000000UL)
102
103 /* 
104  * 32-bit user address space is 4GB - 1 page 
105  * (this 1 page is needed so referencing of 0xFFFFFFFF generates EFAULT
106  */
107 #define TASK_SIZE_USER32 (0x0000000100000000UL - (1*PAGE_SIZE))
108
109 #define TASK_SIZE_OF(tsk) (test_tsk_thread_flag(tsk, TIF_32BIT) ? \
110                 TASK_SIZE_USER32 : TASK_SIZE_USER64)
111 #define TASK_SIZE         TASK_SIZE_OF(current)
112
113 /* This decides where the kernel will search for a free chunk of vm
114  * space during mmap's.
115  */
116 #define TASK_UNMAPPED_BASE_USER32 (PAGE_ALIGN(TASK_SIZE_USER32 / 4))
117 #define TASK_UNMAPPED_BASE_USER64 (PAGE_ALIGN(TASK_SIZE_USER64 / 4))
118
119 #define TASK_UNMAPPED_BASE ((is_32bit_task()) ? \
120                 TASK_UNMAPPED_BASE_USER32 : TASK_UNMAPPED_BASE_USER64 )
121 #endif
122
123 #ifdef __powerpc64__
124
125 #define STACK_TOP_USER64 TASK_SIZE_USER64
126 #define STACK_TOP_USER32 TASK_SIZE_USER32
127
128 #define STACK_TOP (is_32bit_task() ? \
129                    STACK_TOP_USER32 : STACK_TOP_USER64)
130
131 #define STACK_TOP_MAX STACK_TOP_USER64
132
133 #else /* __powerpc64__ */
134
135 #define STACK_TOP TASK_SIZE
136 #define STACK_TOP_MAX   STACK_TOP
137
138 #endif /* __powerpc64__ */
139
140 typedef struct {
141         unsigned long seg;
142 } mm_segment_t;
143
144 #define TS_FPROFFSET 0
145 #define TS_VSRLOWOFFSET 1
146 #define TS_FPR(i) fpr[i][TS_FPROFFSET]
147
148 struct thread_struct {
149         unsigned long   ksp;            /* Kernel stack pointer */
150         unsigned long   ksp_limit;      /* if ksp <= ksp_limit stack overflow */
151
152 #ifdef CONFIG_PPC64
153         unsigned long   ksp_vsid;
154 #endif
155         struct pt_regs  *regs;          /* Pointer to saved register state */
156         mm_segment_t    fs;             /* for get_fs() validation */
157 #ifdef CONFIG_BOOKE
158         /* BookE base exception scratch space; align on cacheline */
159         unsigned long   normsave[8] ____cacheline_aligned;
160 #endif
161 #ifdef CONFIG_PPC32
162         void            *pgdir;         /* root of page-table tree */
163 #endif
164 #ifdef CONFIG_PPC_ADV_DEBUG_REGS
165         /*
166          * The following help to manage the use of Debug Control Registers
167          * om the BookE platforms.
168          */
169         unsigned long   dbcr0;
170         unsigned long   dbcr1;
171 #ifdef CONFIG_BOOKE
172         unsigned long   dbcr2;
173 #endif
174         /*
175          * The stored value of the DBSR register will be the value at the
176          * last debug interrupt. This register can only be read from the
177          * user (will never be written to) and has value while helping to
178          * describe the reason for the last debug trap.  Torez
179          */
180         unsigned long   dbsr;
181         /*
182          * The following will contain addresses used by debug applications
183          * to help trace and trap on particular address locations.
184          * The bits in the Debug Control Registers above help define which
185          * of the following registers will contain valid data and/or addresses.
186          */
187         unsigned long   iac1;
188         unsigned long   iac2;
189 #if CONFIG_PPC_ADV_DEBUG_IACS > 2
190         unsigned long   iac3;
191         unsigned long   iac4;
192 #endif
193         unsigned long   dac1;
194         unsigned long   dac2;
195 #if CONFIG_PPC_ADV_DEBUG_DVCS > 0
196         unsigned long   dvc1;
197         unsigned long   dvc2;
198 #endif
199 #endif
200         /* FP and VSX 0-31 register set */
201         double          fpr[32][TS_FPRWIDTH];
202         struct {
203
204                 unsigned int pad;
205                 unsigned int val;       /* Floating point status */
206         } fpscr;
207         int             fpexc_mode;     /* floating-point exception mode */
208         unsigned int    align_ctl;      /* alignment handling control */
209 #ifdef CONFIG_PPC64
210         unsigned long   start_tb;       /* Start purr when proc switched in */
211         unsigned long   accum_tb;       /* Total accumilated purr for process */
212 #ifdef CONFIG_HAVE_HW_BREAKPOINT
213         struct perf_event *ptrace_bps[HBP_NUM];
214         /*
215          * Helps identify source of single-step exception and subsequent
216          * hw-breakpoint enablement
217          */
218         struct perf_event *last_hit_ubp;
219 #endif /* CONFIG_HAVE_HW_BREAKPOINT */
220 #endif
221         unsigned long   dabr;           /* Data address breakpoint register */
222         unsigned long   dabrx;          /*      ... extension  */
223         unsigned long   trap_nr;        /* last trap # on this thread */
224 #ifdef CONFIG_ALTIVEC
225         /* Complete AltiVec register set */
226         vector128       vr[32] __attribute__((aligned(16)));
227         /* AltiVec status */
228         vector128       vscr __attribute__((aligned(16)));
229         unsigned long   vrsave;
230         int             used_vr;        /* set if process has used altivec */
231 #endif /* CONFIG_ALTIVEC */
232 #ifdef CONFIG_VSX
233         /* VSR status */
234         int             used_vsr;       /* set if process has used altivec */
235 #endif /* CONFIG_VSX */
236 #ifdef CONFIG_SPE
237         unsigned long   evr[32];        /* upper 32-bits of SPE regs */
238         u64             acc;            /* Accumulator */
239         unsigned long   spefscr;        /* SPE & eFP status */
240         int             used_spe;       /* set if process has used spe */
241 #endif /* CONFIG_SPE */
242 #ifdef CONFIG_KVM_BOOK3S_32_HANDLER
243         void*           kvm_shadow_vcpu; /* KVM internal data */
244 #endif /* CONFIG_KVM_BOOK3S_32_HANDLER */
245 #if defined(CONFIG_KVM) && defined(CONFIG_BOOKE)
246         struct kvm_vcpu *kvm_vcpu;
247 #endif
248 #ifdef CONFIG_PPC64
249         unsigned long   dscr;
250         int             dscr_inherit;
251 #endif
252 };
253
254 #define ARCH_MIN_TASKALIGN 16
255
256 #define INIT_SP         (sizeof(init_stack) + (unsigned long) &init_stack)
257 #define INIT_SP_LIMIT \
258         (_ALIGN_UP(sizeof(init_thread_info), 16) + (unsigned long) &init_stack)
259
260 #ifdef CONFIG_SPE
261 #define SPEFSCR_INIT .spefscr = SPEFSCR_FINVE | SPEFSCR_FDBZE | SPEFSCR_FUNFE | SPEFSCR_FOVFE,
262 #else
263 #define SPEFSCR_INIT
264 #endif
265
266 #ifdef CONFIG_PPC32
267 #define INIT_THREAD { \
268         .ksp = INIT_SP, \
269         .ksp_limit = INIT_SP_LIMIT, \
270         .fs = KERNEL_DS, \
271         .pgdir = swapper_pg_dir, \
272         .fpexc_mode = MSR_FE0 | MSR_FE1, \
273         SPEFSCR_INIT \
274 }
275 #else
276 #define INIT_THREAD  { \
277         .ksp = INIT_SP, \
278         .ksp_limit = INIT_SP_LIMIT, \
279         .regs = (struct pt_regs *)INIT_SP - 1, /* XXX bogus, I think */ \
280         .fs = KERNEL_DS, \
281         .fpr = {{0}}, \
282         .fpscr = { .val = 0, }, \
283         .fpexc_mode = 0, \
284 }
285 #endif
286
287 /*
288  * Return saved PC of a blocked thread. For now, this is the "user" PC
289  */
290 #define thread_saved_pc(tsk)    \
291         ((tsk)->thread.regs? (tsk)->thread.regs->nip: 0)
292
293 #define task_pt_regs(tsk)       ((struct pt_regs *)(tsk)->thread.regs)
294
295 unsigned long get_wchan(struct task_struct *p);
296
297 #define KSTK_EIP(tsk)  ((tsk)->thread.regs? (tsk)->thread.regs->nip: 0)
298 #define KSTK_ESP(tsk)  ((tsk)->thread.regs? (tsk)->thread.regs->gpr[1]: 0)
299
300 /* Get/set floating-point exception mode */
301 #define GET_FPEXC_CTL(tsk, adr) get_fpexc_mode((tsk), (adr))
302 #define SET_FPEXC_CTL(tsk, val) set_fpexc_mode((tsk), (val))
303
304 extern int get_fpexc_mode(struct task_struct *tsk, unsigned long adr);
305 extern int set_fpexc_mode(struct task_struct *tsk, unsigned int val);
306
307 #define GET_ENDIAN(tsk, adr) get_endian((tsk), (adr))
308 #define SET_ENDIAN(tsk, val) set_endian((tsk), (val))
309
310 extern int get_endian(struct task_struct *tsk, unsigned long adr);
311 extern int set_endian(struct task_struct *tsk, unsigned int val);
312
313 #define GET_UNALIGN_CTL(tsk, adr)       get_unalign_ctl((tsk), (adr))
314 #define SET_UNALIGN_CTL(tsk, val)       set_unalign_ctl((tsk), (val))
315
316 extern int get_unalign_ctl(struct task_struct *tsk, unsigned long adr);
317 extern int set_unalign_ctl(struct task_struct *tsk, unsigned int val);
318
319 static inline unsigned int __unpack_fe01(unsigned long msr_bits)
320 {
321         return ((msr_bits & MSR_FE0) >> 10) | ((msr_bits & MSR_FE1) >> 8);
322 }
323
324 static inline unsigned long __pack_fe01(unsigned int fpmode)
325 {
326         return ((fpmode << 10) & MSR_FE0) | ((fpmode << 8) & MSR_FE1);
327 }
328
329 #ifdef CONFIG_PPC64
330 #define cpu_relax()     do { HMT_low(); HMT_medium(); barrier(); } while (0)
331 #else
332 #define cpu_relax()     barrier()
333 #endif
334
335 /* Check that a certain kernel stack pointer is valid in task_struct p */
336 int validate_sp(unsigned long sp, struct task_struct *p,
337                        unsigned long nbytes);
338
339 /*
340  * Prefetch macros.
341  */
342 #define ARCH_HAS_PREFETCH
343 #define ARCH_HAS_PREFETCHW
344 #define ARCH_HAS_SPINLOCK_PREFETCH
345
346 static inline void prefetch(const void *x)
347 {
348         if (unlikely(!x))
349                 return;
350
351         __asm__ __volatile__ ("dcbt 0,%0" : : "r" (x));
352 }
353
354 static inline void prefetchw(const void *x)
355 {
356         if (unlikely(!x))
357                 return;
358
359         __asm__ __volatile__ ("dcbtst 0,%0" : : "r" (x));
360 }
361
362 #define spin_lock_prefetch(x)   prefetchw(x)
363
364 #ifdef CONFIG_PPC64
365 #define HAVE_ARCH_PICK_MMAP_LAYOUT
366 #endif
367
368 #ifdef CONFIG_PPC64
369 static inline unsigned long get_clean_sp(struct pt_regs *regs, int is_32)
370 {
371         unsigned long sp;
372
373         if (is_32)
374                 sp = regs->gpr[1] & 0x0ffffffffUL;
375         else
376                 sp = regs->gpr[1];
377
378         return sp;
379 }
380 #else
381 static inline unsigned long get_clean_sp(struct pt_regs *regs, int is_32)
382 {
383         return regs->gpr[1];
384 }
385 #endif
386
387 extern unsigned long cpuidle_disable;
388 enum idle_boot_override {IDLE_NO_OVERRIDE = 0, IDLE_POWERSAVE_OFF};
389
390 extern int powersave_nap;       /* set if nap mode can be used in idle loop */
391 extern void power7_nap(void);
392
393 #ifdef CONFIG_PSERIES_IDLE
394 extern void update_smt_snooze_delay(int snooze);
395 #else
396 static inline void update_smt_snooze_delay(int snooze) {}
397 #endif
398
399 extern void flush_instruction_cache(void);
400 extern void hard_reset_now(void);
401 extern void poweroff_now(void);
402 extern int fix_alignment(struct pt_regs *);
403 extern void cvt_fd(float *from, double *to);
404 extern void cvt_df(double *from, float *to);
405 extern void _nmask_and_or_msr(unsigned long nmask, unsigned long or_val);
406
407 #ifdef CONFIG_PPC64
408 /*
409  * We handle most unaligned accesses in hardware. On the other hand 
410  * unaligned DMA can be very expensive on some ppc64 IO chips (it does
411  * powers of 2 writes until it reaches sufficient alignment).
412  *
413  * Based on this we disable the IP header alignment in network drivers.
414  */
415 #define NET_IP_ALIGN    0
416 #endif
417
418 #endif /* __KERNEL__ */
419 #endif /* __ASSEMBLY__ */
420 #endif /* _ASM_POWERPC_PROCESSOR_H */