]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - include/asm-powerpc/io.h
[POWERPC] remove unused asm routines
[karo-tx-linux.git] / include / asm-powerpc / io.h
1 #ifndef _ASM_POWERPC_IO_H
2 #define _ASM_POWERPC_IO_H
3 #ifdef __KERNEL__
4
5 /* 
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License
8  * as published by the Free Software Foundation; either version
9  * 2 of the License, or (at your option) any later version.
10  */
11
12 /* Check of existence of legacy devices */
13 extern int check_legacy_ioport(unsigned long base_port);
14
15 #ifndef CONFIG_PPC64
16 #include <asm-ppc/io.h>
17 #else
18
19 #include <linux/compiler.h>
20 #include <asm/page.h>
21 #include <asm/byteorder.h>
22 #include <asm/paca.h>
23 #ifdef CONFIG_PPC_ISERIES 
24 #include <asm/iseries/iseries_io.h>
25 #endif  
26 #include <asm/synch.h>
27 #include <asm/delay.h>
28
29 #include <asm-generic/iomap.h>
30
31 #define __ide_mm_insw(p, a, c) _insw_ns((volatile u16 __iomem *)(p), (a), (c))
32 #define __ide_mm_insl(p, a, c) _insl_ns((volatile u32 __iomem *)(p), (a), (c))
33 #define __ide_mm_outsw(p, a, c) _outsw_ns((volatile u16 __iomem *)(p), (a), (c))
34 #define __ide_mm_outsl(p, a, c) _outsl_ns((volatile u32 __iomem *)(p), (a), (c))
35
36
37 #define SIO_CONFIG_RA   0x398
38 #define SIO_CONFIG_RD   0x399
39
40 #define SLOW_DOWN_IO
41
42 extern unsigned long isa_io_base;
43 extern unsigned long pci_io_base;
44
45 #ifdef CONFIG_PPC_ISERIES
46 /* __raw_* accessors aren't supported on iSeries */
47 #define __raw_readb(addr)       { BUG(); 0; }
48 #define __raw_readw(addr)       { BUG(); 0; }
49 #define __raw_readl(addr)       { BUG(); 0; }
50 #define __raw_readq(addr)       { BUG(); 0; }
51 #define __raw_writeb(v, addr)   { BUG(); 0; }
52 #define __raw_writew(v, addr)   { BUG(); 0; }
53 #define __raw_writel(v, addr)   { BUG(); 0; }
54 #define __raw_writeq(v, addr)   { BUG(); 0; }
55 #define readb(addr)             iSeries_Read_Byte(addr)
56 #define readw(addr)             iSeries_Read_Word(addr)
57 #define readl(addr)             iSeries_Read_Long(addr)
58 #define writeb(data, addr)      iSeries_Write_Byte((data),(addr))
59 #define writew(data, addr)      iSeries_Write_Word((data),(addr))
60 #define writel(data, addr)      iSeries_Write_Long((data),(addr))
61 #define memset_io(a,b,c)        iSeries_memset_io((a),(b),(c))
62 #define memcpy_fromio(a,b,c)    iSeries_memcpy_fromio((a), (b), (c))
63 #define memcpy_toio(a,b,c)      iSeries_memcpy_toio((a), (b), (c))
64
65 #define inb(addr)               readb(((void __iomem *)(long)(addr)))
66 #define inw(addr)               readw(((void __iomem *)(long)(addr)))
67 #define inl(addr)               readl(((void __iomem *)(long)(addr)))
68 #define outb(data,addr)         writeb(data,((void __iomem *)(long)(addr)))
69 #define outw(data,addr)         writew(data,((void __iomem *)(long)(addr)))
70 #define outl(data,addr)         writel(data,((void __iomem *)(long)(addr)))
71 /*
72  * The *_ns versions below don't do byte-swapping.
73  * Neither do the standard versions now, these are just here
74  * for older code.
75  */
76 #define insb(port, buf, ns)     _insb((u8 __iomem *)((port)+pci_io_base), (buf), (ns))
77 #define insw(port, buf, ns)     _insw_ns((u8 __iomem *)((port)+pci_io_base), (buf), (ns))
78 #define insl(port, buf, nl)     _insl_ns((u8 __iomem *)((port)+pci_io_base), (buf), (nl))
79
80 #else
81
82 static inline unsigned char __raw_readb(const volatile void __iomem *addr)
83 {
84         return *(volatile unsigned char __force *)addr;
85 }
86 static inline unsigned short __raw_readw(const volatile void __iomem *addr)
87 {
88         return *(volatile unsigned short __force *)addr;
89 }
90 static inline unsigned int __raw_readl(const volatile void __iomem *addr)
91 {
92         return *(volatile unsigned int __force *)addr;
93 }
94 static inline unsigned long __raw_readq(const volatile void __iomem *addr)
95 {
96         return *(volatile unsigned long __force *)addr;
97 }
98 static inline void __raw_writeb(unsigned char v, volatile void __iomem *addr)
99 {
100         *(volatile unsigned char __force *)addr = v;
101 }
102 static inline void __raw_writew(unsigned short v, volatile void __iomem *addr)
103 {
104         *(volatile unsigned short __force *)addr = v;
105 }
106 static inline void __raw_writel(unsigned int v, volatile void __iomem *addr)
107 {
108         *(volatile unsigned int __force *)addr = v;
109 }
110 static inline void __raw_writeq(unsigned long v, volatile void __iomem *addr)
111 {
112         *(volatile unsigned long __force *)addr = v;
113 }
114 #define readb(addr)             eeh_readb(addr)
115 #define readw(addr)             eeh_readw(addr)
116 #define readl(addr)             eeh_readl(addr)
117 #define readq(addr)             eeh_readq(addr)
118 #define writeb(data, addr)      eeh_writeb((data), (addr))
119 #define writew(data, addr)      eeh_writew((data), (addr))
120 #define writel(data, addr)      eeh_writel((data), (addr))
121 #define writeq(data, addr)      eeh_writeq((data), (addr))
122 #define memset_io(a,b,c)        eeh_memset_io((a),(b),(c))
123 #define memcpy_fromio(a,b,c)    eeh_memcpy_fromio((a),(b),(c))
124 #define memcpy_toio(a,b,c)      eeh_memcpy_toio((a),(b),(c))
125 #define inb(port)               eeh_inb((unsigned long)port)
126 #define outb(val, port)         eeh_outb(val, (unsigned long)port)
127 #define inw(port)               eeh_inw((unsigned long)port)
128 #define outw(val, port)         eeh_outw(val, (unsigned long)port)
129 #define inl(port)               eeh_inl((unsigned long)port)
130 #define outl(val, port)         eeh_outl(val, (unsigned long)port)
131
132 /*
133  * The insw/outsw/insl/outsl macros don't do byte-swapping.
134  * They are only used in practice for transferring buffers which
135  * are arrays of bytes, and byte-swapping is not appropriate in
136  * that case.  - paulus */
137 #define insb(port, buf, ns)     eeh_insb((port), (buf), (ns))
138 #define insw(port, buf, ns)     eeh_insw_ns((port), (buf), (ns))
139 #define insl(port, buf, nl)     eeh_insl_ns((port), (buf), (nl))
140
141 #endif
142
143 #define outsb(port, buf, ns)  _outsb((u8 __iomem *)((port)+pci_io_base), (buf), (ns))
144 #define outsw(port, buf, ns)  _outsw_ns((u16 __iomem *)((port)+pci_io_base), (buf), (ns))
145 #define outsl(port, buf, nl)  _outsl_ns((u32 __iomem *)((port)+pci_io_base), (buf), (nl))
146
147 #define readb_relaxed(addr) readb(addr)
148 #define readw_relaxed(addr) readw(addr)
149 #define readl_relaxed(addr) readl(addr)
150 #define readq_relaxed(addr) readq(addr)
151
152 extern void _insb(volatile u8 __iomem *port, void *buf, int ns);
153 extern void _outsb(volatile u8 __iomem *port, const void *buf, int ns);
154 extern void _insw_ns(volatile u16 __iomem *port, void *buf, int ns);
155 extern void _outsw_ns(volatile u16 __iomem *port, const void *buf, int ns);
156 extern void _insl_ns(volatile u32 __iomem *port, void *buf, int nl);
157 extern void _outsl_ns(volatile u32 __iomem *port, const void *buf, int nl);
158
159 static inline void mmiowb(void)
160 {
161         __asm__ __volatile__ ("sync" : : : "memory");
162         get_paca()->io_sync = 0;
163 }
164
165 /*
166  * output pause versions need a delay at least for the
167  * w83c105 ide controller in a p610.
168  */
169 #define inb_p(port)             inb(port)
170 #define outb_p(val, port)       (udelay(1), outb((val), (port)))
171 #define inw_p(port)             inw(port)
172 #define outw_p(val, port)       (udelay(1), outw((val), (port)))
173 #define inl_p(port)             inl(port)
174 #define outl_p(val, port)       (udelay(1), outl((val), (port)))
175
176
177 #define IO_SPACE_LIMIT ~(0UL)
178
179
180 extern int __ioremap_explicit(unsigned long p_addr, unsigned long v_addr,
181                               unsigned long size, unsigned long flags);
182 extern void __iomem *__ioremap(unsigned long address, unsigned long size,
183                        unsigned long flags);
184
185 /**
186  * ioremap     -   map bus memory into CPU space
187  * @address:   bus address of the memory
188  * @size:      size of the resource to map
189  *
190  * ioremap performs a platform specific sequence of operations to
191  * make bus memory CPU accessible via the readb/readw/readl/writeb/
192  * writew/writel functions and the other mmio helpers. The returned
193  * address is not guaranteed to be usable directly as a virtual
194  * address.
195  */
196 extern void __iomem *ioremap(unsigned long address, unsigned long size);
197
198 #define ioremap_nocache(addr, size)     ioremap((addr), (size))
199 extern int iounmap_explicit(volatile void __iomem *addr, unsigned long size);
200 extern void iounmap(volatile void __iomem *addr);
201 extern void __iomem * reserve_phb_iospace(unsigned long size);
202
203 /**
204  *      virt_to_phys    -       map virtual addresses to physical
205  *      @address: address to remap
206  *
207  *      The returned physical address is the physical (CPU) mapping for
208  *      the memory address given. It is only valid to use this function on
209  *      addresses directly mapped or allocated via kmalloc.
210  *
211  *      This function does not give bus mappings for DMA transfers. In
212  *      almost all conceivable cases a device driver should not be using
213  *      this function
214  */
215 static inline unsigned long virt_to_phys(volatile void * address)
216 {
217         return __pa((unsigned long)address);
218 }
219
220 /**
221  *      phys_to_virt    -       map physical address to virtual
222  *      @address: address to remap
223  *
224  *      The returned virtual address is a current CPU mapping for
225  *      the memory address given. It is only valid to use this function on
226  *      addresses that have a kernel mapping
227  *
228  *      This function does not handle bus mappings for DMA transfers. In
229  *      almost all conceivable cases a device driver should not be using
230  *      this function
231  */
232 static inline void * phys_to_virt(unsigned long address)
233 {
234         return (void *)__va(address);
235 }
236
237 /*
238  * Change "struct page" to physical address.
239  */
240 #define page_to_phys(page)      (page_to_pfn(page) << PAGE_SHIFT)
241
242 /* We do NOT want virtual merging, it would put too much pressure on
243  * our iommu allocator. Instead, we want drivers to be smart enough
244  * to coalesce sglists that happen to have been mapped in a contiguous
245  * way by the iommu
246  */
247 #define BIO_VMERGE_BOUNDARY     0
248
249 static inline void iosync(void)
250 {
251         __asm__ __volatile__ ("sync" : : : "memory");
252 }
253
254 /* Enforce in-order execution of data I/O. 
255  * No distinction between read/write on PPC; use eieio for all three.
256  */
257 #define iobarrier_rw() eieio()
258 #define iobarrier_r()  eieio()
259 #define iobarrier_w()  eieio()
260
261 /*
262  * 8, 16 and 32 bit, big and little endian I/O operations, with barrier.
263  * These routines do not perform EEH-related I/O address translation,
264  * and should not be used directly by device drivers.  Use inb/readb
265  * instead.
266  */
267 static inline int in_8(const volatile unsigned char __iomem *addr)
268 {
269         int ret;
270
271         __asm__ __volatile__("sync; lbz%U1%X1 %0,%1; twi 0,%0,0; isync"
272                              : "=r" (ret) : "m" (*addr));
273         return ret;
274 }
275
276 static inline void out_8(volatile unsigned char __iomem *addr, int val)
277 {
278         __asm__ __volatile__("sync; stb%U0%X0 %1,%0"
279                              : "=m" (*addr) : "r" (val));
280         get_paca()->io_sync = 1;
281 }
282
283 static inline int in_le16(const volatile unsigned short __iomem *addr)
284 {
285         int ret;
286
287         __asm__ __volatile__("sync; lhbrx %0,0,%1; twi 0,%0,0; isync"
288                              : "=r" (ret) : "r" (addr), "m" (*addr));
289         return ret;
290 }
291
292 static inline int in_be16(const volatile unsigned short __iomem *addr)
293 {
294         int ret;
295
296         __asm__ __volatile__("sync; lhz%U1%X1 %0,%1; twi 0,%0,0; isync"
297                              : "=r" (ret) : "m" (*addr));
298         return ret;
299 }
300
301 static inline void out_le16(volatile unsigned short __iomem *addr, int val)
302 {
303         __asm__ __volatile__("sync; sthbrx %1,0,%2"
304                              : "=m" (*addr) : "r" (val), "r" (addr));
305         get_paca()->io_sync = 1;
306 }
307
308 static inline void out_be16(volatile unsigned short __iomem *addr, int val)
309 {
310         __asm__ __volatile__("sync; sth%U0%X0 %1,%0"
311                              : "=m" (*addr) : "r" (val));
312         get_paca()->io_sync = 1;
313 }
314
315 static inline unsigned in_le32(const volatile unsigned __iomem *addr)
316 {
317         unsigned ret;
318
319         __asm__ __volatile__("sync; lwbrx %0,0,%1; twi 0,%0,0; isync"
320                              : "=r" (ret) : "r" (addr), "m" (*addr));
321         return ret;
322 }
323
324 static inline unsigned in_be32(const volatile unsigned __iomem *addr)
325 {
326         unsigned ret;
327
328         __asm__ __volatile__("sync; lwz%U1%X1 %0,%1; twi 0,%0,0; isync"
329                              : "=r" (ret) : "m" (*addr));
330         return ret;
331 }
332
333 static inline void out_le32(volatile unsigned __iomem *addr, int val)
334 {
335         __asm__ __volatile__("sync; stwbrx %1,0,%2" : "=m" (*addr)
336                              : "r" (val), "r" (addr));
337         get_paca()->io_sync = 1;
338 }
339
340 static inline void out_be32(volatile unsigned __iomem *addr, int val)
341 {
342         __asm__ __volatile__("sync; stw%U0%X0 %1,%0"
343                              : "=m" (*addr) : "r" (val));
344         get_paca()->io_sync = 1;
345 }
346
347 static inline unsigned long in_le64(const volatile unsigned long __iomem *addr)
348 {
349         unsigned long tmp, ret;
350
351         __asm__ __volatile__(
352                              "sync\n"
353                              "ld %1,0(%2)\n"
354                              "twi 0,%1,0\n"
355                              "isync\n"
356                              "rldimi %0,%1,5*8,1*8\n"
357                              "rldimi %0,%1,3*8,2*8\n"
358                              "rldimi %0,%1,1*8,3*8\n"
359                              "rldimi %0,%1,7*8,4*8\n"
360                              "rldicl %1,%1,32,0\n"
361                              "rlwimi %0,%1,8,8,31\n"
362                              "rlwimi %0,%1,24,16,23\n"
363                              : "=r" (ret) , "=r" (tmp) : "b" (addr) , "m" (*addr));
364         return ret;
365 }
366
367 static inline unsigned long in_be64(const volatile unsigned long __iomem *addr)
368 {
369         unsigned long ret;
370
371         __asm__ __volatile__("sync; ld%U1%X1 %0,%1; twi 0,%0,0; isync"
372                              : "=r" (ret) : "m" (*addr));
373         return ret;
374 }
375
376 static inline void out_le64(volatile unsigned long __iomem *addr, unsigned long val)
377 {
378         unsigned long tmp;
379
380         __asm__ __volatile__(
381                              "rldimi %0,%1,5*8,1*8\n"
382                              "rldimi %0,%1,3*8,2*8\n"
383                              "rldimi %0,%1,1*8,3*8\n"
384                              "rldimi %0,%1,7*8,4*8\n"
385                              "rldicl %1,%1,32,0\n"
386                              "rlwimi %0,%1,8,8,31\n"
387                              "rlwimi %0,%1,24,16,23\n"
388                              "sync\n"
389                              "std %0,0(%3)"
390                              : "=&r" (tmp) , "=&r" (val) : "1" (val) , "b" (addr) , "m" (*addr));
391         get_paca()->io_sync = 1;
392 }
393
394 static inline void out_be64(volatile unsigned long __iomem *addr, unsigned long val)
395 {
396         __asm__ __volatile__("sync; std%U0%X0 %1,%0" : "=m" (*addr) : "r" (val));
397         get_paca()->io_sync = 1;
398 }
399
400 #ifndef CONFIG_PPC_ISERIES 
401 #include <asm/eeh.h>
402 #endif
403
404 /**
405  *      check_signature         -       find BIOS signatures
406  *      @io_addr: mmio address to check
407  *      @signature:  signature block
408  *      @length: length of signature
409  *
410  *      Perform a signature comparison with the mmio address io_addr. This
411  *      address should have been obtained by ioremap.
412  *      Returns 1 on a match.
413  */
414 static inline int check_signature(const volatile void __iomem * io_addr,
415         const unsigned char *signature, int length)
416 {
417         int retval = 0;
418 #ifndef CONFIG_PPC_ISERIES 
419         do {
420                 if (readb(io_addr) != *signature)
421                         goto out;
422                 io_addr++;
423                 signature++;
424                 length--;
425         } while (length);
426         retval = 1;
427 out:
428 #endif
429         return retval;
430 }
431
432 /* Nothing to do */
433
434 #define dma_cache_inv(_start,_size)             do { } while (0)
435 #define dma_cache_wback(_start,_size)           do { } while (0)
436 #define dma_cache_wback_inv(_start,_size)       do { } while (0)
437
438
439 /*
440  * Convert a physical pointer to a virtual kernel pointer for /dev/mem
441  * access
442  */
443 #define xlate_dev_mem_ptr(p)    __va(p)
444
445 /*
446  * Convert a virtual cached pointer to an uncached pointer
447  */
448 #define xlate_dev_kmem_ptr(p)   p
449
450 #endif /* __KERNEL__ */
451
452 #endif /* CONFIG_PPC64 */
453 #endif /* _ASM_POWERPC_IO_H */