]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/cpu/armv7/omap-common/clocks-common.c
microblaze: Wire up SPI driver
[karo-tx-uboot.git] / arch / arm / cpu / armv7 / omap-common / clocks-common.c
1 /*
2  *
3  * Clock initialization for OMAP4
4  *
5  * (C) Copyright 2010
6  * Texas Instruments, <www.ti.com>
7  *
8  * Aneesh V <aneesh@ti.com>
9  *
10  * Based on previous work by:
11  *      Santosh Shilimkar <santosh.shilimkar@ti.com>
12  *      Rajendra Nayak <rnayak@ti.com>
13  *
14  * See file CREDITS for list of people who contributed to this
15  * project.
16  *
17  * This program is free software; you can redistribute it and/or
18  * modify it under the terms of the GNU General Public License as
19  * published by the Free Software Foundation; either version 2 of
20  * the License, or (at your option) any later version.
21  *
22  * This program is distributed in the hope that it will be useful,
23  * but WITHOUT ANY WARRANTY; without even the implied warranty of
24  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
25  * GNU General Public License for more details.
26  *
27  * You should have received a copy of the GNU General Public License
28  * along with this program; if not, write to the Free Software
29  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
30  * MA 02111-1307 USA
31  */
32 #include <common.h>
33 #include <asm/omap_common.h>
34 #include <asm/gpio.h>
35 #include <asm/arch/clocks.h>
36 #include <asm/arch/sys_proto.h>
37 #include <asm/utils.h>
38 #include <asm/omap_gpio.h>
39
40 #ifndef CONFIG_SPL_BUILD
41 /*
42  * printing to console doesn't work unless
43  * this code is executed from SPL
44  */
45 #define printf(fmt, args...)
46 #define puts(s)
47 #endif
48
49 static inline u32 __get_sys_clk_index(void)
50 {
51         u32 ind;
52         /*
53          * For ES1 the ROM code calibration of sys clock is not reliable
54          * due to hw issue. So, use hard-coded value. If this value is not
55          * correct for any board over-ride this function in board file
56          * From ES2.0 onwards you will get this information from
57          * CM_SYS_CLKSEL
58          */
59         if (omap_revision() == OMAP4430_ES1_0)
60                 ind = OMAP_SYS_CLK_IND_38_4_MHZ;
61         else {
62                 /* SYS_CLKSEL - 1 to match the dpll param array indices */
63                 ind = (readl(&prcm->cm_sys_clksel) &
64                         CM_SYS_CLKSEL_SYS_CLKSEL_MASK) - 1;
65         }
66         return ind;
67 }
68
69 u32 get_sys_clk_index(void)
70         __attribute__ ((weak, alias("__get_sys_clk_index")));
71
72 u32 get_sys_clk_freq(void)
73 {
74         u8 index = get_sys_clk_index();
75         return sys_clk_array[index];
76 }
77
78 static inline void do_bypass_dpll(u32 *const base)
79 {
80         struct dpll_regs *dpll_regs = (struct dpll_regs *)base;
81
82         clrsetbits_le32(&dpll_regs->cm_clkmode_dpll,
83                         CM_CLKMODE_DPLL_DPLL_EN_MASK,
84                         DPLL_EN_FAST_RELOCK_BYPASS <<
85                         CM_CLKMODE_DPLL_EN_SHIFT);
86 }
87
88 static inline void wait_for_bypass(u32 *const base)
89 {
90         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
91
92         if (!wait_on_value(ST_DPLL_CLK_MASK, 0, &dpll_regs->cm_idlest_dpll,
93                                 LDELAY)) {
94                 printf("Bypassing DPLL failed %p\n", base);
95         }
96 }
97
98 static inline void do_lock_dpll(u32 *const base)
99 {
100         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
101
102         clrsetbits_le32(&dpll_regs->cm_clkmode_dpll,
103                       CM_CLKMODE_DPLL_DPLL_EN_MASK,
104                       DPLL_EN_LOCK << CM_CLKMODE_DPLL_EN_SHIFT);
105 }
106
107 static inline void wait_for_lock(u32 *const base)
108 {
109         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
110
111         if (!wait_on_value(ST_DPLL_CLK_MASK, ST_DPLL_CLK_MASK,
112                 &dpll_regs->cm_idlest_dpll, LDELAY)) {
113                 printf("DPLL locking failed for %p\n", base);
114                 hang();
115         }
116 }
117
118 inline u32 check_for_lock(u32 *const base)
119 {
120         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
121         u32 lock = readl(&dpll_regs->cm_idlest_dpll) & ST_DPLL_CLK_MASK;
122
123         return lock;
124 }
125
126 static void do_setup_dpll(u32 *const base, const struct dpll_params *params,
127                                 u8 lock, char *dpll)
128 {
129         u32 temp, M, N;
130         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
131
132         temp = readl(&dpll_regs->cm_clksel_dpll);
133
134         if (check_for_lock(base)) {
135                 /*
136                  * The Dpll has already been locked by rom code using CH.
137                  * Check if M,N are matching with Ideal nominal opp values.
138                  * If matches, skip the rest otherwise relock.
139                  */
140                 M = (temp & CM_CLKSEL_DPLL_M_MASK) >> CM_CLKSEL_DPLL_M_SHIFT;
141                 N = (temp & CM_CLKSEL_DPLL_N_MASK) >> CM_CLKSEL_DPLL_N_SHIFT;
142                 if ((M != (params->m)) || (N != (params->n))) {
143                         debug("\n %s Dpll locked, but not for ideal M = %d,"
144                                 "N = %d values, current values are M = %d,"
145                                 "N= %d" , dpll, params->m, params->n,
146                                 M, N);
147                 } else {
148                         /* Dpll locked with ideal values for nominal opps. */
149                         debug("\n %s Dpll already locked with ideal"
150                                                 "nominal opp values", dpll);
151                         goto setup_post_dividers;
152                 }
153         }
154
155         bypass_dpll(base);
156
157         /* Set M & N */
158         temp &= ~CM_CLKSEL_DPLL_M_MASK;
159         temp |= (params->m << CM_CLKSEL_DPLL_M_SHIFT) & CM_CLKSEL_DPLL_M_MASK;
160
161         temp &= ~CM_CLKSEL_DPLL_N_MASK;
162         temp |= (params->n << CM_CLKSEL_DPLL_N_SHIFT) & CM_CLKSEL_DPLL_N_MASK;
163
164         writel(temp, &dpll_regs->cm_clksel_dpll);
165
166         /* Lock */
167         if (lock)
168                 do_lock_dpll(base);
169
170 setup_post_dividers:
171         setup_post_dividers(base, params);
172
173         /* Wait till the DPLL locks */
174         if (lock)
175                 wait_for_lock(base);
176 }
177
178 u32 omap_ddr_clk(void)
179 {
180         u32 ddr_clk, sys_clk_khz, omap_rev, divider;
181         const struct dpll_params *core_dpll_params;
182
183         omap_rev = omap_revision();
184         sys_clk_khz = get_sys_clk_freq() / 1000;
185
186         core_dpll_params = get_core_dpll_params();
187
188         debug("sys_clk %d\n ", sys_clk_khz * 1000);
189
190         /* Find Core DPLL locked frequency first */
191         ddr_clk = sys_clk_khz * 2 * core_dpll_params->m /
192                         (core_dpll_params->n + 1);
193
194         if (omap_rev < OMAP5430_ES1_0) {
195                 /*
196                  * DDR frequency is PHY_ROOT_CLK/2
197                  * PHY_ROOT_CLK = Fdpll/2/M2
198                  */
199                 divider = 4;
200         } else {
201                 /*
202                  * DDR frequency is PHY_ROOT_CLK
203                  * PHY_ROOT_CLK = Fdpll/2/M2
204                  */
205                 divider = 2;
206         }
207
208         ddr_clk = ddr_clk / divider / core_dpll_params->m2;
209         ddr_clk *= 1000;        /* convert to Hz */
210         debug("ddr_clk %d\n ", ddr_clk);
211
212         return ddr_clk;
213 }
214
215 /*
216  * Lock MPU dpll
217  *
218  * Resulting MPU frequencies:
219  * 4430 ES1.0   : 600 MHz
220  * 4430 ES2.x   : 792 MHz (OPP Turbo)
221  * 4460         : 920 MHz (OPP Turbo) - DCC disabled
222  */
223 void configure_mpu_dpll(void)
224 {
225         const struct dpll_params *params;
226         struct dpll_regs *mpu_dpll_regs;
227         u32 omap_rev;
228         omap_rev = omap_revision();
229
230         /*
231          * DCC and clock divider settings for 4460.
232          * DCC is required, if more than a certain frequency is required.
233          * For, 4460 > 1GHZ.
234          *     5430 > 1.4GHZ.
235          */
236         if ((omap_rev >= OMAP4460_ES1_0) && (omap_rev < OMAP5430_ES1_0)) {
237                 mpu_dpll_regs =
238                         (struct dpll_regs *)&prcm->cm_clkmode_dpll_mpu;
239                 bypass_dpll(&prcm->cm_clkmode_dpll_mpu);
240                 clrbits_le32(&prcm->cm_mpu_mpu_clkctrl,
241                         MPU_CLKCTRL_CLKSEL_EMIF_DIV_MODE_MASK);
242                 setbits_le32(&prcm->cm_mpu_mpu_clkctrl,
243                         MPU_CLKCTRL_CLKSEL_ABE_DIV_MODE_MASK);
244                 clrbits_le32(&mpu_dpll_regs->cm_clksel_dpll,
245                         CM_CLKSEL_DCC_EN_MASK);
246         }
247
248         setbits_le32(&prcm->cm_mpu_mpu_clkctrl,
249                 MPU_CLKCTRL_CLKSEL_EMIF_DIV_MODE_MASK);
250         setbits_le32(&prcm->cm_mpu_mpu_clkctrl,
251                 MPU_CLKCTRL_CLKSEL_ABE_DIV_MODE_MASK);
252
253         params = get_mpu_dpll_params();
254
255         do_setup_dpll(&prcm->cm_clkmode_dpll_mpu, params, DPLL_LOCK, "mpu");
256         debug("MPU DPLL locked\n");
257 }
258
259 #ifdef CONFIG_USB_EHCI_OMAP
260 static void setup_usb_dpll(void)
261 {
262         const struct dpll_params *params;
263         u32 sys_clk_khz, sd_div, num, den;
264
265         sys_clk_khz = get_sys_clk_freq() / 1000;
266         /*
267          * USB:
268          * USB dpll is J-type. Need to set DPLL_SD_DIV for jitter correction
269          * DPLL_SD_DIV = CEILING ([DPLL_MULT/(DPLL_DIV+1)]* CLKINP / 250)
270          *      - where CLKINP is sys_clk in MHz
271          * Use CLKINP in KHz and adjust the denominator accordingly so
272          * that we have enough accuracy and at the same time no overflow
273          */
274         params = get_usb_dpll_params();
275         num = params->m * sys_clk_khz;
276         den = (params->n + 1) * 250 * 1000;
277         num += den - 1;
278         sd_div = num / den;
279         clrsetbits_le32(&prcm->cm_clksel_dpll_usb,
280                         CM_CLKSEL_DPLL_DPLL_SD_DIV_MASK,
281                         sd_div << CM_CLKSEL_DPLL_DPLL_SD_DIV_SHIFT);
282
283         /* Now setup the dpll with the regular function */
284         do_setup_dpll(&prcm->cm_clkmode_dpll_usb, params, DPLL_LOCK, "usb");
285 }
286 #endif
287
288 static void setup_dplls(void)
289 {
290         u32 temp;
291         const struct dpll_params *params;
292
293         debug("setup_dplls\n");
294
295         /* CORE dpll */
296         params = get_core_dpll_params();        /* default - safest */
297         /*
298          * Do not lock the core DPLL now. Just set it up.
299          * Core DPLL will be locked after setting up EMIF
300          * using the FREQ_UPDATE method(freq_update_core())
301          */
302         do_setup_dpll(&prcm->cm_clkmode_dpll_core, params, DPLL_NO_LOCK,
303                                                                 "core");
304         /* Set the ratios for CORE_CLK, L3_CLK, L4_CLK */
305         temp = (CLKSEL_CORE_X2_DIV_1 << CLKSEL_CORE_SHIFT) |
306             (CLKSEL_L3_CORE_DIV_2 << CLKSEL_L3_SHIFT) |
307             (CLKSEL_L4_L3_DIV_2 << CLKSEL_L4_SHIFT);
308         writel(temp, &prcm->cm_clksel_core);
309         debug("Core DPLL configured\n");
310
311         /* lock PER dpll */
312         params = get_per_dpll_params();
313         do_setup_dpll(&prcm->cm_clkmode_dpll_per,
314                         params, DPLL_LOCK, "per");
315         debug("PER DPLL locked\n");
316
317         /* MPU dpll */
318         configure_mpu_dpll();
319
320 #ifdef CONFIG_USB_EHCI_OMAP
321         setup_usb_dpll();
322 #endif
323 }
324
325 #ifdef CONFIG_SYS_CLOCKS_ENABLE_ALL
326 static void setup_non_essential_dplls(void)
327 {
328         u32 abe_ref_clk;
329         const struct dpll_params *params;
330
331         /* IVA */
332         clrsetbits_le32(&prcm->cm_bypclk_dpll_iva,
333                 CM_BYPCLK_DPLL_IVA_CLKSEL_MASK, DPLL_IVA_CLKSEL_CORE_X2_DIV_2);
334
335         params = get_iva_dpll_params();
336         do_setup_dpll(&prcm->cm_clkmode_dpll_iva, params, DPLL_LOCK, "iva");
337
338         /* Configure ABE dpll */
339         params = get_abe_dpll_params();
340 #ifdef CONFIG_SYS_OMAP_ABE_SYSCK
341         abe_ref_clk = CM_ABE_PLL_REF_CLKSEL_CLKSEL_SYSCLK;
342 #else
343         abe_ref_clk = CM_ABE_PLL_REF_CLKSEL_CLKSEL_32KCLK;
344         /*
345          * We need to enable some additional options to achieve
346          * 196.608MHz from 32768 Hz
347          */
348         setbits_le32(&prcm->cm_clkmode_dpll_abe,
349                         CM_CLKMODE_DPLL_DRIFTGUARD_EN_MASK|
350                         CM_CLKMODE_DPLL_RELOCK_RAMP_EN_MASK|
351                         CM_CLKMODE_DPLL_LPMODE_EN_MASK|
352                         CM_CLKMODE_DPLL_REGM4XEN_MASK);
353         /* Spend 4 REFCLK cycles at each stage */
354         clrsetbits_le32(&prcm->cm_clkmode_dpll_abe,
355                         CM_CLKMODE_DPLL_RAMP_RATE_MASK,
356                         1 << CM_CLKMODE_DPLL_RAMP_RATE_SHIFT);
357 #endif
358
359         /* Select the right reference clk */
360         clrsetbits_le32(&prcm->cm_abe_pll_ref_clksel,
361                         CM_ABE_PLL_REF_CLKSEL_CLKSEL_MASK,
362                         abe_ref_clk << CM_ABE_PLL_REF_CLKSEL_CLKSEL_SHIFT);
363         /* Lock the dpll */
364         do_setup_dpll(&prcm->cm_clkmode_dpll_abe, params, DPLL_LOCK, "abe");
365 }
366 #endif
367
368 void do_scale_tps62361(int gpio, u32 reg, u32 volt_mv)
369 {
370         u32 step;
371         int ret = 0;
372
373         /* See if we can first get the GPIO if needed */
374         if (gpio >= 0)
375                 ret = gpio_request(gpio, "TPS62361_VSEL0_GPIO");
376         if (ret < 0) {
377                 printf("%s: gpio %d request failed %d\n", __func__, gpio, ret);
378                 gpio = -1;
379         }
380
381         /* Pull the GPIO low to select SET0 register, while we program SET1 */
382         if (gpio >= 0)
383                 gpio_direction_output(gpio, 0);
384
385         step = volt_mv - TPS62361_BASE_VOLT_MV;
386         step /= 10;
387
388         debug("do_scale_tps62361: volt - %d step - 0x%x\n", volt_mv, step);
389         if (omap_vc_bypass_send_value(TPS62361_I2C_SLAVE_ADDR, reg, step))
390                 puts("Scaling voltage failed for vdd_mpu from TPS\n");
391
392         /* Pull the GPIO high to select SET1 register */
393         if (gpio >= 0)
394                 gpio_direction_output(gpio, 1);
395 }
396
397 void do_scale_vcore(u32 vcore_reg, u32 volt_mv)
398 {
399         u32 offset_code;
400         u32 offset = volt_mv;
401
402         /* convert to uV for better accuracy in the calculations */
403         offset *= 1000;
404
405         offset_code = get_offset_code(offset);
406
407         debug("do_scale_vcore: volt - %d offset_code - 0x%x\n", volt_mv,
408                 offset_code);
409
410         if (omap_vc_bypass_send_value(SMPS_I2C_SLAVE_ADDR,
411                                 vcore_reg, offset_code))
412                 printf("Scaling voltage failed for 0x%x\n", vcore_reg);
413 }
414
415 static inline void enable_clock_domain(u32 *const clkctrl_reg, u32 enable_mode)
416 {
417         clrsetbits_le32(clkctrl_reg, CD_CLKCTRL_CLKTRCTRL_MASK,
418                         enable_mode << CD_CLKCTRL_CLKTRCTRL_SHIFT);
419         debug("Enable clock domain - %p\n", clkctrl_reg);
420 }
421
422 static inline void wait_for_clk_enable(u32 *clkctrl_addr)
423 {
424         u32 clkctrl, idlest = MODULE_CLKCTRL_IDLEST_DISABLED;
425         u32 bound = LDELAY;
426
427         while ((idlest == MODULE_CLKCTRL_IDLEST_DISABLED) ||
428                 (idlest == MODULE_CLKCTRL_IDLEST_TRANSITIONING)) {
429
430                 clkctrl = readl(clkctrl_addr);
431                 idlest = (clkctrl & MODULE_CLKCTRL_IDLEST_MASK) >>
432                          MODULE_CLKCTRL_IDLEST_SHIFT;
433                 if (--bound == 0) {
434                         printf("Clock enable failed for 0x%p idlest 0x%x\n",
435                                 clkctrl_addr, clkctrl);
436                         return;
437                 }
438         }
439 }
440
441 static inline void enable_clock_module(u32 *const clkctrl_addr, u32 enable_mode,
442                                 u32 wait_for_enable)
443 {
444         clrsetbits_le32(clkctrl_addr, MODULE_CLKCTRL_MODULEMODE_MASK,
445                         enable_mode << MODULE_CLKCTRL_MODULEMODE_SHIFT);
446         debug("Enable clock module - %p\n", clkctrl_addr);
447         if (wait_for_enable)
448                 wait_for_clk_enable(clkctrl_addr);
449 }
450
451 void freq_update_core(void)
452 {
453         u32 freq_config1 = 0;
454         const struct dpll_params *core_dpll_params;
455         u32 omap_rev = omap_revision();
456
457         core_dpll_params = get_core_dpll_params();
458         /* Put EMIF clock domain in sw wakeup mode */
459         enable_clock_domain(&prcm->cm_memif_clkstctrl,
460                                 CD_CLKCTRL_CLKTRCTRL_SW_WKUP);
461         wait_for_clk_enable(&prcm->cm_memif_emif_1_clkctrl);
462         wait_for_clk_enable(&prcm->cm_memif_emif_2_clkctrl);
463
464         freq_config1 = SHADOW_FREQ_CONFIG1_FREQ_UPDATE_MASK |
465             SHADOW_FREQ_CONFIG1_DLL_RESET_MASK;
466
467         freq_config1 |= (DPLL_EN_LOCK << SHADOW_FREQ_CONFIG1_DPLL_EN_SHIFT) &
468                                 SHADOW_FREQ_CONFIG1_DPLL_EN_MASK;
469
470         freq_config1 |= (core_dpll_params->m2 <<
471                         SHADOW_FREQ_CONFIG1_M2_DIV_SHIFT) &
472                         SHADOW_FREQ_CONFIG1_M2_DIV_MASK;
473
474         writel(freq_config1, &prcm->cm_shadow_freq_config1);
475         if (!wait_on_value(SHADOW_FREQ_CONFIG1_FREQ_UPDATE_MASK, 0,
476                                 &prcm->cm_shadow_freq_config1, LDELAY)) {
477                 puts("FREQ UPDATE procedure failed!!");
478                 hang();
479         }
480
481         /*
482          * Putting EMIF in HW_AUTO is seen to be causing issues with
483          * EMIF clocks and the master DLL. Put EMIF in SW_WKUP
484          * in OMAP5430 ES1.0 silicon
485          */
486         if (omap_rev != OMAP5430_ES1_0) {
487                 /* Put EMIF clock domain back in hw auto mode */
488                 enable_clock_domain(&prcm->cm_memif_clkstctrl,
489                                         CD_CLKCTRL_CLKTRCTRL_HW_AUTO);
490                 wait_for_clk_enable(&prcm->cm_memif_emif_1_clkctrl);
491                 wait_for_clk_enable(&prcm->cm_memif_emif_2_clkctrl);
492         }
493 }
494
495 void bypass_dpll(u32 *const base)
496 {
497         do_bypass_dpll(base);
498         wait_for_bypass(base);
499 }
500
501 void lock_dpll(u32 *const base)
502 {
503         do_lock_dpll(base);
504         wait_for_lock(base);
505 }
506
507 void setup_clocks_for_console(void)
508 {
509         /* Do not add any spl_debug prints in this function */
510         clrsetbits_le32(&prcm->cm_l4per_clkstctrl, CD_CLKCTRL_CLKTRCTRL_MASK,
511                         CD_CLKCTRL_CLKTRCTRL_SW_WKUP <<
512                         CD_CLKCTRL_CLKTRCTRL_SHIFT);
513
514         /* Enable all UARTs - console will be on one of them */
515         clrsetbits_le32(&prcm->cm_l4per_uart1_clkctrl,
516                         MODULE_CLKCTRL_MODULEMODE_MASK,
517                         MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN <<
518                         MODULE_CLKCTRL_MODULEMODE_SHIFT);
519
520         clrsetbits_le32(&prcm->cm_l4per_uart2_clkctrl,
521                         MODULE_CLKCTRL_MODULEMODE_MASK,
522                         MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN <<
523                         MODULE_CLKCTRL_MODULEMODE_SHIFT);
524
525         clrsetbits_le32(&prcm->cm_l4per_uart3_clkctrl,
526                         MODULE_CLKCTRL_MODULEMODE_MASK,
527                         MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN <<
528                         MODULE_CLKCTRL_MODULEMODE_SHIFT);
529
530         clrsetbits_le32(&prcm->cm_l4per_uart3_clkctrl,
531                         MODULE_CLKCTRL_MODULEMODE_MASK,
532                         MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN <<
533                         MODULE_CLKCTRL_MODULEMODE_SHIFT);
534
535         clrsetbits_le32(&prcm->cm_l4per_clkstctrl, CD_CLKCTRL_CLKTRCTRL_MASK,
536                         CD_CLKCTRL_CLKTRCTRL_HW_AUTO <<
537                         CD_CLKCTRL_CLKTRCTRL_SHIFT);
538 }
539
540 void do_enable_clocks(u32 *const *clk_domains,
541                             u32 *const *clk_modules_hw_auto,
542                             u32 *const *clk_modules_explicit_en,
543                             u8 wait_for_enable)
544 {
545         u32 i, max = 100;
546
547         /* Put the clock domains in SW_WKUP mode */
548         for (i = 0; (i < max) && clk_domains[i]; i++) {
549                 enable_clock_domain(clk_domains[i],
550                                     CD_CLKCTRL_CLKTRCTRL_SW_WKUP);
551         }
552
553         /* Clock modules that need to be put in HW_AUTO */
554         for (i = 0; (i < max) && clk_modules_hw_auto[i]; i++) {
555                 enable_clock_module(clk_modules_hw_auto[i],
556                                     MODULE_CLKCTRL_MODULEMODE_HW_AUTO,
557                                     wait_for_enable);
558         };
559
560         /* Clock modules that need to be put in SW_EXPLICIT_EN mode */
561         for (i = 0; (i < max) && clk_modules_explicit_en[i]; i++) {
562                 enable_clock_module(clk_modules_explicit_en[i],
563                                     MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN,
564                                     wait_for_enable);
565         };
566
567         /* Put the clock domains in HW_AUTO mode now */
568         for (i = 0; (i < max) && clk_domains[i]; i++) {
569                 enable_clock_domain(clk_domains[i],
570                                     CD_CLKCTRL_CLKTRCTRL_HW_AUTO);
571         }
572 }
573
574 void prcm_init(void)
575 {
576         switch (omap_hw_init_context()) {
577         case OMAP_INIT_CONTEXT_SPL:
578         case OMAP_INIT_CONTEXT_UBOOT_FROM_NOR:
579         case OMAP_INIT_CONTEXT_UBOOT_AFTER_CH:
580                 enable_basic_clocks();
581                 scale_vcores();
582                 setup_dplls();
583 #ifdef CONFIG_SYS_CLOCKS_ENABLE_ALL
584                 setup_non_essential_dplls();
585                 enable_non_essential_clocks();
586 #endif
587                 break;
588         default:
589                 break;
590         }
591
592         if (OMAP_INIT_CONTEXT_SPL != omap_hw_init_context())
593                 enable_basic_uboot_clocks();
594 }