]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/cpu/armv7/omap-common/clocks-common.c
ARM: DRA7: Add support for IO delay configuration
[karo-tx-uboot.git] / arch / arm / cpu / armv7 / omap-common / clocks-common.c
1 /*
2  *
3  * Clock initialization for OMAP4
4  *
5  * (C) Copyright 2010
6  * Texas Instruments, <www.ti.com>
7  *
8  * Aneesh V <aneesh@ti.com>
9  *
10  * Based on previous work by:
11  *      Santosh Shilimkar <santosh.shilimkar@ti.com>
12  *      Rajendra Nayak <rnayak@ti.com>
13  *
14  * SPDX-License-Identifier:     GPL-2.0+
15  */
16 #include <common.h>
17 #include <i2c.h>
18 #include <asm/omap_common.h>
19 #include <asm/gpio.h>
20 #include <asm/arch/clock.h>
21 #include <asm/arch/sys_proto.h>
22 #include <asm/utils.h>
23 #include <asm/omap_gpio.h>
24 #include <asm/emif.h>
25
26 #ifndef CONFIG_SPL_BUILD
27 /*
28  * printing to console doesn't work unless
29  * this code is executed from SPL
30  */
31 #define printf(fmt, args...)
32 #define puts(s)
33 #endif
34
35 const u32 sys_clk_array[8] = {
36         12000000,              /* 12 MHz */
37         20000000,               /* 20 MHz */
38         16800000,              /* 16.8 MHz */
39         19200000,              /* 19.2 MHz */
40         26000000,              /* 26 MHz */
41         27000000,              /* 27 MHz */
42         38400000,              /* 38.4 MHz */
43 };
44
45 static inline u32 __get_sys_clk_index(void)
46 {
47         s8 ind;
48         /*
49          * For ES1 the ROM code calibration of sys clock is not reliable
50          * due to hw issue. So, use hard-coded value. If this value is not
51          * correct for any board over-ride this function in board file
52          * From ES2.0 onwards you will get this information from
53          * CM_SYS_CLKSEL
54          */
55         if (omap_revision() == OMAP4430_ES1_0)
56                 ind = OMAP_SYS_CLK_IND_38_4_MHZ;
57         else {
58                 /* SYS_CLKSEL - 1 to match the dpll param array indices */
59                 ind = (readl((*prcm)->cm_sys_clksel) &
60                         CM_SYS_CLKSEL_SYS_CLKSEL_MASK) - 1;
61         }
62         return ind;
63 }
64
65 u32 get_sys_clk_index(void)
66         __attribute__ ((weak, alias("__get_sys_clk_index")));
67
68 u32 get_sys_clk_freq(void)
69 {
70         u8 index = get_sys_clk_index();
71         return sys_clk_array[index];
72 }
73
74 void setup_post_dividers(u32 const base, const struct dpll_params *params)
75 {
76         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
77
78         /* Setup post-dividers */
79         if (params->m2 >= 0)
80                 writel(params->m2, &dpll_regs->cm_div_m2_dpll);
81         if (params->m3 >= 0)
82                 writel(params->m3, &dpll_regs->cm_div_m3_dpll);
83         if (params->m4_h11 >= 0)
84                 writel(params->m4_h11, &dpll_regs->cm_div_m4_h11_dpll);
85         if (params->m5_h12 >= 0)
86                 writel(params->m5_h12, &dpll_regs->cm_div_m5_h12_dpll);
87         if (params->m6_h13 >= 0)
88                 writel(params->m6_h13, &dpll_regs->cm_div_m6_h13_dpll);
89         if (params->m7_h14 >= 0)
90                 writel(params->m7_h14, &dpll_regs->cm_div_m7_h14_dpll);
91         if (params->h21 >= 0)
92                 writel(params->h21, &dpll_regs->cm_div_h21_dpll);
93         if (params->h22 >= 0)
94                 writel(params->h22, &dpll_regs->cm_div_h22_dpll);
95         if (params->h23 >= 0)
96                 writel(params->h23, &dpll_regs->cm_div_h23_dpll);
97         if (params->h24 >= 0)
98                 writel(params->h24, &dpll_regs->cm_div_h24_dpll);
99 }
100
101 static inline void do_bypass_dpll(u32 const base)
102 {
103         struct dpll_regs *dpll_regs = (struct dpll_regs *)base;
104
105         clrsetbits_le32(&dpll_regs->cm_clkmode_dpll,
106                         CM_CLKMODE_DPLL_DPLL_EN_MASK,
107                         DPLL_EN_FAST_RELOCK_BYPASS <<
108                         CM_CLKMODE_DPLL_EN_SHIFT);
109 }
110
111 static inline void wait_for_bypass(u32 const base)
112 {
113         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
114
115         if (!wait_on_value(ST_DPLL_CLK_MASK, 0, &dpll_regs->cm_idlest_dpll,
116                                 LDELAY)) {
117                 printf("Bypassing DPLL failed %x\n", base);
118         }
119 }
120
121 static inline void do_lock_dpll(u32 const base)
122 {
123         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
124
125         clrsetbits_le32(&dpll_regs->cm_clkmode_dpll,
126                       CM_CLKMODE_DPLL_DPLL_EN_MASK,
127                       DPLL_EN_LOCK << CM_CLKMODE_DPLL_EN_SHIFT);
128 }
129
130 static inline void wait_for_lock(u32 const base)
131 {
132         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
133
134         if (!wait_on_value(ST_DPLL_CLK_MASK, ST_DPLL_CLK_MASK,
135                 &dpll_regs->cm_idlest_dpll, LDELAY)) {
136                 printf("DPLL locking failed for %x\n", base);
137                 hang();
138         }
139 }
140
141 inline u32 check_for_lock(u32 const base)
142 {
143         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
144         u32 lock = readl(&dpll_regs->cm_idlest_dpll) & ST_DPLL_CLK_MASK;
145
146         return lock;
147 }
148
149 const struct dpll_params *get_mpu_dpll_params(struct dplls const *dpll_data)
150 {
151         u32 sysclk_ind = get_sys_clk_index();
152         return &dpll_data->mpu[sysclk_ind];
153 }
154
155 const struct dpll_params *get_core_dpll_params(struct dplls const *dpll_data)
156 {
157         u32 sysclk_ind = get_sys_clk_index();
158         return &dpll_data->core[sysclk_ind];
159 }
160
161 const struct dpll_params *get_per_dpll_params(struct dplls const *dpll_data)
162 {
163         u32 sysclk_ind = get_sys_clk_index();
164         return &dpll_data->per[sysclk_ind];
165 }
166
167 const struct dpll_params *get_iva_dpll_params(struct dplls const *dpll_data)
168 {
169         u32 sysclk_ind = get_sys_clk_index();
170         return &dpll_data->iva[sysclk_ind];
171 }
172
173 const struct dpll_params *get_usb_dpll_params(struct dplls const *dpll_data)
174 {
175         u32 sysclk_ind = get_sys_clk_index();
176         return &dpll_data->usb[sysclk_ind];
177 }
178
179 const struct dpll_params *get_abe_dpll_params(struct dplls const *dpll_data)
180 {
181 #ifdef CONFIG_SYS_OMAP_ABE_SYSCK
182         u32 sysclk_ind = get_sys_clk_index();
183         return &dpll_data->abe[sysclk_ind];
184 #else
185         return dpll_data->abe;
186 #endif
187 }
188
189 static const struct dpll_params *get_ddr_dpll_params
190                         (struct dplls const *dpll_data)
191 {
192         u32 sysclk_ind = get_sys_clk_index();
193
194         if (!dpll_data->ddr)
195                 return NULL;
196         return &dpll_data->ddr[sysclk_ind];
197 }
198
199 #ifdef CONFIG_DRIVER_TI_CPSW
200 static const struct dpll_params *get_gmac_dpll_params
201                         (struct dplls const *dpll_data)
202 {
203         u32 sysclk_ind = get_sys_clk_index();
204
205         if (!dpll_data->gmac)
206                 return NULL;
207         return &dpll_data->gmac[sysclk_ind];
208 }
209 #endif
210
211 static void do_setup_dpll(u32 const base, const struct dpll_params *params,
212                                 u8 lock, char *dpll)
213 {
214         u32 temp, M, N;
215         struct dpll_regs *const dpll_regs = (struct dpll_regs *)base;
216
217         if (!params)
218                 return;
219
220         temp = readl(&dpll_regs->cm_clksel_dpll);
221
222         if (check_for_lock(base)) {
223                 /*
224                  * The Dpll has already been locked by rom code using CH.
225                  * Check if M,N are matching with Ideal nominal opp values.
226                  * If matches, skip the rest otherwise relock.
227                  */
228                 M = (temp & CM_CLKSEL_DPLL_M_MASK) >> CM_CLKSEL_DPLL_M_SHIFT;
229                 N = (temp & CM_CLKSEL_DPLL_N_MASK) >> CM_CLKSEL_DPLL_N_SHIFT;
230                 if ((M != (params->m)) || (N != (params->n))) {
231                         debug("\n %s Dpll locked, but not for ideal M = %d,"
232                                 "N = %d values, current values are M = %d,"
233                                 "N= %d" , dpll, params->m, params->n,
234                                 M, N);
235                 } else {
236                         /* Dpll locked with ideal values for nominal opps. */
237                         debug("\n %s Dpll already locked with ideal"
238                                                 "nominal opp values", dpll);
239                         goto setup_post_dividers;
240                 }
241         }
242
243         bypass_dpll(base);
244
245         /* Set M & N */
246         temp &= ~CM_CLKSEL_DPLL_M_MASK;
247         temp |= (params->m << CM_CLKSEL_DPLL_M_SHIFT) & CM_CLKSEL_DPLL_M_MASK;
248
249         temp &= ~CM_CLKSEL_DPLL_N_MASK;
250         temp |= (params->n << CM_CLKSEL_DPLL_N_SHIFT) & CM_CLKSEL_DPLL_N_MASK;
251
252         writel(temp, &dpll_regs->cm_clksel_dpll);
253
254         /* Lock */
255         if (lock)
256                 do_lock_dpll(base);
257
258 setup_post_dividers:
259         setup_post_dividers(base, params);
260
261         /* Wait till the DPLL locks */
262         if (lock)
263                 wait_for_lock(base);
264 }
265
266 u32 omap_ddr_clk(void)
267 {
268         u32 ddr_clk, sys_clk_khz, omap_rev, divider;
269         const struct dpll_params *core_dpll_params;
270
271         omap_rev = omap_revision();
272         sys_clk_khz = get_sys_clk_freq() / 1000;
273
274         core_dpll_params = get_core_dpll_params(*dplls_data);
275
276         debug("sys_clk %d\n ", sys_clk_khz * 1000);
277
278         /* Find Core DPLL locked frequency first */
279         ddr_clk = sys_clk_khz * 2 * core_dpll_params->m /
280                         (core_dpll_params->n + 1);
281
282         if (omap_rev < OMAP5430_ES1_0) {
283                 /*
284                  * DDR frequency is PHY_ROOT_CLK/2
285                  * PHY_ROOT_CLK = Fdpll/2/M2
286                  */
287                 divider = 4;
288         } else {
289                 /*
290                  * DDR frequency is PHY_ROOT_CLK
291                  * PHY_ROOT_CLK = Fdpll/2/M2
292                  */
293                 divider = 2;
294         }
295
296         ddr_clk = ddr_clk / divider / core_dpll_params->m2;
297         ddr_clk *= 1000;        /* convert to Hz */
298         debug("ddr_clk %d\n ", ddr_clk);
299
300         return ddr_clk;
301 }
302
303 /*
304  * Lock MPU dpll
305  *
306  * Resulting MPU frequencies:
307  * 4430 ES1.0   : 600 MHz
308  * 4430 ES2.x   : 792 MHz (OPP Turbo)
309  * 4460         : 920 MHz (OPP Turbo) - DCC disabled
310  */
311 void configure_mpu_dpll(void)
312 {
313         const struct dpll_params *params;
314         struct dpll_regs *mpu_dpll_regs;
315         u32 omap_rev;
316         omap_rev = omap_revision();
317
318         /*
319          * DCC and clock divider settings for 4460.
320          * DCC is required, if more than a certain frequency is required.
321          * For, 4460 > 1GHZ.
322          *     5430 > 1.4GHZ.
323          */
324         if ((omap_rev >= OMAP4460_ES1_0) && (omap_rev < OMAP5430_ES1_0)) {
325                 mpu_dpll_regs =
326                         (struct dpll_regs *)((*prcm)->cm_clkmode_dpll_mpu);
327                 bypass_dpll((*prcm)->cm_clkmode_dpll_mpu);
328                 clrbits_le32((*prcm)->cm_mpu_mpu_clkctrl,
329                         MPU_CLKCTRL_CLKSEL_EMIF_DIV_MODE_MASK);
330                 setbits_le32((*prcm)->cm_mpu_mpu_clkctrl,
331                         MPU_CLKCTRL_CLKSEL_ABE_DIV_MODE_MASK);
332                 clrbits_le32(&mpu_dpll_regs->cm_clksel_dpll,
333                         CM_CLKSEL_DCC_EN_MASK);
334         }
335
336         params = get_mpu_dpll_params(*dplls_data);
337
338         do_setup_dpll((*prcm)->cm_clkmode_dpll_mpu, params, DPLL_LOCK, "mpu");
339         debug("MPU DPLL locked\n");
340 }
341
342 #if defined(CONFIG_USB_EHCI_OMAP) || defined(CONFIG_USB_XHCI_OMAP)
343 static void setup_usb_dpll(void)
344 {
345         const struct dpll_params *params;
346         u32 sys_clk_khz, sd_div, num, den;
347
348         sys_clk_khz = get_sys_clk_freq() / 1000;
349         /*
350          * USB:
351          * USB dpll is J-type. Need to set DPLL_SD_DIV for jitter correction
352          * DPLL_SD_DIV = CEILING ([DPLL_MULT/(DPLL_DIV+1)]* CLKINP / 250)
353          *      - where CLKINP is sys_clk in MHz
354          * Use CLKINP in KHz and adjust the denominator accordingly so
355          * that we have enough accuracy and at the same time no overflow
356          */
357         params = get_usb_dpll_params(*dplls_data);
358         num = params->m * sys_clk_khz;
359         den = (params->n + 1) * 250 * 1000;
360         num += den - 1;
361         sd_div = num / den;
362         clrsetbits_le32((*prcm)->cm_clksel_dpll_usb,
363                         CM_CLKSEL_DPLL_DPLL_SD_DIV_MASK,
364                         sd_div << CM_CLKSEL_DPLL_DPLL_SD_DIV_SHIFT);
365
366         /* Now setup the dpll with the regular function */
367         do_setup_dpll((*prcm)->cm_clkmode_dpll_usb, params, DPLL_LOCK, "usb");
368 }
369 #endif
370
371 static void setup_dplls(void)
372 {
373         u32 temp;
374         const struct dpll_params *params;
375
376         debug("setup_dplls\n");
377
378         /* CORE dpll */
379         params = get_core_dpll_params(*dplls_data);     /* default - safest */
380         /*
381          * Do not lock the core DPLL now. Just set it up.
382          * Core DPLL will be locked after setting up EMIF
383          * using the FREQ_UPDATE method(freq_update_core())
384          */
385         if (emif_sdram_type() == EMIF_SDRAM_TYPE_LPDDR2)
386                 do_setup_dpll((*prcm)->cm_clkmode_dpll_core, params,
387                                                         DPLL_NO_LOCK, "core");
388         else
389                 do_setup_dpll((*prcm)->cm_clkmode_dpll_core, params,
390                                                         DPLL_LOCK, "core");
391         /* Set the ratios for CORE_CLK, L3_CLK, L4_CLK */
392         temp = (CLKSEL_CORE_X2_DIV_1 << CLKSEL_CORE_SHIFT) |
393             (CLKSEL_L3_CORE_DIV_2 << CLKSEL_L3_SHIFT) |
394             (CLKSEL_L4_L3_DIV_2 << CLKSEL_L4_SHIFT);
395         writel(temp, (*prcm)->cm_clksel_core);
396         debug("Core DPLL configured\n");
397
398         /* lock PER dpll */
399         params = get_per_dpll_params(*dplls_data);
400         do_setup_dpll((*prcm)->cm_clkmode_dpll_per,
401                         params, DPLL_LOCK, "per");
402         debug("PER DPLL locked\n");
403
404         /* MPU dpll */
405         configure_mpu_dpll();
406
407 #if defined(CONFIG_USB_EHCI_OMAP) || defined(CONFIG_USB_XHCI_OMAP)
408         setup_usb_dpll();
409 #endif
410         params = get_ddr_dpll_params(*dplls_data);
411         do_setup_dpll((*prcm)->cm_clkmode_dpll_ddrphy,
412                       params, DPLL_LOCK, "ddr");
413
414 #ifdef CONFIG_DRIVER_TI_CPSW
415         params = get_gmac_dpll_params(*dplls_data);
416         do_setup_dpll((*prcm)->cm_clkmode_dpll_gmac, params,
417                       DPLL_LOCK, "gmac");
418 #endif
419 }
420
421 u32 get_offset_code(u32 volt_offset, struct pmic_data *pmic)
422 {
423         u32 offset_code;
424
425         volt_offset -= pmic->base_offset;
426
427         offset_code = (volt_offset + pmic->step - 1) / pmic->step;
428
429         /*
430          * Offset codes 1-6 all give the base voltage in Palmas
431          * Offset code 0 switches OFF the SMPS
432          */
433         return offset_code + pmic->start_code;
434 }
435
436 void do_scale_vcore(u32 vcore_reg, u32 volt_mv, struct pmic_data *pmic)
437 {
438         u32 offset_code;
439         u32 offset = volt_mv;
440 #ifndef CONFIG_DRA7XX
441         int ret = 0;
442 #endif
443
444         if (!volt_mv)
445                 return;
446
447         pmic->pmic_bus_init();
448 #ifndef CONFIG_DRA7XX
449         /* See if we can first get the GPIO if needed */
450         if (pmic->gpio_en)
451                 ret = gpio_request(pmic->gpio, "PMIC_GPIO");
452
453         if (ret < 0) {
454                 printf("%s: gpio %d request failed %d\n", __func__,
455                                                         pmic->gpio, ret);
456                 return;
457         }
458
459         /* Pull the GPIO low to select SET0 register, while we program SET1 */
460         if (pmic->gpio_en)
461                 gpio_direction_output(pmic->gpio, 0);
462 #endif
463         /* convert to uV for better accuracy in the calculations */
464         offset *= 1000;
465
466         offset_code = get_offset_code(offset, pmic);
467
468         debug("do_scale_vcore: volt - %d offset_code - 0x%x\n", volt_mv,
469                 offset_code);
470
471         if (pmic->pmic_write(pmic->i2c_slave_addr, vcore_reg, offset_code))
472                 printf("Scaling voltage failed for 0x%x\n", vcore_reg);
473 #ifndef CONFIG_DRA7XX
474         if (pmic->gpio_en)
475                 gpio_direction_output(pmic->gpio, 1);
476 #endif
477 }
478
479 static u32 optimize_vcore_voltage(struct volts const *v)
480 {
481         u32 val;
482         if (!v->value)
483                 return 0;
484         if (!v->efuse.reg)
485                 return v->value;
486
487         switch (v->efuse.reg_bits) {
488         case 16:
489                 val = readw(v->efuse.reg);
490                 break;
491         case 32:
492                 val = readl(v->efuse.reg);
493                 break;
494         default:
495                 printf("Error: efuse 0x%08x bits=%d unknown\n",
496                        v->efuse.reg, v->efuse.reg_bits);
497                 return v->value;
498         }
499
500         if (!val) {
501                 printf("Error: efuse 0x%08x bits=%d val=0, using %d\n",
502                        v->efuse.reg, v->efuse.reg_bits, v->value);
503                 return v->value;
504         }
505
506         debug("%s:efuse 0x%08x bits=%d Vnom=%d, using efuse value %d\n",
507               __func__, v->efuse.reg, v->efuse.reg_bits, v->value, val);
508         return val;
509 }
510
511 #ifdef CONFIG_IODELAY_RECALIBRATION
512 void __weak recalibrate_iodelay(void)
513 {
514 }
515 #endif
516
517 /*
518  * Setup the voltages for the main SoC core power domains.
519  * We start with the maximum voltages allowed here, as set in the corresponding
520  * vcores_data struct, and then scale (usually down) to the fused values that
521  * are retrieved from the SoC. The scaling happens only if the efuse.reg fields
522  * are initialised.
523  * Rail grouping is supported for the DRA7xx SoCs only, therefore the code is
524  * compiled conditionally. Note that the new code writes the scaled (or zeroed)
525  * values back to the vcores_data struct for eventual reuse. Zero values mean
526  * that the corresponding rails are not controlled separately, and are not sent
527  * to the PMIC.
528  */
529 void scale_vcores(struct vcores_data const *vcores)
530 {
531 #if defined(CONFIG_DRA7XX)
532         int i;
533         struct volts *pv = (struct volts *)vcores;
534         struct volts *px;
535
536         for (i=0; i<(sizeof(struct vcores_data)/sizeof(struct volts)); i++) {
537                 debug("%d -> ", pv->value);
538                 if (pv->value) {
539                         /* Handle non-empty members only */
540                         pv->value = optimize_vcore_voltage(pv);
541                         px = (struct volts *)vcores;
542                         while (px < pv) {
543                                 /*
544                                  * Scan already handled non-empty members to see
545                                  * if we have a group and find the max voltage,
546                                  * which is set to the first occurance of the
547                                  * particular SMPS; the other group voltages are
548                                  * zeroed.
549                                  */
550                                 if (px->value) {
551                                         if ((pv->pmic->i2c_slave_addr ==
552                                              px->pmic->i2c_slave_addr) &&
553                                             (pv->addr == px->addr)) {
554                                                 /* Same PMIC, same SMPS */
555                                                 if (pv->value > px->value)
556                                                         px->value = pv->value;
557
558                                                 pv->value = 0;
559                                         }
560                                 }
561                                 px++;
562                         }
563                 }
564                 debug("%d\n", pv->value);
565                 pv++;
566         }
567
568         debug("cor: %d\n", vcores->core.value);
569         do_scale_vcore(vcores->core.addr, vcores->core.value, vcores->core.pmic);
570         /*
571          * IO delay recalibration should be done immediately after
572          * adjusting AVS voltages for VDD_CORE_L.
573          * Respective boards should call __recalibrate_iodelay()
574          * with proper mux, virtual and manual mode configurations.
575          */
576 #ifdef CONFIG_IODELAY_RECALIBRATION
577         recalibrate_iodelay();
578 #endif
579
580         debug("mpu: %d\n", vcores->mpu.value);
581         do_scale_vcore(vcores->mpu.addr, vcores->mpu.value, vcores->mpu.pmic);
582         /* Configure MPU ABB LDO after scale */
583         abb_setup((*ctrl)->control_std_fuse_opp_vdd_mpu_2,
584                   (*ctrl)->control_wkup_ldovbb_mpu_voltage_ctrl,
585                   (*prcm)->prm_abbldo_mpu_setup,
586                   (*prcm)->prm_abbldo_mpu_ctrl,
587                   (*prcm)->prm_irqstatus_mpu_2,
588                   OMAP_ABB_MPU_TXDONE_MASK,
589                   OMAP_ABB_FAST_OPP);
590
591         /* The .mm member is not used for the DRA7xx */
592
593         debug("gpu: %d\n", vcores->gpu.value);
594         do_scale_vcore(vcores->gpu.addr, vcores->gpu.value, vcores->gpu.pmic);
595         debug("eve: %d\n", vcores->eve.value);
596         do_scale_vcore(vcores->eve.addr, vcores->eve.value, vcores->eve.pmic);
597         debug("iva: %d\n", vcores->iva.value);
598         do_scale_vcore(vcores->iva.addr, vcores->iva.value, vcores->iva.pmic);
599         /* Might need udelay(1000) here if debug is enabled to see all prints */
600 #else
601         u32 val;
602
603         val = optimize_vcore_voltage(&vcores->core);
604         do_scale_vcore(vcores->core.addr, val, vcores->core.pmic);
605
606         /*
607          * IO delay recalibration should be done immediately after
608          * adjusting AVS voltages for VDD_CORE_L.
609          * Respective boards should call __recalibrate_iodelay()
610          * with proper mux, virtual and manual mode configurations.
611          */
612 #ifdef CONFIG_IODELAY_RECALIBRATION
613         recalibrate_iodelay();
614 #endif
615
616         val = optimize_vcore_voltage(&vcores->mpu);
617         do_scale_vcore(vcores->mpu.addr, val, vcores->mpu.pmic);
618
619         /* Configure MPU ABB LDO after scale */
620         abb_setup((*ctrl)->control_std_fuse_opp_vdd_mpu_2,
621                   (*ctrl)->control_wkup_ldovbb_mpu_voltage_ctrl,
622                   (*prcm)->prm_abbldo_mpu_setup,
623                   (*prcm)->prm_abbldo_mpu_ctrl,
624                   (*prcm)->prm_irqstatus_mpu_2,
625                   OMAP_ABB_MPU_TXDONE_MASK,
626                   OMAP_ABB_FAST_OPP);
627
628         val = optimize_vcore_voltage(&vcores->mm);
629         do_scale_vcore(vcores->mm.addr, val, vcores->mm.pmic);
630
631         val = optimize_vcore_voltage(&vcores->gpu);
632         do_scale_vcore(vcores->gpu.addr, val, vcores->gpu.pmic);
633
634         val = optimize_vcore_voltage(&vcores->eve);
635         do_scale_vcore(vcores->eve.addr, val, vcores->eve.pmic);
636
637         val = optimize_vcore_voltage(&vcores->iva);
638         do_scale_vcore(vcores->iva.addr, val, vcores->iva.pmic);
639 #endif
640 }
641
642 static inline void enable_clock_domain(u32 const clkctrl_reg, u32 enable_mode)
643 {
644         clrsetbits_le32(clkctrl_reg, CD_CLKCTRL_CLKTRCTRL_MASK,
645                         enable_mode << CD_CLKCTRL_CLKTRCTRL_SHIFT);
646         debug("Enable clock domain - %x\n", clkctrl_reg);
647 }
648
649 static inline void wait_for_clk_enable(u32 clkctrl_addr)
650 {
651         u32 clkctrl, idlest = MODULE_CLKCTRL_IDLEST_DISABLED;
652         u32 bound = LDELAY;
653
654         while ((idlest == MODULE_CLKCTRL_IDLEST_DISABLED) ||
655                 (idlest == MODULE_CLKCTRL_IDLEST_TRANSITIONING)) {
656
657                 clkctrl = readl(clkctrl_addr);
658                 idlest = (clkctrl & MODULE_CLKCTRL_IDLEST_MASK) >>
659                          MODULE_CLKCTRL_IDLEST_SHIFT;
660                 if (--bound == 0) {
661                         printf("Clock enable failed for 0x%x idlest 0x%x\n",
662                                 clkctrl_addr, clkctrl);
663                         return;
664                 }
665         }
666 }
667
668 static inline void enable_clock_module(u32 const clkctrl_addr, u32 enable_mode,
669                                 u32 wait_for_enable)
670 {
671         clrsetbits_le32(clkctrl_addr, MODULE_CLKCTRL_MODULEMODE_MASK,
672                         enable_mode << MODULE_CLKCTRL_MODULEMODE_SHIFT);
673         debug("Enable clock module - %x\n", clkctrl_addr);
674         if (wait_for_enable)
675                 wait_for_clk_enable(clkctrl_addr);
676 }
677
678 void freq_update_core(void)
679 {
680         u32 freq_config1 = 0;
681         const struct dpll_params *core_dpll_params;
682         u32 omap_rev = omap_revision();
683
684         core_dpll_params = get_core_dpll_params(*dplls_data);
685         /* Put EMIF clock domain in sw wakeup mode */
686         enable_clock_domain((*prcm)->cm_memif_clkstctrl,
687                                 CD_CLKCTRL_CLKTRCTRL_SW_WKUP);
688         wait_for_clk_enable((*prcm)->cm_memif_emif_1_clkctrl);
689         wait_for_clk_enable((*prcm)->cm_memif_emif_2_clkctrl);
690
691         freq_config1 = SHADOW_FREQ_CONFIG1_FREQ_UPDATE_MASK |
692             SHADOW_FREQ_CONFIG1_DLL_RESET_MASK;
693
694         freq_config1 |= (DPLL_EN_LOCK << SHADOW_FREQ_CONFIG1_DPLL_EN_SHIFT) &
695                                 SHADOW_FREQ_CONFIG1_DPLL_EN_MASK;
696
697         freq_config1 |= (core_dpll_params->m2 <<
698                         SHADOW_FREQ_CONFIG1_M2_DIV_SHIFT) &
699                         SHADOW_FREQ_CONFIG1_M2_DIV_MASK;
700
701         writel(freq_config1, (*prcm)->cm_shadow_freq_config1);
702         if (!wait_on_value(SHADOW_FREQ_CONFIG1_FREQ_UPDATE_MASK, 0,
703                         (u32 *) (*prcm)->cm_shadow_freq_config1, LDELAY)) {
704                 puts("FREQ UPDATE procedure failed!!");
705                 hang();
706         }
707
708         /*
709          * Putting EMIF in HW_AUTO is seen to be causing issues with
710          * EMIF clocks and the master DLL. Keep EMIF in SW_WKUP
711          * in OMAP5430 ES1.0 silicon
712          */
713         if (omap_rev != OMAP5430_ES1_0) {
714                 /* Put EMIF clock domain back in hw auto mode */
715                 enable_clock_domain((*prcm)->cm_memif_clkstctrl,
716                                         CD_CLKCTRL_CLKTRCTRL_HW_AUTO);
717                 wait_for_clk_enable((*prcm)->cm_memif_emif_1_clkctrl);
718                 wait_for_clk_enable((*prcm)->cm_memif_emif_2_clkctrl);
719         }
720 }
721
722 void bypass_dpll(u32 const base)
723 {
724         do_bypass_dpll(base);
725         wait_for_bypass(base);
726 }
727
728 void lock_dpll(u32 const base)
729 {
730         do_lock_dpll(base);
731         wait_for_lock(base);
732 }
733
734 void setup_clocks_for_console(void)
735 {
736         /* Do not add any spl_debug prints in this function */
737         clrsetbits_le32((*prcm)->cm_l4per_clkstctrl, CD_CLKCTRL_CLKTRCTRL_MASK,
738                         CD_CLKCTRL_CLKTRCTRL_SW_WKUP <<
739                         CD_CLKCTRL_CLKTRCTRL_SHIFT);
740
741         /* Enable all UARTs - console will be on one of them */
742         clrsetbits_le32((*prcm)->cm_l4per_uart1_clkctrl,
743                         MODULE_CLKCTRL_MODULEMODE_MASK,
744                         MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN <<
745                         MODULE_CLKCTRL_MODULEMODE_SHIFT);
746
747         clrsetbits_le32((*prcm)->cm_l4per_uart2_clkctrl,
748                         MODULE_CLKCTRL_MODULEMODE_MASK,
749                         MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN <<
750                         MODULE_CLKCTRL_MODULEMODE_SHIFT);
751
752         clrsetbits_le32((*prcm)->cm_l4per_uart3_clkctrl,
753                         MODULE_CLKCTRL_MODULEMODE_MASK,
754                         MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN <<
755                         MODULE_CLKCTRL_MODULEMODE_SHIFT);
756
757         clrsetbits_le32((*prcm)->cm_l4per_uart4_clkctrl,
758                         MODULE_CLKCTRL_MODULEMODE_MASK,
759                         MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN <<
760                         MODULE_CLKCTRL_MODULEMODE_SHIFT);
761
762         clrsetbits_le32((*prcm)->cm_l4per_clkstctrl, CD_CLKCTRL_CLKTRCTRL_MASK,
763                         CD_CLKCTRL_CLKTRCTRL_HW_AUTO <<
764                         CD_CLKCTRL_CLKTRCTRL_SHIFT);
765 }
766
767 void do_enable_clocks(u32 const *clk_domains,
768                             u32 const *clk_modules_hw_auto,
769                             u32 const *clk_modules_explicit_en,
770                             u8 wait_for_enable)
771 {
772         u32 i, max = 100;
773
774         /* Put the clock domains in SW_WKUP mode */
775         for (i = 0; (i < max) && clk_domains[i]; i++) {
776                 enable_clock_domain(clk_domains[i],
777                                     CD_CLKCTRL_CLKTRCTRL_SW_WKUP);
778         }
779
780         /* Clock modules that need to be put in HW_AUTO */
781         for (i = 0; (i < max) && clk_modules_hw_auto[i]; i++) {
782                 enable_clock_module(clk_modules_hw_auto[i],
783                                     MODULE_CLKCTRL_MODULEMODE_HW_AUTO,
784                                     wait_for_enable);
785         };
786
787         /* Clock modules that need to be put in SW_EXPLICIT_EN mode */
788         for (i = 0; (i < max) && clk_modules_explicit_en[i]; i++) {
789                 enable_clock_module(clk_modules_explicit_en[i],
790                                     MODULE_CLKCTRL_MODULEMODE_SW_EXPLICIT_EN,
791                                     wait_for_enable);
792         };
793
794         /* Put the clock domains in HW_AUTO mode now */
795         for (i = 0; (i < max) && clk_domains[i]; i++) {
796                 enable_clock_domain(clk_domains[i],
797                                     CD_CLKCTRL_CLKTRCTRL_HW_AUTO);
798         }
799 }
800
801 void prcm_init(void)
802 {
803         switch (omap_hw_init_context()) {
804         case OMAP_INIT_CONTEXT_SPL:
805         case OMAP_INIT_CONTEXT_UBOOT_FROM_NOR:
806         case OMAP_INIT_CONTEXT_UBOOT_AFTER_CH:
807                 enable_basic_clocks();
808                 timer_init();
809                 scale_vcores(*omap_vcores);
810                 setup_dplls();
811                 setup_warmreset_time();
812                 break;
813         default:
814                 break;
815         }
816
817         if (OMAP_INIT_CONTEXT_SPL != omap_hw_init_context())
818                 enable_basic_uboot_clocks();
819 }
820
821 void gpi2c_init(void)
822 {
823         static int gpi2c = 1;
824
825         if (gpi2c) {
826                 i2c_init(CONFIG_SYS_OMAP24_I2C_SPEED,
827                          CONFIG_SYS_OMAP24_I2C_SLAVE);
828                 gpi2c = 0;
829         }
830 }