]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/mach-uniphier/ph1-pro4/sbc_init.c
b195c9ddee83dc369213b0d90ab785b271156c41
[karo-tx-uboot.git] / arch / arm / mach-uniphier / ph1-pro4 / sbc_init.c
1 /*
2  * Copyright (C) 2011-2015 Masahiro Yamada <yamada.masahiro@socionext.com>
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #include <common.h>
8 #include <linux/io.h>
9 #include <mach/sbc-regs.h>
10 #include <mach/sg-regs.h>
11
12 void sbc_init(void)
13 {
14 #if defined(CONFIG_PFC_MICRO_SUPPORT_CARD)
15         /*
16          * Only CS1 is connected to support card.
17          * BKSZ[1:0] should be set to "01".
18          */
19         writel(SBCTRL0_SAVEPIN_PERI_VALUE, SBCTRL10);
20         writel(SBCTRL1_SAVEPIN_PERI_VALUE, SBCTRL11);
21         writel(SBCTRL2_SAVEPIN_PERI_VALUE, SBCTRL12);
22         writel(SBCTRL4_SAVEPIN_PERI_VALUE, SBCTRL14);
23
24         if (boot_is_swapped()) {
25                 /*
26                  * Boot Swap On: boot from external NOR/SRAM
27                  * 0x02000000-0x03ffffff is a mirror of 0x00000000-0x01ffffff.
28                  *
29                  * 0x00000000-0x01efffff, 0x02000000-0x03efffff: memory bank
30                  * 0x01f00000-0x01ffffff, 0x03f00000-0x03ffffff: peripherals
31                  */
32                 writel(0x0000bc01, SBBASE0);
33         } else {
34                 /*
35                  * Boot Swap Off: boot from mask ROM
36                  * 0x00000000-0x01ffffff: mask ROM
37                  * 0x02000000-0x3effffff: memory bank (31MB)
38                  * 0x03f00000-0x3fffffff: peripherals (1MB)
39                  */
40                 writel(0x0000be01, SBBASE0); /* dummy */
41                 writel(0x0200be01, SBBASE1);
42         }
43 #elif defined(CONFIG_DCC_MICRO_SUPPORT_CARD)
44 #if !defined(CONFIG_SPL_BUILD)
45         /* XECS0: boot/sub memory (boot swap = off/on) */
46         writel(SBCTRL0_SAVEPIN_MEM_VALUE, SBCTRL00);
47         writel(SBCTRL1_SAVEPIN_MEM_VALUE, SBCTRL01);
48         writel(SBCTRL2_SAVEPIN_MEM_VALUE, SBCTRL02);
49         writel(SBCTRL4_SAVEPIN_MEM_VALUE, SBCTRL04);
50 #endif
51         /* XECS1: sub/boot memory (boot swap = off/on) */
52         writel(SBCTRL0_SAVEPIN_MEM_VALUE, SBCTRL10);
53         writel(SBCTRL1_SAVEPIN_MEM_VALUE, SBCTRL11);
54         writel(SBCTRL2_SAVEPIN_MEM_VALUE, SBCTRL12);
55         writel(SBCTRL4_SAVEPIN_MEM_VALUE, SBCTRL14);
56
57         /* XECS3: peripherals */
58         writel(SBCTRL0_SAVEPIN_PERI_VALUE, SBCTRL30);
59         writel(SBCTRL1_SAVEPIN_PERI_VALUE, SBCTRL31);
60         writel(SBCTRL2_SAVEPIN_PERI_VALUE, SBCTRL32);
61         writel(SBCTRL4_SAVEPIN_PERI_VALUE, SBCTRL34);
62
63         writel(0x0000bc01, SBBASE0); /* boot memory */
64         writel(0x0400bc01, SBBASE1); /* sub memory */
65         writel(0x0800bf01, SBBASE3); /* peripherals */
66
67 #if !defined(CONFIG_SPL_BUILD)
68         sg_set_pinsel(318, 5); /* PORT22 -> XECS0 */
69 #endif
70         sg_set_pinsel(313, 5); /* PORT15 -> XECS3 */
71         writel(0x00000001, SG_LOADPINCTRL);
72
73 #endif /* CONFIG_XXX_MICRO_SUPPORT_CARD */
74 }