]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - board/esg/ima3-mx53/imximage.cfg
Merge branch 'u-boot/master' into u-boot-arm/master
[karo-tx-uboot.git] / board / esg / ima3-mx53 / imximage.cfg
1 /*
2  * (C) Copyright 2012
3  * Stefano Babic DENX Software Engineering sbabic@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  *
7  * Refer doc/README.imximage for more details about how-to configure
8  * and create imximage boot image
9  *
10  * The syntax is taken as close as possible with the kwbimage
11  */
12
13 /* image version */
14 IMAGE_VERSION 2
15
16 /*
17  * Boot Device : one of
18  * spi, sd (the board has no nand neither onenand)
19  */
20 BOOT_FROM       nor
21
22 /*
23  * Device Configuration Data (DCD)
24  *
25  * Each entry must have the format:
26  * Addr-type           Address        Value
27  *
28  * where:
29  *      Addr-type register length (1,2 or 4 bytes)
30  *      Address   absolute address of the register
31  *      value     value to be stored in the register
32  */
33 /* IOMUX for RAM only */
34 DATA 4 0x53fa8554 0x300020
35 DATA 4 0x53fa8560 0x300020
36 DATA 4 0x53fa8594 0x300020
37 DATA 4 0x53fa8584 0x300020
38 DATA 4 0x53fa8558 0x300040
39 DATA 4 0x53fa8568 0x300040
40 DATA 4 0x53fa8590 0x300040
41 DATA 4 0x53fa857c 0x300040
42 DATA 4 0x53fa8564 0x300040
43 DATA 4 0x53fa8580 0x300040
44 DATA 4 0x53fa8570 0x300220
45 DATA 4 0x53fa8578 0x300220
46 DATA 4 0x53fa872c 0x300000
47 DATA 4 0x53fa8728 0x300000
48 DATA 4 0x53fa871c 0x300000
49 DATA 4 0x53fa8718 0x300000
50 DATA 4 0x53fa8574 0x300020
51 DATA 4 0x53fa8588 0x300020
52 DATA 4 0x53fa855c 0x0
53 DATA 4 0x53fa858c 0x0
54 DATA 4 0x53fa856c 0x300040
55 DATA 4 0x53fa86f0 0x300000
56 DATA 4 0x53fa8720 0x300000
57 DATA 4 0x53fa86fc 0x0
58 DATA 4 0x53fa86f4 0x0
59 DATA 4 0x53fa8714 0x0
60 DATA 4 0x53fa8724 0x4000000
61
62 /* DDR RAM */
63 DATA 4 0x63fd9088 0x40404040
64 DATA 4 0x63fd9090 0x40404040
65 DATA 4 0x63fd907C 0x01420143
66 DATA 4 0x63fd9080 0x01450146
67 DATA 4 0x63fd9018 0x00111740
68 DATA 4 0x63fd9000 0x84190000
69
70 /* esdcfgX */
71 DATA 4 0x63fd900C 0x9f5152e3
72 DATA 4 0x63fd9010 0xb68e8a63
73 DATA 4 0x63fd9014 0x01ff00db
74
75 /* Read/Write command delay */
76 DATA 4 0x63fd902c 0x000026d2
77
78 /* Out of reset delays */
79 DATA 4 0x63fd9030 0x00ff0e21
80
81 /* ESDCTL ODT timing control */
82 DATA 4 0x63fd9008 0x12273030
83
84 /* ESDCTL power down control */
85 DATA 4 0x63fd9004 0x0002002d
86
87 /* Set registers in DDR memory chips */
88 DATA 4 0x63fd901c 0x00008032
89 DATA 4 0x63fd901c 0x00008033
90 DATA 4 0x63fd901c 0x00028031
91 DATA 4 0x63fd901c 0x052080b0
92 DATA 4 0x63fd901c 0x04008040
93
94 /* ESDCTL refresh control */
95 DATA 4 0x63fd9020 0x00005800
96
97 /* PHY ZQ HW control */
98 DATA 4 0x63fd9040 0x05380003
99
100 /* PHY ODT control */
101 DATA 4 0x63fd9058 0x00022222
102
103 /* start DDR3 */
104 DATA 4 0x63fd901c 0x00000000