]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - drivers/net/bfin_mac.c
net: Fix remaining API interface breakage
[karo-tx-uboot.git] / drivers / net / bfin_mac.c
1 /*
2  * Driver for Blackfin On-Chip MAC device
3  *
4  * Copyright (c) 2005-2008 Analog Device, Inc.
5  *
6  * Licensed under the GPL-2 or later.
7  */
8
9 #include <common.h>
10 #include <config.h>
11 #include <net.h>
12 #include <netdev.h>
13 #include <command.h>
14 #include <malloc.h>
15 #include <miiphy.h>
16 #include <linux/mii.h>
17
18 #include <asm/blackfin.h>
19 #include <asm/portmux.h>
20 #include <asm/mach-common/bits/dma.h>
21 #include <asm/mach-common/bits/emac.h>
22 #include <asm/mach-common/bits/pll.h>
23
24 #include "bfin_mac.h"
25
26 #ifndef CONFIG_PHY_ADDR
27 # define CONFIG_PHY_ADDR 1
28 #endif
29 #ifndef CONFIG_PHY_CLOCK_FREQ
30 # define CONFIG_PHY_CLOCK_FREQ 2500000
31 #endif
32
33 #ifdef CONFIG_POST
34 #include <post.h>
35 #endif
36
37 #define RXBUF_BASE_ADDR         0xFF900000
38 #define TXBUF_BASE_ADDR         0xFF800000
39 #define TX_BUF_CNT              1
40
41 #define TOUT_LOOP               1000000
42
43 static ADI_ETHER_BUFFER *txbuf[TX_BUF_CNT];
44 static ADI_ETHER_BUFFER *rxbuf[PKTBUFSRX];
45 static u16 txIdx;               /* index of the current RX buffer */
46 static u16 rxIdx;               /* index of the current TX buffer */
47
48 /* DMAx_CONFIG values at DMA Restart */
49 static const union {
50         u16 data;
51         ADI_DMA_CONFIG_REG reg;
52 } txdmacfg = {
53         .reg = {
54                 .b_DMA_EN  = 1, /* enabled */
55                 .b_WNR     = 0, /* read from memory */
56                 .b_WDSIZE  = 2, /* wordsize is 32 bits */
57                 .b_DMA2D   = 0,
58                 .b_RESTART = 0,
59                 .b_DI_SEL  = 0,
60                 .b_DI_EN   = 0, /* no interrupt */
61                 .b_NDSIZE  = 5, /* 5 half words is desc size */
62                 .b_FLOW    = 7  /* large desc flow */
63         },
64 };
65
66 static int bfin_miiphy_wait(void)
67 {
68         /* poll the STABUSY bit */
69         while (bfin_read_EMAC_STAADD() & STABUSY)
70                 continue;
71         return 0;
72 }
73
74 static int bfin_miiphy_read(const char *devname, uchar addr, uchar reg, ushort *val)
75 {
76         if (bfin_miiphy_wait())
77                 return 1;
78         bfin_write_EMAC_STAADD(SET_PHYAD(addr) | SET_REGAD(reg) | STABUSY);
79         if (bfin_miiphy_wait())
80                 return 1;
81         *val = bfin_read_EMAC_STADAT();
82         return 0;
83 }
84
85 static int bfin_miiphy_write(const char *devname, uchar addr, uchar reg, ushort val)
86 {
87         if (bfin_miiphy_wait())
88                 return 1;
89         bfin_write_EMAC_STADAT(val);
90         bfin_write_EMAC_STAADD(SET_PHYAD(addr) | SET_REGAD(reg) | STAOP | STABUSY);
91         return 0;
92 }
93
94 int bfin_EMAC_initialize(bd_t *bis)
95 {
96         struct eth_device *dev;
97         dev = malloc(sizeof(*dev));
98         if (dev == NULL)
99                 hang();
100
101         memset(dev, 0, sizeof(*dev));
102         strcpy(dev->name, "bfin_mac");
103
104         dev->iobase = 0;
105         dev->priv = 0;
106         dev->init = bfin_EMAC_init;
107         dev->halt = bfin_EMAC_halt;
108         dev->send = bfin_EMAC_send;
109         dev->recv = bfin_EMAC_recv;
110         dev->write_hwaddr = bfin_EMAC_setup_addr;
111
112         eth_register(dev);
113
114 #if defined(CONFIG_MII) || defined(CONFIG_CMD_MII)
115         miiphy_register(dev->name, bfin_miiphy_read, bfin_miiphy_write);
116 #endif
117
118         return 0;
119 }
120
121 static int bfin_EMAC_send(struct eth_device *dev, void *packet, int length)
122 {
123         int i;
124         int result = 0;
125         unsigned int *buf;
126         buf = (unsigned int *)packet;
127
128         if (length <= 0) {
129                 printf("Ethernet: bad packet size: %d\n", length);
130                 goto out;
131         }
132
133         if (bfin_read_DMA2_IRQ_STATUS() & DMA_ERR) {
134                 printf("Ethernet: tx DMA error\n");
135                 goto out;
136         }
137
138         for (i = 0; (bfin_read_DMA2_IRQ_STATUS() & DMA_RUN); ++i) {
139                 if (i > TOUT_LOOP) {
140                         puts("Ethernet: tx time out\n");
141                         goto out;
142                 }
143         }
144         txbuf[txIdx]->FrmData->NoBytes = length;
145         memcpy(txbuf[txIdx]->FrmData->Dest, (void *)packet, length);
146         txbuf[txIdx]->Dma[0].START_ADDR = (u32) txbuf[txIdx]->FrmData;
147         bfin_write_DMA2_NEXT_DESC_PTR(txbuf[txIdx]->Dma);
148         bfin_write_DMA2_CONFIG(txdmacfg.data);
149         bfin_write_EMAC_OPMODE(bfin_read_EMAC_OPMODE() | TE);
150
151         for (i = 0; (txbuf[txIdx]->StatusWord & TX_COMP) == 0; i++) {
152                 if (i > TOUT_LOOP) {
153                         puts("Ethernet: tx error\n");
154                         goto out;
155                 }
156         }
157         result = txbuf[txIdx]->StatusWord;
158         txbuf[txIdx]->StatusWord = 0;
159         if ((txIdx + 1) >= TX_BUF_CNT)
160                 txIdx = 0;
161         else
162                 txIdx++;
163  out:
164         debug("BFIN EMAC send: length = %d\n", length);
165         return result;
166 }
167
168 static int bfin_EMAC_recv(struct eth_device *dev)
169 {
170         int length = 0;
171
172         for (;;) {
173                 if ((rxbuf[rxIdx]->StatusWord & RX_COMP) == 0) {
174                         length = -1;
175                         break;
176                 }
177                 if ((rxbuf[rxIdx]->StatusWord & RX_DMAO) != 0) {
178                         printf("Ethernet: rx dma overrun\n");
179                         break;
180                 }
181                 if ((rxbuf[rxIdx]->StatusWord & RX_OK) == 0) {
182                         printf("Ethernet: rx error\n");
183                         break;
184                 }
185                 length = rxbuf[rxIdx]->StatusWord & 0x000007FF;
186                 if (length <= 4) {
187                         printf("Ethernet: bad frame\n");
188                         break;
189                 }
190
191                 debug("%s: len = %d\n", __func__, length - 4);
192
193                 NetRxPackets[rxIdx] =
194                     (volatile uchar *)(rxbuf[rxIdx]->FrmData->Dest);
195                 NetReceive(NetRxPackets[rxIdx], length - 4);
196                 bfin_write_DMA1_IRQ_STATUS(DMA_DONE | DMA_ERR);
197                 rxbuf[rxIdx]->StatusWord = 0x00000000;
198                 if ((rxIdx + 1) >= PKTBUFSRX)
199                         rxIdx = 0;
200                 else
201                         rxIdx++;
202         }
203
204         return length;
205 }
206
207 /**************************************************************
208  *
209  * Ethernet Initialization Routine
210  *
211  *************************************************************/
212
213 /* MDC = SCLK / MDC_freq / 2 - 1 */
214 #define MDC_FREQ_TO_DIV(mdc_freq) (get_sclk() / (mdc_freq) / 2 - 1)
215
216 #ifndef CONFIG_BFIN_MAC_PINS
217 # ifdef CONFIG_RMII
218 #  define CONFIG_BFIN_MAC_PINS P_RMII0
219 # else
220 #  define CONFIG_BFIN_MAC_PINS P_MII0
221 # endif
222 #endif
223
224 static int bfin_miiphy_init(struct eth_device *dev, int *opmode)
225 {
226         const unsigned short pins[] = CONFIG_BFIN_MAC_PINS;
227         u16 phydat;
228         size_t count;
229
230         /* Enable PHY output */
231         bfin_write_VR_CTL(bfin_read_VR_CTL() | CLKBUFOE);
232
233         /* Set all the pins to peripheral mode */
234         peripheral_request_list(pins, "bfin_mac");
235
236         /* Odd word alignment for Receive Frame DMA word */
237         /* Configure checksum support and rcve frame word alignment */
238         bfin_write_EMAC_SYSCTL(RXDWA | RXCKS | SET_MDCDIV(MDC_FREQ_TO_DIV(CONFIG_PHY_CLOCK_FREQ)));
239
240         /* turn on auto-negotiation and wait for link to come up */
241         bfin_miiphy_write(dev->name, CONFIG_PHY_ADDR, MII_BMCR, BMCR_ANENABLE);
242         count = 0;
243         while (1) {
244                 ++count;
245                 if (bfin_miiphy_read(dev->name, CONFIG_PHY_ADDR, MII_BMSR, &phydat))
246                         return -1;
247                 if (phydat & BMSR_LSTATUS)
248                         break;
249                 if (count > 30000) {
250                         printf("%s: link down, check cable\n", dev->name);
251                         return -1;
252                 }
253                 udelay(100);
254         }
255
256         /* see what kind of link we have */
257         if (bfin_miiphy_read(dev->name, CONFIG_PHY_ADDR, MII_LPA, &phydat))
258                 return -1;
259         if (phydat & LPA_DUPLEX)
260                 *opmode = FDMODE;
261         else
262                 *opmode = 0;
263
264         bfin_write_EMAC_MMC_CTL(RSTC | CROLL);
265
266         /* Initialize the TX DMA channel registers */
267         bfin_write_DMA2_X_COUNT(0);
268         bfin_write_DMA2_X_MODIFY(4);
269         bfin_write_DMA2_Y_COUNT(0);
270         bfin_write_DMA2_Y_MODIFY(0);
271
272         /* Initialize the RX DMA channel registers */
273         bfin_write_DMA1_X_COUNT(0);
274         bfin_write_DMA1_X_MODIFY(4);
275         bfin_write_DMA1_Y_COUNT(0);
276         bfin_write_DMA1_Y_MODIFY(0);
277
278         return 0;
279 }
280
281 static int bfin_EMAC_setup_addr(struct eth_device *dev)
282 {
283         bfin_write_EMAC_ADDRLO(
284                 dev->enetaddr[0] |
285                 dev->enetaddr[1] << 8 |
286                 dev->enetaddr[2] << 16 |
287                 dev->enetaddr[3] << 24
288         );
289         bfin_write_EMAC_ADDRHI(
290                 dev->enetaddr[4] |
291                 dev->enetaddr[5] << 8
292         );
293         return 0;
294 }
295
296 static int bfin_EMAC_init(struct eth_device *dev, bd_t *bd)
297 {
298         u32 opmode;
299         int dat;
300         int i;
301         debug("Eth_init: ......\n");
302
303         txIdx = 0;
304         rxIdx = 0;
305
306         /* Initialize System Register */
307         if (bfin_miiphy_init(dev, &dat) < 0)
308                 return -1;
309
310         /* Initialize EMAC address */
311         bfin_EMAC_setup_addr(dev);
312
313         /* Initialize TX and RX buffer */
314         for (i = 0; i < PKTBUFSRX; i++) {
315                 rxbuf[i] = SetupRxBuffer(i);
316                 if (i > 0) {
317                         rxbuf[i - 1]->Dma[1].NEXT_DESC_PTR = rxbuf[i]->Dma;
318                         if (i == (PKTBUFSRX - 1))
319                                 rxbuf[i]->Dma[1].NEXT_DESC_PTR = rxbuf[0]->Dma;
320                 }
321         }
322         for (i = 0; i < TX_BUF_CNT; i++) {
323                 txbuf[i] = SetupTxBuffer(i);
324                 if (i > 0) {
325                         txbuf[i - 1]->Dma[1].NEXT_DESC_PTR = txbuf[i]->Dma;
326                         if (i == (TX_BUF_CNT - 1))
327                                 txbuf[i]->Dma[1].NEXT_DESC_PTR = txbuf[0]->Dma;
328                 }
329         }
330
331         /* Set RX DMA */
332         bfin_write_DMA1_NEXT_DESC_PTR(rxbuf[0]->Dma);
333         bfin_write_DMA1_CONFIG(rxbuf[0]->Dma[0].CONFIG_DATA);
334
335         /* Wait MII done */
336         bfin_miiphy_wait();
337
338         /* We enable only RX here */
339         /* ASTP   : Enable Automatic Pad Stripping
340            PR     : Promiscuous Mode for test
341            PSF    : Receive frames with total length less than 64 bytes.
342            FDMODE : Full Duplex Mode
343            LB     : Internal Loopback for test
344            RE     : Receiver Enable */
345         if (dat == FDMODE)
346                 opmode = ASTP | FDMODE | PSF;
347         else
348                 opmode = ASTP | PSF;
349         opmode |= RE;
350 #ifdef CONFIG_RMII
351         opmode |= TE | RMII;
352 #endif
353         /* Turn on the EMAC */
354         bfin_write_EMAC_OPMODE(opmode);
355         return 0;
356 }
357
358 static void bfin_EMAC_halt(struct eth_device *dev)
359 {
360         debug("Eth_halt: ......\n");
361         /* Turn off the EMAC */
362         bfin_write_EMAC_OPMODE(0);
363         /* Turn off the EMAC RX DMA */
364         bfin_write_DMA1_CONFIG(0);
365         bfin_write_DMA2_CONFIG(0);
366 }
367
368 ADI_ETHER_BUFFER *SetupRxBuffer(int no)
369 {
370         ADI_ETHER_FRAME_BUFFER *frmbuf;
371         ADI_ETHER_BUFFER *buf;
372         int nobytes_buffer = sizeof(ADI_ETHER_BUFFER[2]) / 2;   /* ensure a multi. of 4 */
373         int total_size = nobytes_buffer + RECV_BUFSIZE;
374
375         buf = (void *) (RXBUF_BASE_ADDR + no * total_size);
376         frmbuf = (void *) (RXBUF_BASE_ADDR + no * total_size + nobytes_buffer);
377
378         memset(buf, 0x00, nobytes_buffer);
379         buf->FrmData = frmbuf;
380         memset(frmbuf, 0xfe, RECV_BUFSIZE);
381
382         /* set up first desc to point to receive frame buffer */
383         buf->Dma[0].NEXT_DESC_PTR = &(buf->Dma[1]);
384         buf->Dma[0].START_ADDR = (u32) buf->FrmData;
385         buf->Dma[0].CONFIG.b_DMA_EN = 1;        /* enabled */
386         buf->Dma[0].CONFIG.b_WNR = 1;   /* Write to memory */
387         buf->Dma[0].CONFIG.b_WDSIZE = 2;        /* wordsize is 32 bits */
388         buf->Dma[0].CONFIG.b_NDSIZE = 5;        /* 5 half words is desc size. */
389         buf->Dma[0].CONFIG.b_FLOW = 7;  /* large desc flow */
390
391         /* set up second desc to point to status word */
392         buf->Dma[1].NEXT_DESC_PTR = buf->Dma;
393         buf->Dma[1].START_ADDR = (u32) & buf->IPHdrChksum;
394         buf->Dma[1].CONFIG.b_DMA_EN = 1;        /* enabled */
395         buf->Dma[1].CONFIG.b_WNR = 1;   /* Write to memory */
396         buf->Dma[1].CONFIG.b_WDSIZE = 2;        /* wordsize is 32 bits */
397         buf->Dma[1].CONFIG.b_DI_EN = 1; /* enable interrupt */
398         buf->Dma[1].CONFIG.b_NDSIZE = 5;        /* must be 0 when FLOW is 0 */
399         buf->Dma[1].CONFIG.b_FLOW = 7;  /* stop */
400
401         return buf;
402 }
403
404 ADI_ETHER_BUFFER *SetupTxBuffer(int no)
405 {
406         ADI_ETHER_FRAME_BUFFER *frmbuf;
407         ADI_ETHER_BUFFER *buf;
408         int nobytes_buffer = sizeof(ADI_ETHER_BUFFER[2]) / 2;   /* ensure a multi. of 4 */
409         int total_size = nobytes_buffer + RECV_BUFSIZE;
410
411         buf = (void *) (TXBUF_BASE_ADDR + no * total_size);
412         frmbuf = (void *) (TXBUF_BASE_ADDR + no * total_size + nobytes_buffer);
413
414         memset(buf, 0x00, nobytes_buffer);
415         buf->FrmData = frmbuf;
416         memset(frmbuf, 0x00, RECV_BUFSIZE);
417
418         /* set up first desc to point to receive frame buffer */
419         buf->Dma[0].NEXT_DESC_PTR = &(buf->Dma[1]);
420         buf->Dma[0].START_ADDR = (u32) buf->FrmData;
421         buf->Dma[0].CONFIG.b_DMA_EN = 1;        /* enabled */
422         buf->Dma[0].CONFIG.b_WNR = 0;   /* Read to memory */
423         buf->Dma[0].CONFIG.b_WDSIZE = 2;        /* wordsize is 32 bits */
424         buf->Dma[0].CONFIG.b_NDSIZE = 5;        /* 5 half words is desc size. */
425         buf->Dma[0].CONFIG.b_FLOW = 7;  /* large desc flow */
426
427         /* set up second desc to point to status word */
428         buf->Dma[1].NEXT_DESC_PTR = &(buf->Dma[0]);
429         buf->Dma[1].START_ADDR = (u32) & buf->StatusWord;
430         buf->Dma[1].CONFIG.b_DMA_EN = 1;        /* enabled */
431         buf->Dma[1].CONFIG.b_WNR = 1;   /* Write to memory */
432         buf->Dma[1].CONFIG.b_WDSIZE = 2;        /* wordsize is 32 bits */
433         buf->Dma[1].CONFIG.b_DI_EN = 1; /* enable interrupt */
434         buf->Dma[1].CONFIG.b_NDSIZE = 0;        /* must be 0 when FLOW is 0 */
435         buf->Dma[1].CONFIG.b_FLOW = 0;  /* stop */
436
437         return buf;
438 }
439
440 #if defined(CONFIG_POST) && defined(CONFIG_SYS_POST_ETHER)
441 int ether_post_test(int flags)
442 {
443         uchar buf[64];
444         int i, value = 0;
445         int length;
446         uint addr;
447
448         printf("\n--------");
449         bfin_EMAC_init(NULL, NULL);
450         /* construct the package */
451         addr = bfin_read_EMAC_ADDRLO();
452         buf[0] = buf[6] = addr;
453         buf[1] = buf[7] = addr >> 8;
454         buf[2] = buf[8] = addr >> 16;
455         buf[3] = buf[9] = addr >> 24;
456         addr = bfin_read_EMAC_ADDRHI();
457         buf[4] = buf[10] = addr;
458         buf[5] = buf[11] = addr >> 8;
459         buf[12] = 0x08;         /* Type: ARP */
460         buf[13] = 0x06;
461         buf[14] = 0x00;         /* Hardware type: Ethernet */
462         buf[15] = 0x01;
463         buf[16] = 0x08;         /* Protocal type: IP */
464         buf[17] = 0x00;
465         buf[18] = 0x06;         /* Hardware size    */
466         buf[19] = 0x04;         /* Protocol size    */
467         buf[20] = 0x00;         /* Opcode: request  */
468         buf[21] = 0x01;
469
470         for (i = 0; i < 42; i++)
471                 buf[i + 22] = i;
472         printf("--------Send 64 bytes......\n");
473         bfin_EMAC_send(NULL, buf, 64);
474         for (i = 0; i < 100; i++) {
475                 udelay(10000);
476                 if ((rxbuf[rxIdx]->StatusWord & RX_COMP) != 0) {
477                         value = 1;
478                         break;
479                 }
480         }
481         if (value == 0) {
482                 printf("--------EMAC can't receive any data\n");
483                 eth_halt();
484                 return -1;
485         }
486         length = rxbuf[rxIdx]->StatusWord & 0x000007FF - 4;
487         for (i = 0; i < length; i++) {
488                 if (rxbuf[rxIdx]->FrmData->Dest[i] != buf[i]) {
489                         printf("--------EMAC receive error data!\n");
490                         eth_halt();
491                         return -1;
492                 }
493         }
494         printf("--------receive %d bytes, matched\n", length);
495         bfin_EMAC_halt(NULL);
496         return 0;
497 }
498 #endif