]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/atngw100mkii.h
avr32: delete non generic board mimc200
[karo-tx-uboot.git] / include / configs / atngw100mkii.h
1 /*
2  * Copyright (C) 2006 Atmel Corporation
3  *
4  * Copyright (C) 2012 Andreas Bießmann <andreas.devel@googlemail.com>
5  *
6  * Configuration settings for the AVR32 Network Gateway
7  *
8  * SPDX-License-Identifier:     GPL-2.0+
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #include <asm/arch/hardware.h>
14
15 #define CONFIG_AT32AP
16 #define CONFIG_AT32AP7000
17 #define CONFIG_ATNGW100MKII
18
19 #define CONFIG_SYS_GENERIC_BOARD
20 #define CONFIG_BOARD_EARLY_INIT_F
21 #define CONFIG_BOARD_EARLY_INIT_R
22
23 /*
24  * Set up the PLL to run at 140 MHz, the CPU to run at the PLL
25  * frequency, the HSB and PBB busses to run at 1/2 the PLL frequency
26  * and the PBA bus to run at 1/4 the PLL frequency.
27  */
28 #define CONFIG_PLL
29 #define CONFIG_SYS_POWER_MANAGER
30 #define CONFIG_SYS_OSC0_HZ              20000000
31 #define CONFIG_SYS_PLL0_DIV             1
32 #define CONFIG_SYS_PLL0_MUL             7
33 #define CONFIG_SYS_PLL0_SUPPRESS_CYCLES 16
34 /*
35  * Set the CPU running at:
36  * PLL / (2^CONFIG_SYS_CLKDIV_CPU) = CPU MHz
37  */
38 #define CONFIG_SYS_CLKDIV_CPU           0
39 /*
40  * Set the HSB running at:
41  * PLL / (2^CONFIG_SYS_CLKDIV_HSB) = HSB MHz
42  */
43 #define CONFIG_SYS_CLKDIV_HSB           1
44 /*
45  * Set the PBA running at:
46  * PLL / (2^CONFIG_SYS_CLKDIV_PBA) = PBA MHz
47  */
48 #define CONFIG_SYS_CLKDIV_PBA           2
49 /*
50  * Set the PBB running at:
51  * PLL / (2^CONFIG_SYS_CLKDIV_PBB) = PBB MHz
52  */
53 #define CONFIG_SYS_CLKDIV_PBB           1
54
55 /* Reserve VM regions for NOR flash, NAND flash and SDRAM */
56 #define CONFIG_SYS_NR_VM_REGIONS        3
57
58 /*
59  * The PLLOPT register controls the PLL like this:
60  *   icp = PLLOPT<2>
61  *   ivco = PLLOPT<1:0>
62  *
63  * We want icp=1 (default) and ivco=0 (80-160 MHz) or ivco=2 (150-240MHz).
64  */
65 #define CONFIG_SYS_PLL0_OPT             0x04
66
67 #define CONFIG_USART_BASE               ATMEL_BASE_USART1
68 #define CONFIG_USART_ID                 1
69
70 /* User serviceable stuff */
71 #define CONFIG_DOS_PARTITION
72
73 #define CONFIG_CMDLINE_TAG
74 #define CONFIG_SETUP_MEMORY_TAGS
75 #define CONFIG_INITRD_TAG
76
77 #define CONFIG_STACKSIZE                (2048)
78
79 #define CONFIG_BAUDRATE                 115200
80 #define CONFIG_BOOTARGS                                                 \
81         "root=mtd:main rootfstype=jffs2"
82 #define CONFIG_BOOTCOMMAND                                              \
83         "fsload 0x10400000 /uImage; bootm"
84
85 #define CONFIG_BOOTDELAY                1
86
87 /*
88  * After booting the board for the first time, new ethernet addresses
89  * should be generated and assigned to the environment variables
90  * "ethaddr" and "eth1addr". This is normally done during production.
91  */
92 #define CONFIG_OVERWRITE_ETHADDR_ONCE
93
94 /*
95  * BOOTP/DHCP options
96  */
97 #define CONFIG_BOOTP_SUBNETMASK
98 #define CONFIG_BOOTP_GATEWAY
99
100 /*
101  * Command line configuration.
102  */
103 #include <config_cmd_default.h>
104
105 #define CONFIG_CMD_ASKENV
106 #define CONFIG_CMD_DHCP
107 #define CONFIG_CMD_EXT2
108 #define CONFIG_CMD_FAT
109 #define CONFIG_CMD_JFFS2
110 #define CONFIG_CMD_MMC
111 #define CONFIG_CMD_SF
112 #define CONFIG_CMD_SPI
113 #define CONFIG_CMD_MII
114
115 #undef CONFIG_CMD_FPGA
116 #undef CONFIG_CMD_SETGETDCR
117 #undef CONFIG_CMD_XIMG
118
119 #define CONFIG_ATMEL_USART
120 #define CONFIG_MACB
121 #define CONFIG_PORTMUX_PIO
122 #define CONFIG_SYS_NR_PIOS              5
123 #define CONFIG_SYS_HSDRAMC
124 #define CONFIG_MMC
125 #define CONFIG_GENERIC_ATMEL_MCI
126 #define CONFIG_GENERIC_MMC
127 #define CONFIG_ATMEL_SPI
128
129 #define CONFIG_SPI_FLASH
130 #define CONFIG_SPI_FLASH_ATMEL
131
132 #define CONFIG_SYS_DCACHE_LINESZ        32
133 #define CONFIG_SYS_ICACHE_LINESZ        32
134
135 #define CONFIG_NR_DRAM_BANKS            1
136
137 #define CONFIG_SYS_FLASH_CFI
138 #define CONFIG_FLASH_CFI_DRIVER
139 #define CONFIG_SYS_FLASH_PROTECTION
140
141 #define CONFIG_SYS_FLASH_BASE           0x00000000
142 #define CONFIG_SYS_FLASH_SIZE           0x800000
143 #define CONFIG_SYS_MAX_FLASH_BANKS      1
144 #define CONFIG_SYS_MAX_FLASH_SECT       135
145
146 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_FLASH_BASE
147 #define CONFIG_SYS_TEXT_BASE            0x00000000
148
149 #define CONFIG_SYS_INTRAM_BASE          INTERNAL_SRAM_BASE
150 #define CONFIG_SYS_INTRAM_SIZE          INTERNAL_SRAM_SIZE
151 #define CONFIG_SYS_SDRAM_BASE           EBI_SDRAM_BASE
152
153 #define CONFIG_ENV_IS_IN_FLASH
154 #define CONFIG_ENV_SIZE                 65536
155 #define CONFIG_ENV_ADDR                 (CONFIG_SYS_FLASH_BASE + CONFIG_SYS_FLASH_SIZE - CONFIG_ENV_SIZE)
156
157 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_INTRAM_BASE + CONFIG_SYS_INTRAM_SIZE)
158
159 #define CONFIG_SYS_MALLOC_LEN           (256*1024)
160
161 /* Allow 4MB for the kernel run-time image */
162 #define CONFIG_SYS_LOAD_ADDR            (EBI_SDRAM_BASE + 0x00400000)
163 #define CONFIG_SYS_BOOTPARAMS_LEN       (16 * 1024)
164
165 /* Other configuration settings that shouldn't have to change all that often */
166 #define CONFIG_SYS_PROMPT               "U-Boot> "
167 #define CONFIG_SYS_CBSIZE               256
168 #define CONFIG_SYS_MAXARGS              16
169 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
170 #define CONFIG_SYS_LONGHELP
171
172 #define CONFIG_SYS_MEMTEST_START        CONFIG_SYS_SDRAM_BASE
173 #define CONFIG_SYS_MEMTEST_END          (CONFIG_SYS_MEMTEST_START + 0x1f00000)
174
175 #define CONFIG_MTD_DEVICE
176 #define CONFIG_MTD_PARTITIONS
177
178 #endif /* __CONFIG_H */