]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/mx31ads.h
avr32: delete non generic board mimc200
[karo-tx-uboot.git] / include / configs / mx31ads.h
1 /*
2  * Copyright (C) 2008, Guennadi Liakhovetski <lg@denx.de>
3  *
4  * Configuration settings for the MX31ADS Freescale board.
5  *
6  * SPDX-License-Identifier:     GPL-2.0+
7  */
8
9 #ifndef __CONFIG_H
10 #define __CONFIG_H
11
12 #include <asm/arch/imx-regs.h>
13
14  /* High Level Configuration Options */
15
16 #define CONFIG_SYS_GENERIC_BOARD
17
18 #define CONFIG_SYS_GENERIC_BOARD
19
20 #define CONFIG_DISPLAY_CPUINFO
21 #define CONFIG_DISPLAY_BOARDINFO
22
23 #define CONFIG_SYS_TEXT_BASE            0xA0000000
24
25 #define CONFIG_MACH_TYPE        MACH_TYPE_MX31ADS
26
27 /*
28  * Disabled for now due to build problems under Debian and a significant increase
29  * in the final file size: 144260 vs. 109536 Bytes.
30  */
31 #if 0
32 #define CONFIG_OF_LIBFDT                1
33 #define CONFIG_FIT                      1
34 #define CONFIG_FIT_VERBOSE              1
35 #endif
36
37 #define CONFIG_CMDLINE_TAG              1       /* enable passing of ATAGs */
38 #define CONFIG_SETUP_MEMORY_TAGS        1
39 #define CONFIG_INITRD_TAG               1
40
41 /*
42  * Size of malloc() pool
43  */
44 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + 128 * 1024)
45
46 /*
47  * Hardware drivers
48  */
49
50 #define CONFIG_MXC_UART
51 #define CONFIG_MXC_UART_BASE    UART1_BASE
52
53 #define CONFIG_HARD_SPI         1
54 #define CONFIG_MXC_SPI          1
55 #define CONFIG_DEFAULT_SPI_BUS  1
56 #define CONFIG_DEFAULT_SPI_MODE (SPI_MODE_0 | SPI_CS_HIGH)
57 #define CONFIG_MXC_GPIO
58
59 /* PMIC Controller */
60 #define CONFIG_POWER
61 #define CONFIG_POWER_SPI
62 #define CONFIG_POWER_FSL
63 #define CONFIG_FSL_PMIC_BUS     1
64 #define CONFIG_FSL_PMIC_CS      0
65 #define CONFIG_FSL_PMIC_CLK     1000000
66 #define CONFIG_FSL_PMIC_MODE    (SPI_MODE_0 | SPI_CS_HIGH)
67 #define CONFIG_FSL_PMIC_BITLEN  32
68 #define CONFIG_RTC_MC13XXX
69
70 /* allow to overwrite serial and ethaddr */
71 #define CONFIG_ENV_OVERWRITE
72 #define CONFIG_CONS_INDEX       1
73 #define CONFIG_BAUDRATE         115200
74
75 /***********************************************************
76  * Command definition
77  ***********************************************************/
78
79 #include <config_cmd_default.h>
80
81 #define CONFIG_CMD_PING
82 #define CONFIG_CMD_DHCP
83 #define CONFIG_CMD_SPI
84 #define CONFIG_CMD_DATE
85
86 #define CONFIG_BOOTDELAY        3
87
88 #define CONFIG_LOADADDR         0x80800000      /* loadaddr env var */
89
90 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
91         "netdev=eth0\0"                                                 \
92         "uboot_addr=0xa0000000\0"                                       \
93         "uboot=mx31ads/u-boot.bin\0"                                    \
94         "kernel=mx31ads/uImage\0"                                       \
95         "nfsroot=/opt/eldk/arm\0"                                       \
96         "bootargs_base=setenv bootargs console=ttymxc0,115200\0"        \
97         "bootargs_nfs=setenv bootargs ${bootargs} root=/dev/nfs "       \
98                 "ip=dhcp nfsroot=${serverip}:${nfsroot},v3,tcp\0"       \
99         "bootcmd=run bootcmd_net\0"                                     \
100         "bootcmd_net=run bootargs_base bootargs_nfs; "                  \
101                 "tftpboot ${loadaddr} ${kernel}; bootm\0"               \
102         "prg_uboot=tftpboot ${loadaddr} ${uboot}; "                     \
103                 "protect off ${uboot_addr} 0xa003ffff; "                \
104                 "erase ${uboot_addr} 0xa003ffff; "                      \
105                 "cp.b ${loadaddr} ${uboot_addr} ${filesize}; "          \
106                 "setenv filesize; saveenv\0"
107
108 #define CONFIG_CS8900
109 #define CONFIG_CS8900_BASE      0xb4020300
110 #define CONFIG_CS8900_BUS16             1       /* follow the Linux driver */
111
112 /*
113  * The MX31ADS board seems to have a hardware "peculiarity" confirmed under
114  * U-Boot, RedBoot and Linux: the ethernet Rx signal is reaching the CS8900A
115  * controller inverted. The controller is capable of detecting and correcting
116  * this, but it needs 4 network packets for that. Which means, at startup, you
117  * will not receive answers to the first 4 packest, unless there have been some
118  * broadcasts on the network, or your board is on a hub. Reducing the ARP
119  * timeout from default 5 seconds to 200ms we speed up the initial TFTP
120  * transfer, should the user wish one, significantly.
121  */
122 #define CONFIG_ARP_TIMEOUT      200UL
123
124 /*
125  * Miscellaneous configurable options
126  */
127 #define CONFIG_SYS_LONGHELP             /* undef to save memory */
128 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size */
129 /* Print Buffer Size */
130 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
131 #define CONFIG_SYS_MAXARGS              16              /* max number of command args */
132 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
133
134 #define CONFIG_SYS_MEMTEST_START        0               /* memtest works on */
135 #define CONFIG_SYS_MEMTEST_END          0x10000
136
137 #define CONFIG_SYS_LOAD_ADDR            CONFIG_LOADADDR
138
139 #define CONFIG_CMDLINE_EDITING  1
140
141 /*-----------------------------------------------------------------------
142  * Physical Memory Map
143  */
144 #define CONFIG_NR_DRAM_BANKS    1
145 #define PHYS_SDRAM_1            CSD0_BASE
146 #define PHYS_SDRAM_1_SIZE       (128 * 1024 * 1024)
147 #define CONFIG_BOARD_EARLY_INIT_F
148
149 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM_1
150 #define CONFIG_SYS_INIT_RAM_ADDR        IRAM_BASE_ADDR
151 #define CONFIG_SYS_INIT_RAM_SIZE        IRAM_SIZE
152 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
153                                                 GENERATED_GBL_DATA_SIZE)
154 #define CONFIG_SYS_INIT_SP_ADDR (CONFIG_SYS_INIT_RAM_ADDR + \
155                                                 CONFIG_SYS_GBL_DATA_OFFSET)
156
157 /*-----------------------------------------------------------------------
158  * FLASH and environment organization
159  */
160 #define CONFIG_SYS_FLASH_BASE           CS0_BASE
161 #define CONFIG_SYS_MAX_FLASH_BANKS      1               /* max number of memory banks */
162 #define CONFIG_SYS_MAX_FLASH_SECT       262             /* max number of sectors on one chip */
163 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE   /* Monitor at beginning of flash */
164 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256KiB */
165
166 #define CONFIG_ENV_IS_IN_FLASH  1
167 #define CONFIG_ENV_SECT_SIZE    (128 * 1024)
168 #define CONFIG_ENV_SIZE         CONFIG_ENV_SECT_SIZE
169 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE + CONFIG_SYS_MONITOR_LEN)
170
171 /* Address and size of Redundant Environment Sector     */
172 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR + CONFIG_ENV_SIZE)
173 #define CONFIG_ENV_SIZE_REDUND  CONFIG_ENV_SIZE
174
175
176 /*-----------------------------------------------------------------------
177  * CFI FLASH driver setup
178  */
179 #define CONFIG_SYS_FLASH_CFI                    1 /* Flash memory is CFI compliant */
180 #define CONFIG_FLASH_CFI_DRIVER         1 /* Use drivers/cfi_flash.c */
181 #define CONFIG_FLASH_SPANSION_S29WS_N   1 /* A non-standard buffered write algorithm */
182 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE       1 /* Use buffered writes (~10x faster) */
183 #define CONFIG_SYS_FLASH_PROTECTION             1 /* Use hardware sector protection */
184
185 /*
186  * JFFS2 partitions
187  */
188 #undef CONFIG_CMD_MTDPARTS
189 #define CONFIG_JFFS2_DEV        "nor0"
190
191 #endif /* __CONFIG_H */