]> git.kernelconcepts.de Git - karo-tx-uboot.git/blobdiff - board/actux1/actux1.c
doc: SPI: Add qspi test details on AM43xx
[karo-tx-uboot.git] / board / actux1 / actux1.c
index d1d7f6cd353130e24bc434f9591d8fd4c5c83621..03ccd936b43ec8de246ae374753b50938ba45285 100644 (file)
  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
  * Marius Groeger <mgroeger@sysgo.de>
  *
- * See file CREDITS for list of people who contributed to this
- * project.
- *
- * This program is free software; you can redistribute it and/or
- * modify it under the terms of the GNU General Public License as
- * published by the Free Software Foundation; either version 2 of
- * the License, or (at your option) any later version.
- *
- * This program is distributed in the hope that it will be useful,
- * but WITHOUT ANY WARRANTY; without even the implied warranty of
- * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
- * GNU General Public License for more details.
- *
- * You should have received a copy of the GNU General Public License
- * along with this program; if not, write to the Free Software
- * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
- * MA 02111-1307 USA
+ * SPDX-License-Identifier:    GPL-2.0+
  */
 
 #include <common.h>
 #include <asm/arch/ixp425.h>
 #include <asm/io.h>
 #include <miiphy.h>
+#ifdef CONFIG_PCI
+#include <pci.h>
+#include <asm/arch/ixp425pci.h>
+#endif
 
 #include "actux1_hw.h"
 
 DECLARE_GLOBAL_DATA_PTR;
 
-int board_init (void)
+int board_early_init_f(void)
 {
-       gd->bd->bi_arch_number = MACH_TYPE_ACTUX1;
+       /* CS5: Debug port */
+       writel(0x9d520003, IXP425_EXP_CS5);
+       /* CS6: HwRel */
+       writel(0x81860001, IXP425_EXP_CS6);
+       /* CS7: LEDs */
+       writel(0x80900003, IXP425_EXP_CS7);
+       return 0;
+}
 
+int board_init(void)
+{
        /* adress of boot parameters */
        gd->bd->bi_boot_params = 0x00000100;
 
-       GPIO_OUTPUT_CLEAR (CFG_GPIO_IORST);
-       GPIO_OUTPUT_ENABLE (CFG_GPIO_IORST);
-
-       /* Setup GPIO's for PCI INTA */
-       GPIO_OUTPUT_DISABLE (CFG_GPIO_PCI1_INTA);
-       GPIO_INT_ACT_LOW_SET (CFG_GPIO_PCI1_INTA);
+       GPIO_OUTPUT_CLEAR(CONFIG_SYS_GPIO_IORST);
+       GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_IORST);
 
-       /* Setup GPIO's for 33MHz clock output */
-       GPIO_OUTPUT_ENABLE (CFG_GPIO_PCI_CLK);
-       GPIO_OUTPUT_ENABLE (CFG_GPIO_EXTBUS_CLK);
-       *IXP425_GPIO_GPCLKR = 0x011001FF;
+       /* Setup GPIOs for PCI INTA */
+       GPIO_OUTPUT_DISABLE(CONFIG_SYS_GPIO_PCI1_INTA);
+       GPIO_INT_ACT_LOW_SET(CONFIG_SYS_GPIO_PCI1_INTA);
 
-       /* CS5: Debug port */
-       *IXP425_EXP_CS5 = 0x9d520003;
-       /* CS6: HwRel */
-       *IXP425_EXP_CS6 = 0x81860001;
-       /* CS7: LEDs */
-       *IXP425_EXP_CS7 = 0x80900003;
+       /* Setup GPIOs for 33MHz clock output */
+       GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_PCI_CLK);
+       GPIO_OUTPUT_ENABLE(CONFIG_SYS_GPIO_EXTBUS_CLK);
+       writel(0x011001FF, IXP425_GPIO_GPCLKR);
 
-       udelay (533);
-       GPIO_OUTPUT_SET (CFG_GPIO_IORST);
+       udelay(533);
+       GPIO_OUTPUT_SET(CONFIG_SYS_GPIO_IORST);
 
-       ACTUX1_LED1 (2);
-       ACTUX1_LED2 (2);
-       ACTUX1_LED3 (0);
-       ACTUX1_LED4 (0);
-       ACTUX1_LED5 (0);
-       ACTUX1_LED6 (0);
-       ACTUX1_LED7 (0);
+       ACTUX1_LED1(2);
+       ACTUX1_LED2(2);
+       ACTUX1_LED3(0);
+       ACTUX1_LED4(0);
+       ACTUX1_LED5(0);
+       ACTUX1_LED6(0);
+       ACTUX1_LED7(0);
 
-       ACTUX1_HS (ACTUX1_HS_DCD);
+       ACTUX1_HS(ACTUX1_HS_DCD);
 
        return 0;
 }
@@ -87,20 +77,21 @@ int board_init (void)
 /*
  * Check Board Identity
  */
-int checkboard (void)
+int checkboard(void)
 {
-       char *s = getenv ("serial#");
+       char buf[64];
+       int i = getenv_f("serial#", buf, sizeof(buf));
 
-       puts ("Board: AcTux-1 rev.");
-       putc (ACTUX1_BOARDREL + 'A' - 1);
+       puts("Board: AcTux-1 rev.");
+       putc(ACTUX1_BOARDREL + 'A' - 1);
 
-       if (s != NULL) {
-               puts (", serial# ");
-               puts (s);
+       if (i > 0) {
+               puts(", serial# ");
+               puts(buf);
        }
-       putc ('\n');
+       putc('\n');
 
-       return (0);
+       return 0;
 }
 
 /*************************************************************************
@@ -109,39 +100,36 @@ int checkboard (void)
  * 1 = Rev. A
  * 2 = Rev. B
  *************************************************************************/
-u32 get_board_rev (void)
+u32 get_board_rev(void)
 {
        return ACTUX1_BOARDREL;
 }
 
-int dram_init (void)
+int dram_init(void)
 {
-       gd->bd->bi_dram[0].start = PHYS_SDRAM_1;
-       gd->bd->bi_dram[0].size = PHYS_SDRAM_1_SIZE;
-
-       return (0);
+       gd->ram_size = get_ram_size(CONFIG_SYS_SDRAM_BASE, 128<<20);
+       return 0;
 }
 
-#if defined(CONFIG_CMD_PCI) || defined(CONFIG_PCI)
-extern struct pci_controller hose;
-extern void pci_ixp_init (struct pci_controller *hose);
 
-void pci_init_board (void)
+#ifdef CONFIG_PCI
+struct pci_controller hose;
+
+void pci_init_board(void)
 {
-       extern void pci_ixp_init (struct pci_controller *hose);
-       pci_ixp_init (&hose);
+       pci_ixp_init(&hose);
 }
 #endif
 
-void reset_phy (void)
+void reset_phy(void)
 {
        u16 id1, id2;
 
        /* initialize the PHY */
-       miiphy_reset ("NPE0", CONFIG_PHY_ADDR);
+       miiphy_reset("NPE0", CONFIG_PHY_ADDR);
 
-       miiphy_read ("NPE0", CONFIG_PHY_ADDR, PHY_PHYIDR1, &id1);
-       miiphy_read ("NPE0", CONFIG_PHY_ADDR, PHY_PHYIDR2, &id2);
+       miiphy_read("NPE0", CONFIG_PHY_ADDR, MII_PHYSID1, &id1);
+       miiphy_read("NPE0", CONFIG_PHY_ADDR, MII_PHYSID2, &id2);
 
        id2 &= 0xFFF0;          /* mask out revision bits */
 
@@ -152,9 +140,9 @@ void reset_phy (void)
                 * LED2 (unused) = LINK,
                 * LED3(red) = Coll
                 */
-               miiphy_write ("NPE0", CONFIG_PHY_ADDR, 20, 0xD432);
+               miiphy_write("NPE0", CONFIG_PHY_ADDR, 20, 0xD432);
        } else if (id1 == 0x143 && id2 == 0xbc30) {
                /* BCM5241: default values are OK */
        } else
-               printf ("unknown ethernet PHY ID: %x %x\n", id1, id2);
+               printf("unknown ethernet PHY ID: %x %x\n", id1, id2);
 }