]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/TQM823L.h
Merge branch 'master' of git://git.denx.de/u-boot-uniphier
[karo-tx-uboot.git] / include / configs / TQM823L.h
1 /*
2  * (C) Copyright 2000-2014
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * board/config.h - configuration options, board specific
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 /*
16  * High Level Configuration Options
17  * (easy to change)
18  */
19
20 #define CONFIG_MPC823           1       /* This is a MPC823 CPU         */
21 #define CONFIG_TQM823L          1       /* ...on a TQM8xxL module       */
22 #define CONFIG_SYS_GENERIC_BOARD
23 #define CONFIG_DISPLAY_BOARDINFO
24
25 #define CONFIG_SYS_TEXT_BASE    0x40000000
26
27 #ifdef  CONFIG_LCD                      /* with LCD controller ?        */
28 #define CONFIG_MPC8XX_LCD
29 #define CONFIG_LCD_LOGO         1       /* print our logo on the LCD    */
30 #define CONFIG_LCD_INFO         1       /* ... and some board info      */
31 #define CONFIG_SPLASH_SCREEN            /* ... with splashscreen support*/
32 #endif
33
34 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
35 #define CONFIG_SYS_SMC_RXBUFLEN 128
36 #define CONFIG_SYS_MAXIDLE      10
37 #define CONFIG_BAUDRATE         115200  /* console baudrate = 115kbps   */
38
39 #define CONFIG_BOOTCOUNT_LIMIT
40
41 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
42
43 #define CONFIG_BOARD_TYPES      1       /* support board types          */
44
45 #define CONFIG_PREBOOT  "echo;echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;echo"
46
47 #undef  CONFIG_BOOTARGS
48
49 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
50         "netdev=eth0\0"                                                 \
51         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
52                 "nfsroot=${serverip}:${rootpath}\0"                     \
53         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
54         "addip=setenv bootargs ${bootargs} "                            \
55                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
56                 ":${hostname}:${netdev}:off panic=1\0"                  \
57         "flash_nfs=run nfsargs addip;"                                  \
58                 "bootm ${kernel_addr}\0"                                \
59         "flash_self=run ramargs addip;"                                 \
60                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
61         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip;bootm\0"     \
62         "rootpath=/opt/eldk/ppc_8xx\0"                                  \
63         "hostname=TQM823L\0"                                            \
64         "bootfile=TQM823L/uImage\0"                                     \
65         "fdt_addr=40040000\0"                                           \
66         "kernel_addr=40060000\0"                                        \
67         "ramdisk_addr=40200000\0"                                       \
68         "u-boot=TQM823L/u-image.bin\0"                                  \
69         "load=tftp 200000 ${u-boot}\0"                                  \
70         "update=prot off 40000000 +${filesize};"                        \
71                 "era 40000000 +${filesize};"                            \
72                 "cp.b 200000 40000000 ${filesize};"                     \
73                 "sete filesize;save\0"                                  \
74         ""
75 #define CONFIG_BOOTCOMMAND      "run flash_self"
76
77 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
78 #undef  CONFIG_SYS_LOADS_BAUD_CHANGE            /* don't allow baudrate change  */
79
80 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
81
82 #if defined(CONFIG_LCD)
83 # undef  CONFIG_STATUS_LED              /* disturbs display             */
84 #else
85 # define CONFIG_STATUS_LED      1       /* Status LED enabled           */
86 #endif  /* CONFIG_LCD */
87
88 #undef  CONFIG_CAN_DRIVER               /* CAN Driver support disabled  */
89
90 /*
91  * BOOTP options
92  */
93 #define CONFIG_BOOTP_SUBNETMASK
94 #define CONFIG_BOOTP_GATEWAY
95 #define CONFIG_BOOTP_HOSTNAME
96 #define CONFIG_BOOTP_BOOTPATH
97 #define CONFIG_BOOTP_BOOTFILESIZE
98
99
100 #define CONFIG_MAC_PARTITION
101 #define CONFIG_DOS_PARTITION
102
103 #define CONFIG_RTC_MPC8xx               /* use internal RTC of MPC8xx   */
104
105
106 /*
107  * Command line configuration.
108  */
109 #include <config_cmd_default.h>
110
111 #define CONFIG_CMD_ASKENV
112 #define CONFIG_CMD_DATE
113 #define CONFIG_CMD_DHCP
114 #define CONFIG_CMD_ELF
115 #define CONFIG_CMD_EXT2
116 #define CONFIG_CMD_IDE
117 #define CONFIG_CMD_JFFS2
118 #define CONFIG_CMD_NFS
119 #define CONFIG_CMD_SNTP
120
121 #ifdef  CONFIG_SPLASH_SCREEN
122     #define CONFIG_CMD_BMP
123 #endif
124
125
126 #define CONFIG_NETCONSOLE
127
128 /*
129  * Miscellaneous configurable options
130  */
131 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
132
133 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
134 #define CONFIG_SYS_HUSH_PARSER          1       /* Use the HUSH parser          */
135
136 #if defined(CONFIG_CMD_KGDB)
137 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size      */
138 #else
139 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size      */
140 #endif
141 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
142 #define CONFIG_SYS_MAXARGS              16      /* max number of command args   */
143 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
144
145 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
146 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
147
148 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
149
150 /*
151  * Low Level Configuration Settings
152  * (address mappings, register initial values, etc.)
153  * You should know what you are doing if you make changes here.
154  */
155 /*-----------------------------------------------------------------------
156  * Internal Memory Mapped Register
157  */
158 #define CONFIG_SYS_IMMR         0xFFF00000
159
160 /*-----------------------------------------------------------------------
161  * Definitions for initial stack pointer and data area (in DPRAM)
162  */
163 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_IMMR
164 #define CONFIG_SYS_INIT_RAM_SIZE        0x2F00  /* Size of used area in DPRAM   */
165 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
166 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
167
168 /*-----------------------------------------------------------------------
169  * Start addresses for the final memory configuration
170  * (Set up by the startup code)
171  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
172  */
173 #define CONFIG_SYS_SDRAM_BASE           0x00000000
174 #define CONFIG_SYS_FLASH_BASE           0x40000000
175 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor   */
176 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
177 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()  */
178
179 /*
180  * For booting Linux, the board info and command line data
181  * have to be in the first 8 MB of memory, since this is
182  * the maximum mapped by the Linux kernel during initialization.
183  */
184 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
185
186 /*-----------------------------------------------------------------------
187  * FLASH organization
188  */
189
190 /* use CFI flash driver */
191 #define CONFIG_SYS_FLASH_CFI            1       /* Flash is CFI conformant */
192 #define CONFIG_FLASH_CFI_DRIVER 1       /* Use the common driver */
193 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE, CONFIG_SYS_FLASH_BASE+flash_info[0].size }
194 #define CONFIG_SYS_FLASH_EMPTY_INFO
195 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE       1
196 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks */
197 #define CONFIG_SYS_MAX_FLASH_SECT       71      /* max number of sectors on one chip */
198
199 #define CONFIG_ENV_IS_IN_FLASH  1
200 #define CONFIG_ENV_OFFSET               0x8000  /*   Offset   of Environment Sector     */
201 #define CONFIG_ENV_SIZE         0x4000  /* Total Size of Environment Sector     */
202
203 /* Address and size of Redundant Environment Sector     */
204 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET+CONFIG_ENV_SIZE)
205 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
206
207 #define CONFIG_SYS_USE_PPCENV                   /* Environment embedded in sect .ppcenv */
208
209 #define CONFIG_MISC_INIT_R              /* Make sure to remap flashes correctly */
210
211 /*-----------------------------------------------------------------------
212  * Dynamic MTD partition support
213  */
214 #define CONFIG_CMD_MTDPARTS
215 #define CONFIG_MTD_DEVICE               /* needed for mtdparts commands */
216 #define CONFIG_FLASH_CFI_MTD
217 #define MTDIDS_DEFAULT          "nor0=TQM8xxL-0"
218
219 #define MTDPARTS_DEFAULT        "mtdparts=TQM8xxL-0:256k(u-boot),"      \
220                                                 "128k(dtb),"            \
221                                                 "1664k(kernel),"        \
222                                                 "2m(rootfs),"           \
223                                                 "4m(data)"
224
225 /*-----------------------------------------------------------------------
226  * Hardware Information Block
227  */
228 #define CONFIG_SYS_HWINFO_OFFSET        0x0003FFC0      /* offset of HW Info block */
229 #define CONFIG_SYS_HWINFO_SIZE          0x00000040      /* size   of HW Info block */
230 #define CONFIG_SYS_HWINFO_MAGIC 0x54514D38      /* 'TQM8' */
231
232 /*-----------------------------------------------------------------------
233  * Cache Configuration
234  */
235 #define CONFIG_SYS_CACHELINE_SIZE       16      /* For all MPC8xx CPUs                  */
236 #if defined(CONFIG_CMD_KGDB)
237 #define CONFIG_SYS_CACHELINE_SHIFT      4       /* log base 2 of the above value        */
238 #endif
239
240 /*-----------------------------------------------------------------------
241  * SYPCR - System Protection Control                            11-9
242  * SYPCR can only be written once after reset!
243  *-----------------------------------------------------------------------
244  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
245  */
246 #if defined(CONFIG_WATCHDOG)
247 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
248                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
249 #else
250 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
251 #endif
252
253 /*-----------------------------------------------------------------------
254  * SIUMCR - SIU Module Configuration                            11-6
255  *-----------------------------------------------------------------------
256  * PCMCIA config., multi-function pin tri-state
257  */
258 #ifndef CONFIG_CAN_DRIVER
259 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
260 #else   /* we must activate GPL5 in the SIUMCR for CAN */
261 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC11 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
262 #endif  /* CONFIG_CAN_DRIVER */
263
264 /*-----------------------------------------------------------------------
265  * TBSCR - Time Base Status and Control                         11-26
266  *-----------------------------------------------------------------------
267  * Clear Reference Interrupt Status, Timebase freezing enabled
268  */
269 #define CONFIG_SYS_TBSCR        (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
270
271 /*-----------------------------------------------------------------------
272  * RTCSC - Real-Time Clock Status and Control Register          11-27
273  *-----------------------------------------------------------------------
274  */
275 #define CONFIG_SYS_RTCSC        (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
276
277 /*-----------------------------------------------------------------------
278  * PISCR - Periodic Interrupt Status and Control                11-31
279  *-----------------------------------------------------------------------
280  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
281  */
282 #define CONFIG_SYS_PISCR        (PISCR_PS | PISCR_PITF)
283
284 /*-----------------------------------------------------------------------
285  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
286  *-----------------------------------------------------------------------
287  * Reset PLL lock status sticky bit, timer expired status bit and timer
288  * interrupt status bit
289  */
290 #define CONFIG_SYS_PLPRCR       (PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST)
291
292 /*-----------------------------------------------------------------------
293  * SCCR - System Clock and reset Control Register               15-27
294  *-----------------------------------------------------------------------
295  * Set clock output, timebase and RTC source and divider,
296  * power management and some other internal clocks
297  */
298 #define SCCR_MASK       SCCR_EBDF11
299 #define CONFIG_SYS_SCCR (SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
300                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
301                          SCCR_DFALCD00)
302
303 /*-----------------------------------------------------------------------
304  * PCMCIA stuff
305  *-----------------------------------------------------------------------
306  *
307  */
308 #define CONFIG_SYS_PCMCIA_MEM_ADDR      (0xE0000000)
309 #define CONFIG_SYS_PCMCIA_MEM_SIZE      ( 64 << 20 )
310 #define CONFIG_SYS_PCMCIA_DMA_ADDR      (0xE4000000)
311 #define CONFIG_SYS_PCMCIA_DMA_SIZE      ( 64 << 20 )
312 #define CONFIG_SYS_PCMCIA_ATTRB_ADDR    (0xE8000000)
313 #define CONFIG_SYS_PCMCIA_ATTRB_SIZE    ( 64 << 20 )
314 #define CONFIG_SYS_PCMCIA_IO_ADDR       (0xEC000000)
315 #define CONFIG_SYS_PCMCIA_IO_SIZE       ( 64 << 20 )
316
317 /*-----------------------------------------------------------------------
318  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
319  *-----------------------------------------------------------------------
320  */
321
322 #define CONFIG_IDE_PREINIT      1       /* Use preinit IDE hook */
323 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
324
325 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
326 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
327 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
328
329 #define CONFIG_SYS_IDE_MAXBUS           1       /* max. 1 IDE bus               */
330 #define CONFIG_SYS_IDE_MAXDEVICE        1       /* max. 1 drive per IDE bus     */
331
332 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
333
334 #define CONFIG_SYS_ATA_BASE_ADDR        CONFIG_SYS_PCMCIA_MEM_ADDR
335
336 /* Offset for data I/O                  */
337 #define CONFIG_SYS_ATA_DATA_OFFSET      (CONFIG_SYS_PCMCIA_MEM_SIZE + 0x320)
338
339 /* Offset for normal register accesses  */
340 #define CONFIG_SYS_ATA_REG_OFFSET       (2 * CONFIG_SYS_PCMCIA_MEM_SIZE + 0x320)
341
342 /* Offset for alternate registers       */
343 #define CONFIG_SYS_ATA_ALT_OFFSET       0x0100
344
345 /*-----------------------------------------------------------------------
346  *
347  *-----------------------------------------------------------------------
348  *
349  */
350 #define CONFIG_SYS_DER  0
351
352 /*
353  * Init Memory Controller:
354  *
355  * BR0/1 and OR0/1 (FLASH)
356  */
357
358 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
359 #define FLASH_BASE1_PRELIM      0x60000000      /* FLASH bank #0        */
360
361 /* used to re-map FLASH both when starting from SRAM or FLASH:
362  * restrict access enough to keep SRAM working (if any)
363  * but not too much to meddle with FLASH accesses
364  */
365 #define CONFIG_SYS_REMAP_OR_AM          0x80000000      /* OR addr mask */
366 #define CONFIG_SYS_PRELIM_OR_AM 0xE0000000      /* OR addr mask */
367
368 /*
369  * FLASH timing:
370  */
371 #define CONFIG_SYS_OR_TIMING_FLASH      (OR_ACS_DIV1  | OR_TRLX | OR_CSNT_SAM | \
372                                  OR_SCY_3_CLK | OR_EHTR | OR_BI)
373
374 #define CONFIG_SYS_OR0_REMAP    (CONFIG_SYS_REMAP_OR_AM  | CONFIG_SYS_OR_TIMING_FLASH)
375 #define CONFIG_SYS_OR0_PRELIM   (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_FLASH)
376 #define CONFIG_SYS_BR0_PRELIM   ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_V )
377
378 #define CONFIG_SYS_OR1_REMAP    CONFIG_SYS_OR0_REMAP
379 #define CONFIG_SYS_OR1_PRELIM   CONFIG_SYS_OR0_PRELIM
380 #define CONFIG_SYS_BR1_PRELIM   ((FLASH_BASE1_PRELIM & BR_BA_MSK) | BR_V )
381
382 /*
383  * BR2/3 and OR2/3 (SDRAM)
384  *
385  */
386 #define SDRAM_BASE2_PRELIM      0x00000000      /* SDRAM bank #0        */
387 #define SDRAM_BASE3_PRELIM      0x20000000      /* SDRAM bank #1        */
388 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB per bank   */
389
390 /* SDRAM timing: Multiplexed addresses, GPL5 output to GPL5_A (don't care)      */
391 #define CONFIG_SYS_OR_TIMING_SDRAM      0x00000A00
392
393 #define CONFIG_SYS_OR2_PRELIM   (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_SDRAM )
394 #define CONFIG_SYS_BR2_PRELIM   ((SDRAM_BASE2_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
395
396 #ifndef CONFIG_CAN_DRIVER
397 #define CONFIG_SYS_OR3_PRELIM   CONFIG_SYS_OR2_PRELIM
398 #define CONFIG_SYS_BR3_PRELIM   ((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
399 #else   /* CAN uses CS3#, so we can have only one SDRAM bank anyway */
400 #define CONFIG_SYS_CAN_BASE             0xC0000000      /* CAN mapped at 0xC0000000     */
401 #define CONFIG_SYS_CAN_OR_AM            0xFFFF8000      /* 32 kB address mask           */
402 #define CONFIG_SYS_OR3_CAN              (CONFIG_SYS_CAN_OR_AM | OR_G5LA | OR_BI)
403 #define CONFIG_SYS_BR3_CAN              ((CONFIG_SYS_CAN_BASE & BR_BA_MSK) | \
404                                         BR_PS_8 | BR_MS_UPMB | BR_V )
405 #endif  /* CONFIG_CAN_DRIVER */
406
407 /*
408  * Memory Periodic Timer Prescaler
409  *
410  * The Divider for PTA (refresh timer) configuration is based on an
411  * example SDRAM configuration (64 MBit, one bank). The adjustment to
412  * the number of chip selects (NCS) and the actually needed refresh
413  * rate is done by setting MPTPR.
414  *
415  * PTA is calculated from
416  *      PTA = (gclk * Trefresh) / ((2 ^ (2 * DFBRG)) * PTP * NCS)
417  *
418  *      gclk      CPU clock (not bus clock!)
419  *      Trefresh  Refresh cycle * 4 (four word bursts used)
420  *
421  * 4096  Rows from SDRAM example configuration
422  * 1000  factor s -> ms
423  *   32  PTP (pre-divider from MPTPR) from SDRAM example configuration
424  *    4  Number of refresh cycles per period
425  *   64  Refresh cycle in ms per number of rows
426  * --------------------------------------------
427  * Divider = 4096 * 32 * 1000 / (4 * 64) = 512000
428  *
429  * 50 MHz => 50.000.000 / Divider =  98
430  * 66 Mhz => 66.000.000 / Divider = 129
431  * 80 Mhz => 80.000.000 / Divider = 156
432  */
433
434 #define CONFIG_SYS_PTA_PER_CLK  ((4096 * 32 * 1000) / (4 * 64))
435 #define CONFIG_SYS_MAMR_PTA     98
436
437 /*
438  * For 16 MBit, refresh rates could be 31.3 us
439  * (= 64 ms / 2K = 125 / quad bursts).
440  * For a simpler initialization, 15.6 us is used instead.
441  *
442  * #define CONFIG_SYS_MPTPR_2BK_2K      MPTPR_PTP_DIV32         for 2 banks
443  * #define CONFIG_SYS_MPTPR_1BK_2K      MPTPR_PTP_DIV64         for 1 bank
444  */
445 #define CONFIG_SYS_MPTPR_2BK_4K MPTPR_PTP_DIV16         /* setting for 2 banks  */
446 #define CONFIG_SYS_MPTPR_1BK_4K MPTPR_PTP_DIV32         /* setting for 1 bank   */
447
448 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
449 #define CONFIG_SYS_MPTPR_2BK_8K MPTPR_PTP_DIV8          /* setting for 2 banks  */
450 #define CONFIG_SYS_MPTPR_1BK_8K MPTPR_PTP_DIV16         /* setting for 1 bank   */
451
452 /*
453  * MAMR settings for SDRAM
454  */
455
456 /* 8 column SDRAM */
457 #define CONFIG_SYS_MAMR_8COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
458                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
459                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
460 /* 9 column SDRAM */
461 #define CONFIG_SYS_MAMR_9COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
462                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
463                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
464
465 /* pass open firmware flat tree */
466 #define CONFIG_OF_LIBFDT        1
467 #define CONFIG_OF_BOARD_SETUP   1
468 #define CONFIG_HWCONFIG         1
469
470 #endif  /* __CONFIG_H */