]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/yosemite.h
ppc4xx: Use common NS16550 driver for PPC4xx UART
[karo-tx-uboot.git] / include / configs / yosemite.h
1 /*
2  * (C) Copyright 2005-2007
3  * Stefan Roese, DENX Software Engineering, sr@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /************************************************************************
25  * yosemite.h - configuration for Yosemite & Yellowstone boards
26  ***********************************************************************/
27 #ifndef __CONFIG_H
28 #define __CONFIG_H
29
30 /*-----------------------------------------------------------------------
31  * High Level Configuration Options
32  *----------------------------------------------------------------------*/
33 /* This config file is used for Yosemite (440EP) and Yellowstone (440GR)*/
34 #ifndef CONFIG_YELLOWSTONE
35 #define CONFIG_440EP            1       /* Specific PPC440EP support    */
36 #define CONFIG_HOSTNAME         yosemite
37 #else
38 #define CONFIG_440GR            1       /* Specific PPC440GR support    */
39 #define CONFIG_HOSTNAME         yellowstone
40 #endif
41 #define CONFIG_440              1       /* ... PPC440 family            */
42 #define CONFIG_4xx              1       /* ... PPC4xx family            */
43 #define CONFIG_SYS_CLK_FREQ     66666666    /* external freq to pll     */
44
45 /*
46  * Include common defines/options for all AMCC eval boards
47  */
48 #include "amcc-common.h"
49
50 #define CONFIG_BOARD_EARLY_INIT_F 1     /* Call board_early_init_f      */
51 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
52 #define CONFIG_BOARD_RESET      1       /* call board_reset()           */
53
54 /*-----------------------------------------------------------------------
55  * Base addresses -- Note these are effective addresses where the
56  * actual resources get mapped (not physical addresses)
57  *----------------------------------------------------------------------*/
58 #define CONFIG_SYS_FLASH_BASE           0xfc000000          /* start of FLASH   */
59 #define CONFIG_SYS_PCI_MEMBASE          0xa0000000          /* mapped pci memory*/
60 #define CONFIG_SYS_PCI_MEMBASE1        CONFIG_SYS_PCI_MEMBASE  + 0x10000000
61 #define CONFIG_SYS_PCI_MEMBASE2        CONFIG_SYS_PCI_MEMBASE1 + 0x10000000
62 #define CONFIG_SYS_PCI_MEMBASE3        CONFIG_SYS_PCI_MEMBASE2 + 0x10000000
63
64 /*Don't change either of these*/
65 #define CONFIG_SYS_PCI_BASE             0xe0000000          /* internal PCI regs*/
66 /*Don't change either of these*/
67
68 #define CONFIG_SYS_USB_DEVICE          0x50000000
69 #define CONFIG_SYS_NVRAM_BASE_ADDR     0x80000000
70 #define CONFIG_SYS_BCSR_BASE            (CONFIG_SYS_NVRAM_BASE_ADDR | 0x2000)
71 #define CONFIG_SYS_BOOT_BASE_ADDR      0xf0000000
72
73 /*-----------------------------------------------------------------------
74  * Initial RAM & stack pointer (placed in SDRAM)
75  *----------------------------------------------------------------------*/
76 #define CONFIG_SYS_INIT_RAM_DCACHE      1               /* d-cache as init ram  */
77 #define CONFIG_SYS_INIT_RAM_ADDR        0x70000000              /* DCache       */
78 #define CONFIG_SYS_INIT_RAM_END (4 << 10)
79 #define CONFIG_SYS_GBL_DATA_SIZE        256                     /* num bytes initial data*/
80 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
81 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
82
83 /*-----------------------------------------------------------------------
84  * Serial Port
85  *----------------------------------------------------------------------*/
86 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
87 #define CONFIG_SYS_EXT_SERIAL_CLOCK     11059200 /* use external 11.059MHz clk  */
88
89 /*-----------------------------------------------------------------------
90  * Environment
91  *----------------------------------------------------------------------*/
92 /*
93  * Define here the location of the environment variables (FLASH or EEPROM).
94  * Note: DENX encourages to use redundant environment in FLASH.
95  */
96 #if 1
97 #define CONFIG_ENV_IS_IN_FLASH     1    /* use FLASH for environment vars       */
98 #else
99 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars      */
100 #endif
101
102 /*-----------------------------------------------------------------------
103  * FLASH related
104  *----------------------------------------------------------------------*/
105 #define CONFIG_SYS_FLASH_CFI                            /* The flash is CFI compatible  */
106 #define CONFIG_FLASH_CFI_DRIVER                 /* Use common CFI driver        */
107 #define CONFIG_SYS_FLASH_CFI_AMD_RESET 1                /* AMD RESET for STM 29W320DB!  */
108
109 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
110 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max number of sectors on one chip    */
111
112 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
113 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
114
115 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buffered writes (20x faster)     */
116
117 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
118
119 #ifdef CONFIG_ENV_IS_IN_FLASH
120 #define CONFIG_ENV_SECT_SIZE    0x20000 /* size of one complete sector          */
121 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE-CONFIG_ENV_SECT_SIZE)
122 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector     */
123
124 /* Address and size of Redundant Environment Sector     */
125 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR-CONFIG_ENV_SECT_SIZE)
126 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
127 #endif /* CONFIG_ENV_IS_IN_FLASH */
128
129 /*-----------------------------------------------------------------------
130  * DDR SDRAM
131  *----------------------------------------------------------------------*/
132 #undef CONFIG_SPD_EEPROM               /* Don't use SPD EEPROM for setup    */
133 #define CONFIG_SYS_KBYTES_SDRAM        (128 * 1024)    /* 128MB             */
134 #define CONFIG_SYS_SDRAM_BANKS          (2)
135
136 /*-----------------------------------------------------------------------
137  * I2C
138  *----------------------------------------------------------------------*/
139 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address  */
140
141 #define CONFIG_SYS_I2C_MULTI_EEPROMS
142 #define CONFIG_SYS_I2C_EEPROM_ADDR      (0xa8>>1)
143 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1
144 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 3
145 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS 10
146
147 #ifdef CONFIG_ENV_IS_IN_EEPROM
148 #define CONFIG_ENV_SIZE         0x200       /* Size of Environment vars */
149 #define CONFIG_ENV_OFFSET               0x0
150 #endif /* CONFIG_ENV_IS_IN_EEPROM */
151
152 /* I2C SYSMON (LM75, AD7414 is almost compatible)                       */
153 #define CONFIG_DTT_LM75         1               /* ON Semi's LM75       */
154 #define CONFIG_DTT_AD7414       1               /* use AD7414           */
155 #define CONFIG_DTT_SENSORS      {0}             /* Sensor addresses     */
156 #define CONFIG_SYS_DTT_MAX_TEMP 70
157 #define CONFIG_SYS_DTT_LOW_TEMP -30
158 #define CONFIG_SYS_DTT_HYSTERESIS       3
159
160 /*
161  * Default environment variables
162  */
163 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
164         CONFIG_AMCC_DEF_ENV                                             \
165         CONFIG_AMCC_DEF_ENV_POWERPC                                     \
166         CONFIG_AMCC_DEF_ENV_PPC_OLD                                     \
167         CONFIG_AMCC_DEF_ENV_NOR_UPD                                     \
168         "kernel_addr=fc000000\0"                                        \
169         "ramdisk_addr=fc180000\0"                                       \
170         ""
171
172 #define CONFIG_HAS_ETH0         1       /* add support for "ethaddr"    */
173 #define CONFIG_HAS_ETH1         1       /* add support for "eth1addr"   */
174 #define CONFIG_PHY_ADDR         1       /* PHY address, See schematics  */
175 #define CONFIG_PHY1_ADDR        3
176
177 /* Partitions */
178 #define CONFIG_MAC_PARTITION
179 #define CONFIG_DOS_PARTITION
180 #define CONFIG_ISO_PARTITION
181
182 #ifdef CONFIG_440EP
183 /* USB */
184 #define CONFIG_USB_OHCI_NEW
185 #define CONFIG_USB_STORAGE
186 #define CONFIG_SYS_OHCI_BE_CONTROLLER
187
188 #undef CONFIG_SYS_USB_OHCI_BOARD_INIT
189 #define CONFIG_SYS_USB_OHCI_CPU_INIT    1
190 #define CONFIG_SYS_USB_OHCI_REGS_BASE   (CONFIG_SYS_PERIPHERAL_BASE | 0x1000)
191 #define CONFIG_SYS_USB_OHCI_SLOT_NAME   "ppc440"
192 #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS      15
193
194 /* Comment this out to enable USB 1.1 device */
195 #define USB_2_0_DEVICE
196
197 #define CONFIG_SUPPORT_VFAT
198 #endif /* CONFIG_440EP */
199
200 #ifdef DEBUG
201 #define CONFIG_PANIC_HANG
202 #else
203 #define CONFIG_HW_WATCHDOG                      /* watchdog */
204 #endif
205
206 /*
207  * Commands additional to the ones defined in amcc-common.h
208  */
209 #define CONFIG_CMD_DTT
210 #define CONFIG_CMD_PCI
211
212 #ifdef CONFIG_440EP
213     #define CONFIG_CMD_USB
214     #define CONFIG_CMD_FAT
215     #define CONFIG_CMD_EXT2
216 #endif
217
218 /*-----------------------------------------------------------------------
219  * PCI stuff
220  *-----------------------------------------------------------------------
221  */
222 /* General PCI */
223 #define CONFIG_PCI                      /* include pci support          */
224 #undef  CONFIG_PCI_PNP                  /* do (not) pci plug-and-play   */
225 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup  */
226 #define CONFIG_SYS_PCI_TARGBASE        0x80000000 /* PCIaddr mapped to CONFIG_SYS_PCI_MEMBASE*/
227
228 /* Board-specific PCI */
229 #define CONFIG_SYS_PCI_TARGET_INIT
230 #define CONFIG_SYS_PCI_MASTER_INIT
231
232 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x10e8   /* AMCC */
233 #define CONFIG_SYS_PCI_SUBSYS_ID       0xcafe   /* Whatever */
234
235 /*-----------------------------------------------------------------------
236  * External Bus Controller (EBC) Setup
237  *----------------------------------------------------------------------*/
238 #define CONFIG_SYS_FLASH                CONFIG_SYS_FLASH_BASE
239 #define CONFIG_SYS_CPLD         0x80000000
240
241 /* Memory Bank 0 (NOR-FLASH) initialization                                     */
242 #define CONFIG_SYS_EBC_PB0AP            0x03017300
243 #define CONFIG_SYS_EBC_PB0CR            (CONFIG_SYS_FLASH | 0xda000)
244
245 /* Memory Bank 2 (CPLD) initialization                                          */
246 #define CONFIG_SYS_EBC_PB2AP            0x04814500
247 #define CONFIG_SYS_EBC_PB2CR            (CONFIG_SYS_CPLD | 0x18000)
248
249 #define CONFIG_SYS_BCSR5_PCI66EN        0x80
250
251 #endif  /* __CONFIG_H */