]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/cpu/armv7/sunxi/board.c
260b42d2cf5f51c1a6e1be35a6d0fb25af67bc73
[karo-tx-uboot.git] / arch / arm / cpu / armv7 / sunxi / board.c
1 /*
2  * (C) Copyright 2012 Henrik Nordstrom <henrik@henriknordstrom.net>
3  *
4  * (C) Copyright 2007-2011
5  * Allwinner Technology Co., Ltd. <www.allwinnertech.com>
6  * Tom Cubie <tangliang@allwinnertech.com>
7  *
8  * Some init for sunxi platform.
9  *
10  * SPDX-License-Identifier:     GPL-2.0+
11  */
12
13 #include <common.h>
14 #include <i2c.h>
15 #include <netdev.h>
16 #include <miiphy.h>
17 #include <serial.h>
18 #ifdef CONFIG_SPL_BUILD
19 #include <spl.h>
20 #endif
21 #include <asm/gpio.h>
22 #include <asm/io.h>
23 #include <asm/arch/clock.h>
24 #include <asm/arch/gpio.h>
25 #include <asm/arch/sys_proto.h>
26 #include <asm/arch/timer.h>
27
28 #include <linux/compiler.h>
29
30 struct fel_stash {
31         uint32_t sp;
32         uint32_t lr;
33         uint32_t cpsr;
34         uint32_t sctlr;
35         uint32_t vbar;
36         uint32_t cr;
37 };
38
39 struct fel_stash fel_stash __attribute__((section(".data")));
40
41 static int gpio_init(void)
42 {
43 #if CONFIG_CONS_INDEX == 1 && defined(CONFIG_UART0_PORT_F)
44 #if defined(CONFIG_MACH_SUN4I) || defined(CONFIG_MACH_SUN7I)
45         /* disable GPB22,23 as uart0 tx,rx to avoid conflict */
46         sunxi_gpio_set_cfgpin(SUNXI_GPB(22), SUNXI_GPIO_INPUT);
47         sunxi_gpio_set_cfgpin(SUNXI_GPB(23), SUNXI_GPIO_INPUT);
48 #endif
49 #if defined(CONFIG_MACH_SUN8I)
50         sunxi_gpio_set_cfgpin(SUNXI_GPF(2), SUN8I_GPF_UART0_TX);
51         sunxi_gpio_set_cfgpin(SUNXI_GPF(4), SUN8I_GPF_UART0_RX);
52 #else
53         sunxi_gpio_set_cfgpin(SUNXI_GPF(2), SUNXI_GPF_UART0_TX);
54         sunxi_gpio_set_cfgpin(SUNXI_GPF(4), SUNXI_GPF_UART0_RX);
55 #endif
56         sunxi_gpio_set_pull(SUNXI_GPF(4), 1);
57 #elif CONFIG_CONS_INDEX == 1 && (defined(CONFIG_MACH_SUN4I) || defined(CONFIG_MACH_SUN7I))
58         sunxi_gpio_set_cfgpin(SUNXI_GPB(22), SUN4I_GPB_UART0);
59         sunxi_gpio_set_cfgpin(SUNXI_GPB(23), SUN4I_GPB_UART0);
60         sunxi_gpio_set_pull(SUNXI_GPB(23), SUNXI_GPIO_PULL_UP);
61 #elif CONFIG_CONS_INDEX == 1 && defined(CONFIG_MACH_SUN5I)
62         sunxi_gpio_set_cfgpin(SUNXI_GPB(19), SUN5I_GPB_UART0);
63         sunxi_gpio_set_cfgpin(SUNXI_GPB(20), SUN5I_GPB_UART0);
64         sunxi_gpio_set_pull(SUNXI_GPB(20), SUNXI_GPIO_PULL_UP);
65 #elif CONFIG_CONS_INDEX == 1 && defined(CONFIG_MACH_SUN6I)
66         sunxi_gpio_set_cfgpin(SUNXI_GPH(20), SUN6I_GPH_UART0);
67         sunxi_gpio_set_cfgpin(SUNXI_GPH(21), SUN6I_GPH_UART0);
68         sunxi_gpio_set_pull(SUNXI_GPH(21), SUNXI_GPIO_PULL_UP);
69 #elif CONFIG_CONS_INDEX == 2 && defined(CONFIG_MACH_SUN5I)
70         sunxi_gpio_set_cfgpin(SUNXI_GPG(3), SUN5I_GPG_UART1);
71         sunxi_gpio_set_cfgpin(SUNXI_GPG(4), SUN5I_GPG_UART1);
72         sunxi_gpio_set_pull(SUNXI_GPG(4), SUNXI_GPIO_PULL_UP);
73 #elif CONFIG_CONS_INDEX == 5 && defined(CONFIG_MACH_SUN8I)
74         sunxi_gpio_set_cfgpin(SUNXI_GPL(2), SUN8I_GPL_R_UART);
75         sunxi_gpio_set_cfgpin(SUNXI_GPL(3), SUN8I_GPL_R_UART);
76         sunxi_gpio_set_pull(SUNXI_GPL(3), SUNXI_GPIO_PULL_UP);
77 #else
78 #error Unsupported console port number. Please fix pin mux settings in board.c
79 #endif
80
81         return 0;
82 }
83
84 void spl_board_load_image(void)
85 {
86         debug("Returning to FEL sp=%x, lr=%x\n", fel_stash.sp, fel_stash.lr);
87         return_to_fel(fel_stash.sp, fel_stash.lr);
88 }
89
90 void s_init(void)
91 {
92 #if defined CONFIG_MACH_SUN6I || defined CONFIG_MACH_SUN8I
93         /* Magic (undocmented) value taken from boot0, without this DRAM
94          * access gets messed up (seems cache related) */
95         setbits_le32(SUNXI_SRAMC_BASE + 0x44, 0x1800);
96 #endif
97 #if defined CONFIG_MACH_SUN6I || \
98     defined CONFIG_MACH_SUN7I || \
99     defined CONFIG_MACH_SUN8I
100         /* Enable SMP mode for CPU0, by setting bit 6 of Auxiliary Ctl reg */
101         asm volatile(
102                 "mrc p15, 0, r0, c1, c0, 1\n"
103                 "orr r0, r0, #1 << 6\n"
104                 "mcr p15, 0, r0, c1, c0, 1\n");
105 #endif
106
107         clock_init();
108         timer_init();
109         gpio_init();
110         i2c_init_board();
111 }
112
113 #ifdef CONFIG_SPL_BUILD
114 /* The sunxi internal brom will try to loader external bootloader
115  * from mmc0, nand flash, mmc2.
116  * Unfortunately we can't check how SPL was loaded so assume
117  * it's always the first SD/MMC controller
118  */
119 u32 spl_boot_device(void)
120 {
121 #ifdef CONFIG_SPL_FEL
122         /*
123          * This is the legacy compile time configuration for a special FEL
124          * enabled build. It has many restrictions and can only boot over USB.
125          */
126         return BOOT_DEVICE_BOARD;
127 #else
128         /*
129          * When booting from the SD card, the "eGON.BT0" signature is expected
130          * to be found in memory at the address 0x0004 (see the "mksunxiboot"
131          * tool, which generates this header).
132          *
133          * When booting in the FEL mode over USB, this signature is patched in
134          * memory and replaced with something else by the 'fel' tool. This other
135          * signature is selected in such a way, that it can't be present in a
136          * valid bootable SD card image (because the BROM would refuse to
137          * execute the SPL in this case).
138          *
139          * This branch is just making a decision at runtime whether to load
140          * the main u-boot binary from the SD card (if the "eGON.BT0" signature
141          * is found) or return to the FEL code in the BROM to wait and receive
142          * the main u-boot binary over USB.
143          */
144         if (readl(4) == 0x4E4F4765 && readl(8) == 0x3054422E) /* eGON.BT0 */
145                 return BOOT_DEVICE_MMC1;
146         else
147                 return BOOT_DEVICE_BOARD;
148 #endif
149 }
150
151 /* No confirmation data available in SPL yet. Hardcode bootmode */
152 u32 spl_boot_mode(void)
153 {
154         return MMCSD_MODE_RAW;
155 }
156
157 void board_init_f(ulong dummy)
158 {
159         preloader_console_init();
160
161 #ifdef CONFIG_SPL_I2C_SUPPORT
162         /* Needed early by sunxi_board_init if PMU is enabled */
163         i2c_init(CONFIG_SYS_I2C_SPEED, CONFIG_SYS_I2C_SLAVE);
164 #endif
165         sunxi_board_init();
166
167         /* Clear the BSS. */
168         memset(__bss_start, 0, __bss_end - __bss_start);
169
170         board_init_r(NULL, 0);
171 }
172 #endif
173
174 void reset_cpu(ulong addr)
175 {
176 #ifdef CONFIG_SUNXI_GEN_SUN4I
177         static const struct sunxi_wdog *wdog =
178                  &((struct sunxi_timer_reg *)SUNXI_TIMER_BASE)->wdog;
179
180         /* Set the watchdog for its shortest interval (.5s) and wait */
181         writel(WDT_MODE_RESET_EN | WDT_MODE_EN, &wdog->mode);
182         writel(WDT_CTRL_KEY | WDT_CTRL_RESTART, &wdog->ctl);
183
184         while (1) {
185                 /* sun5i sometimes gets stuck without this */
186                 writel(WDT_MODE_RESET_EN | WDT_MODE_EN, &wdog->mode);
187         }
188 #endif
189 #ifdef CONFIG_SUNXI_GEN_SUN6I
190         static const struct sunxi_wdog *wdog =
191                  ((struct sunxi_timer_reg *)SUNXI_TIMER_BASE)->wdog;
192
193         /* Set the watchdog for its shortest interval (.5s) and wait */
194         writel(WDT_CFG_RESET, &wdog->cfg);
195         writel(WDT_MODE_EN, &wdog->mode);
196         writel(WDT_CTRL_KEY | WDT_CTRL_RESTART, &wdog->ctl);
197 #endif
198 }
199
200 #ifndef CONFIG_SYS_DCACHE_OFF
201 void enable_caches(void)
202 {
203         /* Enable D-cache. I-cache is already enabled in start.S */
204         dcache_enable();
205 }
206 #endif
207
208 #ifdef CONFIG_CMD_NET
209 /*
210  * Initializes on-chip ethernet controllers.
211  * to override, implement board_eth_init()
212  */
213 int cpu_eth_init(bd_t *bis)
214 {
215         __maybe_unused int rc;
216
217 #ifdef CONFIG_MACPWR
218         gpio_direction_output(CONFIG_MACPWR, 1);
219         mdelay(200);
220 #endif
221
222 #ifdef CONFIG_SUNXI_EMAC
223         rc = sunxi_emac_initialize(bis);
224         if (rc < 0) {
225                 printf("sunxi: failed to initialize emac\n");
226                 return rc;
227         }
228 #endif
229
230 #ifdef CONFIG_SUNXI_GMAC
231         rc = sunxi_gmac_initialize(bis);
232         if (rc < 0) {
233                 printf("sunxi: failed to initialize gmac\n");
234                 return rc;
235         }
236 #endif
237
238         return 0;
239 }
240 #endif