]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/PM520.h
f039e5a9a22a39f1b7444d19b32d6303926de7b3
[karo-tx-uboot.git] / include / configs / PM520.h
1 /*
2  * (C) Copyright 2003-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*
28  * High Level Configuration Options
29  * (easy to change)
30  */
31
32 #define CONFIG_MPC5200
33 #define CONFIG_MPC5xxx          1       /* This is an MPC5xxx CPU */
34 #define CONFIG_PM520            1       /* ... on PM520 board */
35
36 #define CONFIG_SYS_TEXT_BASE    0xfff00000
37
38 #define CONFIG_SYS_MPC5XXX_CLKIN        33000000 /* ... running at 33MHz */
39
40 #define CONFIG_MISC_INIT_R
41
42 #define CONFIG_HIGH_BATS        1       /* High BATs supported */
43
44 /*
45  * Serial console configuration
46  */
47 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1 */
48 #define CONFIG_BAUDRATE         9600    /* ... at 9600 bps */
49 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200, 230400 }
50
51
52 /*
53  * PCI Mapping:
54  * 0x40000000 - 0x4fffffff - PCI Memory
55  * 0x50000000 - 0x50ffffff - PCI IO Space
56  */
57 #define CONFIG_PCI              1
58 #define CONFIG_PCI_PNP          1
59 #define CONFIG_PCI_SCAN_SHOW    1
60 #define CONFIG_PCIAUTO_SKIP_HOST_BRIDGE 1
61
62 #define CONFIG_PCI_MEM_BUS      0x40000000
63 #define CONFIG_PCI_MEM_PHYS     CONFIG_PCI_MEM_BUS
64 #define CONFIG_PCI_MEM_SIZE     0x10000000
65
66 #define CONFIG_PCI_IO_BUS       0x50000000
67 #define CONFIG_PCI_IO_PHYS      CONFIG_PCI_IO_BUS
68 #define CONFIG_PCI_IO_SIZE      0x01000000
69
70 #define CONFIG_NET_MULTI        1
71 #define CONFIG_MII              1
72 #define CONFIG_EEPRO100         1
73 #define CONFIG_SYS_RX_ETH_BUFFER        8  /* use 8 rx buffer on eepro100  */
74 #undef  CONFIG_NS8382X
75
76
77 /* Partitions */
78 #define CONFIG_DOS_PARTITION
79
80 /* USB */
81 #if 1
82 #define CONFIG_USB_OHCI
83 #define CONFIG_USB_STORAGE
84 #endif
85
86 /*
87  * BOOTP options
88  */
89 #define CONFIG_BOOTP_BOOTFILESIZE
90 #define CONFIG_BOOTP_BOOTPATH
91 #define CONFIG_BOOTP_GATEWAY
92 #define CONFIG_BOOTP_HOSTNAME
93
94
95 /*
96  * Command line configuration.
97  */
98 #include <config_cmd_default.h>
99
100 #define CONFIG_CMD_BEDBUG
101 #define CONFIG_CMD_DATE
102 #define CONFIG_CMD_DHCP
103 #define CONFIG_CMD_EEPROM
104 #define CONFIG_CMD_FAT
105 #define CONFIG_CMD_I2C
106 #define CONFIG_CMD_IDE
107 #define CONFIG_CMD_NFS
108 #define CONFIG_CMD_SNTP
109 #define CONFIG_CMD_USB
110
111 #define CONFIG_CMD_PCI
112
113
114 /*
115  * Autobooting
116  */
117 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
118
119 #define CONFIG_PREBOOT  "echo;" \
120         "echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;" \
121         "echo"
122
123 #undef  CONFIG_BOOTARGS
124
125 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
126         "netdev=eth0\0"                                                 \
127         "hostname=pm520\0"                                                      \
128         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
129                 "nfsroot=${serverip}:${rootpath}\0"                     \
130         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
131         "addip=setenv bootargs ${bootargs} "                            \
132                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
133                 ":${hostname}:${netdev}:off panic=1\0"                  \
134         "flash_nfs=run nfsargs addip;"                                  \
135                 "bootm ${kernel_addr}\0"                                \
136         "flash_self=run ramargs addip;"                                 \
137                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
138         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip;bootm\0"     \
139         "rootpath=/opt/eldk30/ppc_82xx\0"                                       \
140         "bootfile=/tftpboot/PM520/uImage\0"                             \
141         ""
142
143 #define CONFIG_BOOTCOMMAND      "run flash_self"
144
145 /*
146  * IPB Bus clocking configuration.
147  */
148 #undef CONFIG_SYS_IPBCLK_EQUALS_XLBCLK          /* define for 133MHz speed */
149 /*
150  * I2C configuration
151  */
152 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
153 #define CONFIG_SYS_I2C_MODULE           2       /* Select I2C module #1 or #2 */
154
155 #define CONFIG_SYS_I2C_SPEED            100000 /* 100 kHz */
156 #define CONFIG_SYS_I2C_SLAVE            0x7F
157
158 /*
159  * EEPROM configuration
160  */
161 #define CONFIG_SYS_I2C_EEPROM_ADDR              0x58
162 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          1
163 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       4
164 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10
165
166 /*
167  * RTC configuration
168  */
169 #define CONFIG_RTC_PCF8563
170 #define CONFIG_SYS_I2C_RTC_ADDR         0x51
171
172 #define CONFIG_SYS_DOC_BASE             0xE0000000
173 #define CONFIG_SYS_DOC_SIZE             0x00100000
174
175 #if defined(CONFIG_BOOT_ROM)
176 /*
177  * Flash configuration (8,16 or 32 MB)
178  * TEXT base always at 0xFFF00000
179  * ENV_ADDR always at  0xFFF40000
180  * FLASH_BASE at 0xFA000000 for 64 MB
181  *               0xFC000000 for 32 MB
182  *               0xFD000000 for 16 MB
183  *               0xFD800000 for  8 MB
184  */
185 #define CONFIG_SYS_FLASH_BASE           0xFA000000
186 #define CONFIG_SYS_FLASH_SIZE           0x04000000
187 #define CONFIG_SYS_BOOTROM_BASE 0xFFF00000
188 #define CONFIG_SYS_BOOTROM_SIZE 0x00080000
189 #define CONFIG_ENV_ADDR         (0xFDF00000 + 0x40000)
190 #else
191 /*
192  * Flash configuration (8,16 or 32 MB)
193  * TEXT base always at 0xFFF00000
194  * ENV_ADDR always at  0xFFF40000
195  * FLASH_BASE at 0xFC000000 for 64 MB
196  *               0xFE000000 for 32 MB
197  *               0xFF000000 for 16 MB
198  *               0xFF800000 for  8 MB
199  */
200 #define CONFIG_SYS_FLASH_BASE           0xFC000000
201 #define CONFIG_SYS_FLASH_SIZE           0x04000000
202 #define CONFIG_ENV_ADDR         (0xFFF00000 + 0x40000)
203 #endif
204 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max num of memory banks      */
205
206 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max num of sects on one chip */
207
208 #define CONFIG_SYS_FLASH_ERASE_TOUT     240000  /* Flash Erase Timeout (in ms)  */
209 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (in ms)  */
210 #define CONFIG_SYS_FLASH_LOCK_TOUT      5       /* Timeout for Flash Set Lock Bit (in ms) */
211 #define CONFIG_SYS_FLASH_UNLOCK_TOUT    10000   /* Timeout for Flash Clear Lock Bits (in ms) */
212 #define CONFIG_SYS_FLASH_PROTECTION             /* "Real" (hardware) sectors protection */
213
214 #define PHYS_FLASH_SECT_SIZE    0x00040000 /* 256 KB sectors (x2) */
215
216 #undef CONFIG_FLASH_16BIT       /* Flash is 32-bit */
217
218
219 /*
220  * Environment settings
221  */
222 #define CONFIG_ENV_IS_IN_FLASH  1
223 #define CONFIG_ENV_SIZE         0x10000
224 #define CONFIG_ENV_SECT_SIZE    0x40000
225 #define CONFIG_ENV_OVERWRITE    1
226
227 /*
228  * Memory map
229  */
230 #define CONFIG_SYS_MBAR         0xf0000000
231 #define CONFIG_SYS_SDRAM_BASE           0x00000000
232 #define CONFIG_SYS_DEFAULT_MBAR 0x80000000
233
234 /* Use SRAM until RAM will be available */
235 #define CONFIG_SYS_INIT_RAM_ADDR        MPC5XXX_SRAM
236 #define CONFIG_SYS_INIT_RAM_SIZE        MPC5XXX_SRAM_SIZE       /* Size of used area in DPRAM */
237
238
239 #define CONFIG_SYS_GBL_DATA_SIZE        128     /* size in bytes reserved for initial data */
240 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - CONFIG_SYS_GBL_DATA_SIZE)
241 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
242
243 #define CONFIG_SYS_MONITOR_BASE    CONFIG_SYS_TEXT_BASE
244 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
245 #   define CONFIG_SYS_RAMBOOT           1
246 #endif
247
248 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor   */
249 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()  */
250 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
251
252 /*
253  * Ethernet configuration
254  */
255 #define CONFIG_MPC5xxx_FEC      1
256 #define CONFIG_MPC5xxx_FEC_MII100
257 /*
258  * Define CONFIG_MPC5xxx_FEC_MII10 to force FEC at 10Mb
259  */
260 /* #define CONFIG_MPC5xxx_FEC_MII10 */
261 #define CONFIG_PHY_ADDR         0x00
262
263 /*
264  * GPIO configuration
265  */
266 #define CONFIG_SYS_GPS_PORT_CONFIG      0x10000004
267
268 /*
269  * Miscellaneous configurable options
270  */
271 #define CONFIG_SYS_LONGHELP                     /* undef to save memory     */
272 #define CONFIG_SYS_PROMPT               "=> "   /* Monitor Command Prompt   */
273 #if defined(CONFIG_CMD_KGDB)
274 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size  */
275 #else
276 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size  */
277 #endif
278 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)      /* Print Buffer Size */
279 #define CONFIG_SYS_MAXARGS              16              /* max number of command args   */
280 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
281
282 #define CONFIG_SYS_MEMTEST_START        0x00100000      /* memtest works on */
283 #define CONFIG_SYS_MEMTEST_END          0x00f00000      /* 1 ... 15 MB in DRAM  */
284
285 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
286
287 #define CONFIG_SYS_HZ                   1000    /* decrementer freq: 1 ms ticks */
288
289 #define CONFIG_SYS_CACHELINE_SIZE       32      /* For MPC5xxx CPUs */
290 #if defined(CONFIG_CMD_KGDB)
291 #  define CONFIG_SYS_CACHELINE_SHIFT    5       /* log base 2 of the above value */
292 #endif
293
294 /*
295  * Various low-level settings
296  */
297 #define CONFIG_SYS_HID0_INIT            HID0_ICE | HID0_ICFI
298 #define CONFIG_SYS_HID0_FINAL           HID0_ICE
299
300 #if defined(CONFIG_BOOT_ROM)
301 #define CONFIG_SYS_BOOTCS_START CONFIG_SYS_BOOTROM_BASE
302 #define CONFIG_SYS_BOOTCS_SIZE          CONFIG_SYS_BOOTROM_SIZE
303 #define CONFIG_SYS_BOOTCS_CFG           0x00047800
304 #define CONFIG_SYS_CS0_START            CONFIG_SYS_BOOTROM_BASE
305 #define CONFIG_SYS_CS0_SIZE             CONFIG_SYS_BOOTROM_SIZE
306 #define CONFIG_SYS_CS1_START            CONFIG_SYS_FLASH_BASE
307 #define CONFIG_SYS_CS1_SIZE             CONFIG_SYS_FLASH_SIZE
308 #define CONFIG_SYS_CS1_CFG              0x0004FF00
309 #else
310 #define CONFIG_SYS_BOOTCS_START CONFIG_SYS_FLASH_BASE
311 #define CONFIG_SYS_BOOTCS_SIZE          CONFIG_SYS_FLASH_SIZE
312 #define CONFIG_SYS_BOOTCS_CFG           0x0004FF00
313 #define CONFIG_SYS_CS0_START            CONFIG_SYS_FLASH_BASE
314 #define CONFIG_SYS_CS0_SIZE             CONFIG_SYS_FLASH_SIZE
315 #define CONFIG_SYS_CS1_START            CONFIG_SYS_DOC_BASE
316 #define CONFIG_SYS_CS1_SIZE             CONFIG_SYS_DOC_SIZE
317 #define CONFIG_SYS_CS1_CFG              0x00047800
318 #endif
319
320 #define CONFIG_SYS_CS_BURST             0x00000000
321 #define CONFIG_SYS_CS_DEADCYCLE 0x33333333
322
323 #define CONFIG_SYS_RESET_ADDRESS        0xff000000
324
325 /*-----------------------------------------------------------------------
326  * USB stuff
327  *-----------------------------------------------------------------------
328  */
329 #define CONFIG_USB_CLOCK        0x0001BBBB
330 #define CONFIG_USB_CONFIG       0x00005000
331
332 /*-----------------------------------------------------------------------
333  * IDE/ATA stuff Supports IDE harddisk
334  *-----------------------------------------------------------------------
335  */
336
337 #undef  CONFIG_IDE_8xx_PCCARD           /* Use IDE with PC Card Adapter */
338
339 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
340 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
341
342 #undef  CONFIG_IDE_RESET                /* reset for ide supported      */
343 #define CONFIG_IDE_PREINIT
344
345 #define CONFIG_SYS_IDE_MAXBUS           1       /* max. 1 IDE bus               */
346 #define CONFIG_SYS_IDE_MAXDEVICE        2       /* max. 2 drive per IDE bus     */
347
348 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
349
350 #define CONFIG_SYS_ATA_BASE_ADDR        MPC5XXX_ATA
351
352 /* Offset for data I/O                  */
353 #define CONFIG_SYS_ATA_DATA_OFFSET      (0x0060)
354
355 /* Offset for normal register accesses  */
356 #define CONFIG_SYS_ATA_REG_OFFSET       (CONFIG_SYS_ATA_DATA_OFFSET)
357
358 /* Offset for alternate registers       */
359 #define CONFIG_SYS_ATA_ALT_OFFSET       (0x005C)
360
361 /* Interval between registers                                                */
362 #define CONFIG_SYS_ATA_STRIDE          4
363
364 #endif /* __CONFIG_H */