]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/Sandpoint8240.h
e2d45b1c8266ca57b33097ceab15d532bbc04c79
[karo-tx-uboot.git] / include / configs / Sandpoint8240.h
1 /*
2  * (C) Copyright 2001-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /* ------------------------------------------------------------------------- */
25
26 /*
27  * board/config.h - configuration options, board specific
28  */
29
30 #ifndef __CONFIG_H
31 #define __CONFIG_H
32
33 /*
34  * High Level Configuration Options
35  * (easy to change)
36  */
37
38 #define CONFIG_MPC824X          1
39 #define CONFIG_MPC8240          1
40 #define CONFIG_SANDPOINT        1
41
42 #define CONFIG_SYS_TEXT_BASE    0xFFF00000
43
44 #if 0
45 #define USE_DINK32              1
46 #else
47 #undef USE_DINK32
48 #endif
49
50 #define CONFIG_CONS_INDEX       1
51 #define CONFIG_BAUDRATE         9600
52
53 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
54
55 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
56
57 #define CONFIG_PREBOOT  "echo;" \
58         "echo Type \"run net_nfs\" to mount root filesystem over NFS;" \
59         "echo"
60
61 #undef  CONFIG_BOOTARGS
62
63 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
64         "netdev=eth0\0"                                                 \
65         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
66                 "nfsroot=${serverip}:${rootpath}\0"                     \
67         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
68         "addip=setenv bootargs ${bootargs} "                            \
69                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
70                 ":${hostname}:${netdev}:off panic=1\0"                  \
71         "net_self=tftp ${kernel_addr} ${bootfile};"                     \
72                 "tftp ${ramdisk_addr} ${ramdisk};"                      \
73                 "run ramargs addip;"                                    \
74                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
75         "net_nfs=tftp ${kernel_addr} ${bootfile};"                      \
76                 "run nfsargs addip;bootm\0"                             \
77         "rootpath=/opt/eldk/ppc_82xx\0"                                 \
78         "bootfile=/tftpboot/SP8240/uImage\0"                            \
79         "ramdisk=/tftpboot/SP8240/uRamdisk\0"                           \
80         "kernel_addr=200000\0"                                          \
81         "ramdisk_addr=400000\0"                                         \
82         ""
83 #define CONFIG_BOOTCOMMAND      "run flash_self"
84
85
86 /*
87  * BOOTP options
88  */
89 #define CONFIG_BOOTP_BOOTFILESIZE
90 #define CONFIG_BOOTP_BOOTPATH
91 #define CONFIG_BOOTP_GATEWAY
92 #define CONFIG_BOOTP_HOSTNAME
93
94
95 /*
96  * Command line configuration.
97  */
98 #include <config_cmd_default.h>
99
100 #define CONFIG_CMD_DHCP
101 #define CONFIG_CMD_ELF
102 #define CONFIG_CMD_I2C
103 #define CONFIG_CMD_SDRAM
104 #define CONFIG_CMD_EEPROM
105 #define CONFIG_CMD_NFS
106 #define CONFIG_CMD_PCI
107 #define CONFIG_CMD_SNTP
108
109
110 #define CONFIG_DRAM_SPEED       100             /* MHz                          */
111
112 /*
113  * Miscellaneous configurable options
114  */
115 #define CONFIG_SYS_LONGHELP             1               /* undef to save memory         */
116 #define CONFIG_SYS_PROMPT               "=> "           /* Monitor Command Prompt       */
117 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size      */
118 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)      /* Print Buffer Size    */
119 #define CONFIG_SYS_MAXARGS              16              /* max number of command args   */
120 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
121 #define CONFIG_SYS_LOAD_ADDR            0x00100000      /* default load address         */
122 #define CONFIG_SYS_HZ                   1000            /* decrementer freq: 1 ms ticks */
123
124 /*-----------------------------------------------------------------------
125  * PCI stuff
126  *-----------------------------------------------------------------------
127  */
128 #define CONFIG_PCI                              /* include pci support          */
129 #undef CONFIG_PCI_PNP
130
131 #define CONFIG_NET_MULTI                        /* Multi ethernet cards support */
132
133 #define CONFIG_EEPRO100
134 #define CONFIG_SYS_RX_ETH_BUFFER        8               /* use 8 rx buffer on eepro100  */
135
136 #define PCI_ENET0_IOADDR        0x80000000
137 #define PCI_ENET0_MEMADDR       0x80000000
138 #define PCI_ENET1_IOADDR        0x81000000
139 #define PCI_ENET1_MEMADDR       0x81000000
140
141
142 /*-----------------------------------------------------------------------
143  * Start addresses for the final memory configuration
144  * (Set up by the startup code)
145  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
146  */
147 #define CONFIG_SYS_SDRAM_BASE           0x00000000
148 #define CONFIG_SYS_MAX_RAM_SIZE 0x10000000
149
150 #define CONFIG_SYS_RESET_ADDRESS        0xFFF00100
151
152 #if defined (USE_DINK32)
153 #define CONFIG_SYS_MONITOR_LEN          0x00030000
154 #define CONFIG_SYS_MONITOR_BASE 0x00090000
155 #define CONFIG_SYS_RAMBOOT              1
156 #define CONFIG_SYS_INIT_RAM_ADDR        (CONFIG_SYS_MONITOR_BASE + CONFIG_SYS_MONITOR_LEN)
157 #define CONFIG_SYS_INIT_RAM_SIZE        0x10000
158 #define CONFIG_SYS_GBL_DATA_SIZE        256  /* size in bytes reserved for initial data */
159 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - CONFIG_SYS_GBL_DATA_SIZE)
160 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
161 #else
162 #undef  CONFIG_SYS_RAMBOOT
163 #define CONFIG_SYS_MONITOR_LEN          0x00030000
164 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE
165
166 /*#define CONFIG_SYS_GBL_DATA_SIZE    256*/
167 #define CONFIG_SYS_GBL_DATA_SIZE        128
168
169 #define CONFIG_SYS_INIT_RAM_ADDR     0x40000000
170 #define CONFIG_SYS_INIT_RAM_SIZE      0x1000
171 #define CONFIG_SYS_GBL_DATA_OFFSET  (CONFIG_SYS_INIT_RAM_SIZE - CONFIG_SYS_GBL_DATA_SIZE)
172
173 #endif
174
175 #define CONFIG_SYS_FLASH_BASE           0xFFF00000
176 #if 0
177 #define CONFIG_SYS_FLASH_SIZE           (512 * 1024)    /* sandpoint has tiny eeprom    */
178 #else
179 #define CONFIG_SYS_FLASH_SIZE           (1024 * 1024)   /* Unity has onboard 1MByte flash */
180 #endif
181 #define CONFIG_ENV_IS_IN_FLASH  1
182 #define CONFIG_ENV_OFFSET               0x00004000      /* Offset of Environment Sector */
183 #define CONFIG_ENV_SIZE         0x00002000      /* Total Size of Environment Sector */
184
185 #define CONFIG_SYS_MALLOC_LEN           (512 << 10)     /* Reserve 512 kB for malloc()  */
186
187 #define CONFIG_SYS_MEMTEST_START        0x00000000      /* memtest works on             */
188 #define CONFIG_SYS_MEMTEST_END          0x04000000      /* 0 ... 32 MB in DRAM          */
189
190 #define CONFIG_SYS_EUMB_ADDR            0xFC000000
191
192 #define CONFIG_SYS_ISA_MEM              0xFD000000
193 #define CONFIG_SYS_ISA_IO               0xFE000000
194
195 #define CONFIG_SYS_FLASH_RANGE_BASE     0xFF000000      /* flash memory address range   */
196 #define CONFIG_SYS_FLASH_RANGE_SIZE     0x01000000
197 #define FLASH_BASE0_PRELIM      0xFFF00000      /* sandpoint flash              */
198 #define FLASH_BASE1_PRELIM      0xFF000000      /* PMC onboard flash            */
199
200 /*
201  * select i2c support configuration
202  *
203  * Supported configurations are {none, software, hardware} drivers.
204  * If the software driver is chosen, there are some additional
205  * configuration items that the driver uses to drive the port pins.
206  */
207 #define CONFIG_HARD_I2C         1               /* To enable I2C support        */
208 #undef  CONFIG_SOFT_I2C                         /* I2C bit-banged               */
209 #define CONFIG_SYS_I2C_SPEED            400000          /* I2C speed and slave address  */
210 #define CONFIG_SYS_I2C_SLAVE            0x7F
211
212 #ifdef CONFIG_SOFT_I2C
213 #error "Soft I2C is not configured properly.  Please review!"
214 #define I2C_PORT                3               /* Port A=0, B=1, C=2, D=3 */
215 #define I2C_ACTIVE              (iop->pdir |=  0x00010000)
216 #define I2C_TRISTATE            (iop->pdir &= ~0x00010000)
217 #define I2C_READ                ((iop->pdat & 0x00010000) != 0)
218 #define I2C_SDA(bit)            if(bit) iop->pdat |=  0x00010000; \
219                                 else    iop->pdat &= ~0x00010000
220 #define I2C_SCL(bit)            if(bit) iop->pdat |=  0x00020000; \
221                                 else    iop->pdat &= ~0x00020000
222 #define I2C_DELAY               udelay(5)       /* 1/4 I2C clock duration */
223 #endif /* CONFIG_SOFT_I2C */
224
225
226 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x57            /* EEPROM IS24C02               */
227 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  1               /* Bytes of address             */
228 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       3       /* write page size              */
229 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10      /* takes up to 10 msec          */
230
231
232 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
233 #define CONFIG_SYS_FLASH_BANKS          { FLASH_BASE0_PRELIM , FLASH_BASE1_PRELIM }
234
235 /*-----------------------------------------------------------------------
236  * Definitions for initial stack pointer and data area (in DPRAM)
237  */
238
239
240 #define CONFIG_WINBOND_83C553   1       /*has a winbond bridge                  */
241 #define CONFIG_SYS_USE_WINBOND_IDE      0       /*use winbond 83c553 internal IDE ctrlr */
242 #define CONFIG_SYS_WINBOND_ISA_CFG_ADDR    0x80005800   /*pci-isa bridge config addr    */
243 #define CONFIG_SYS_WINBOND_IDE_CFG_ADDR    0x80005900   /*ide config addr               */
244
245 #define CONFIG_SYS_IDE_MAXBUS           2   /* max. 2 IDE busses        */
246 #define CONFIG_SYS_IDE_MAXDEVICE        (CONFIG_SYS_IDE_MAXBUS*2) /* max. 2 drives per IDE bus */
247
248 /*
249  * NS87308 Configuration
250  */
251 #define CONFIG_NS87308                  /* Nat Semi super-io controller on ISA bus */
252
253 #define CONFIG_SYS_NS87308_BADDR_10     1
254
255 #define CONFIG_SYS_NS87308_DEVS ( CONFIG_SYS_NS87308_UART1   | \
256                                   CONFIG_SYS_NS87308_UART2   | \
257                                   CONFIG_SYS_NS87308_POWRMAN | \
258                                   CONFIG_SYS_NS87308_RTC_APC )
259
260 #undef  CONFIG_SYS_NS87308_PS2MOD
261
262 #define CONFIG_SYS_NS87308_CS0_BASE     0x0076
263 #define CONFIG_SYS_NS87308_CS0_CONF     0x30
264 #define CONFIG_SYS_NS87308_CS1_BASE     0x0075
265 #define CONFIG_SYS_NS87308_CS1_CONF     0x30
266 #define CONFIG_SYS_NS87308_CS2_BASE     0x0074
267 #define CONFIG_SYS_NS87308_CS2_CONF     0x30
268
269 /*
270  * NS16550 Configuration
271  */
272 #define CONFIG_SYS_NS16550
273 #define CONFIG_SYS_NS16550_SERIAL
274
275 #define CONFIG_SYS_NS16550_REG_SIZE     1
276
277 #define CONFIG_SYS_NS16550_CLK          1843200
278
279 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_ISA_IO + CONFIG_SYS_NS87308_UART1_BASE)
280 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_ISA_IO + CONFIG_SYS_NS87308_UART2_BASE)
281
282 /*
283  * Low Level Configuration Settings
284  * (address mappings, register initial values, etc.)
285  * You should know what you are doing if you make changes here.
286  */
287
288 #define CONFIG_SYS_CLK_FREQ  33000000   /* external frequency to pll */
289 #define CONFIG_PLL_PCI_TO_MEM_MULTIPLIER  1
290
291 #define CONFIG_SYS_ROMNAL               7       /*rom/flash next access time            */
292 #define CONFIG_SYS_ROMFAL               11      /*rom/flash access time                 */
293
294 #define CONFIG_SYS_REFINT       430     /* no of clock cycles between CBR refresh cycles */
295
296 /* the following are for SDRAM only*/
297 #define CONFIG_SYS_BSTOPRE      121     /* Burst To Precharge, sets open page interval */
298 #define CONFIG_SYS_REFREC               8       /* Refresh to activate interval         */
299 #define CONFIG_SYS_RDLAT                4       /* data latency from read command       */
300 #define CONFIG_SYS_PRETOACT             3       /* Precharge to activate interval       */
301 #define CONFIG_SYS_ACTTOPRE             5       /* Activate to Precharge interval       */
302 #define CONFIG_SYS_ACTORW               3       /* Activate to R/W                      */
303 #define CONFIG_SYS_SDMODE_CAS_LAT       3       /* SDMODE CAS latency                   */
304 #define CONFIG_SYS_SDMODE_WRAP          0       /* SDMODE wrap type                     */
305 #define CONFIG_SYS_SDMODE_BURSTLEN      2       /* SDMODE Burst length 2=4, 3=8         */
306
307 #define CONFIG_SYS_REGISTERD_TYPE_BUFFER   1
308
309 /* memory bank settings*/
310 /*
311  * only bits 20-29 are actually used from these vales to set the
312  * start/end address the upper two bits will be 0, and the lower 20
313  * bits will be set to 0x00000 for a start address, or 0xfffff for an
314  * end address
315  */
316 #define CONFIG_SYS_BANK0_START          0x00000000
317 #define CONFIG_SYS_BANK0_END            (CONFIG_SYS_MAX_RAM_SIZE - 1)
318 #define CONFIG_SYS_BANK0_ENABLE 1
319 #define CONFIG_SYS_BANK1_START          0x3ff00000
320 #define CONFIG_SYS_BANK1_END            0x3fffffff
321 #define CONFIG_SYS_BANK1_ENABLE 0
322 #define CONFIG_SYS_BANK2_START          0x3ff00000
323 #define CONFIG_SYS_BANK2_END            0x3fffffff
324 #define CONFIG_SYS_BANK2_ENABLE 0
325 #define CONFIG_SYS_BANK3_START          0x3ff00000
326 #define CONFIG_SYS_BANK3_END            0x3fffffff
327 #define CONFIG_SYS_BANK3_ENABLE 0
328 #define CONFIG_SYS_BANK4_START          0x00000000
329 #define CONFIG_SYS_BANK4_END            0x00000000
330 #define CONFIG_SYS_BANK4_ENABLE 0
331 #define CONFIG_SYS_BANK5_START          0x00000000
332 #define CONFIG_SYS_BANK5_END            0x00000000
333 #define CONFIG_SYS_BANK5_ENABLE 0
334 #define CONFIG_SYS_BANK6_START          0x00000000
335 #define CONFIG_SYS_BANK6_END            0x00000000
336 #define CONFIG_SYS_BANK6_ENABLE 0
337 #define CONFIG_SYS_BANK7_START          0x00000000
338 #define CONFIG_SYS_BANK7_END            0x00000000
339 #define CONFIG_SYS_BANK7_ENABLE 0
340 /*
341  * Memory bank enable bitmask, specifying which of the banks defined above
342  are actually present. MSB is for bank #7, LSB is for bank #0.
343  */
344 #define CONFIG_SYS_BANK_ENABLE          0x01
345
346 #define CONFIG_SYS_ODCR         0xff    /* configures line driver impedances,   */
347                                         /* see 8240 book for bit definitions    */
348 #define CONFIG_SYS_PGMAX                0x32    /* how long the 8240 retains the        */
349                                         /* currently accessed page in memory    */
350                                         /* see 8240 book for details            */
351
352 /* SDRAM 0 - 256MB */
353 #define CONFIG_SYS_IBAT0L       (CONFIG_SYS_SDRAM_BASE | BATL_PP_10 | BATL_MEMCOHERENCE)
354 #define CONFIG_SYS_IBAT0U       (CONFIG_SYS_SDRAM_BASE | BATU_BL_256M | BATU_VS | BATU_VP)
355
356 /* stack in DCACHE @ 1GB (no backing mem) */
357 #if defined(USE_DINK32)
358 #define CONFIG_SYS_IBAT1L       (0x40000000 | BATL_PP_00 )
359 #define CONFIG_SYS_IBAT1U       (0x40000000 | BATU_BL_128K )
360 #else
361 #define CONFIG_SYS_IBAT1L       (CONFIG_SYS_INIT_RAM_ADDR | BATL_PP_10 | BATL_MEMCOHERENCE)
362 #define CONFIG_SYS_IBAT1U       (CONFIG_SYS_INIT_RAM_ADDR | BATU_BL_128K | BATU_VS | BATU_VP)
363 #endif
364
365 /* PCI memory */
366 #define CONFIG_SYS_IBAT2L       (0x80000000 | BATL_PP_10 | BATL_CACHEINHIBIT)
367 #define CONFIG_SYS_IBAT2U       (0x80000000 | BATU_BL_256M | BATU_VS | BATU_VP)
368
369 /* Flash, config addrs, etc */
370 #define CONFIG_SYS_IBAT3L       (0xF0000000 | BATL_PP_10 | BATL_CACHEINHIBIT)
371 #define CONFIG_SYS_IBAT3U       (0xF0000000 | BATU_BL_256M | BATU_VS | BATU_VP)
372
373 #define CONFIG_SYS_DBAT0L       CONFIG_SYS_IBAT0L
374 #define CONFIG_SYS_DBAT0U       CONFIG_SYS_IBAT0U
375 #define CONFIG_SYS_DBAT1L       CONFIG_SYS_IBAT1L
376 #define CONFIG_SYS_DBAT1U       CONFIG_SYS_IBAT1U
377 #define CONFIG_SYS_DBAT2L       CONFIG_SYS_IBAT2L
378 #define CONFIG_SYS_DBAT2U       CONFIG_SYS_IBAT2U
379 #define CONFIG_SYS_DBAT3L       CONFIG_SYS_IBAT3L
380 #define CONFIG_SYS_DBAT3U       CONFIG_SYS_IBAT3U
381
382 /*
383  * For booting Linux, the board info and command line data
384  * have to be in the first 8 MB of memory, since this is
385  * the maximum mapped by the Linux kernel during initialization.
386  */
387 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
388 /*-----------------------------------------------------------------------
389  * FLASH organization
390  */
391 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks           */
392 #define CONFIG_SYS_MAX_FLASH_SECT       20      /* max number of sectors on one chip    */
393
394 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
395 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
396
397 /*-----------------------------------------------------------------------
398  * Cache Configuration
399  */
400 #define CONFIG_SYS_CACHELINE_SIZE       32      /* For MPC8240 CPU                      */
401 #if defined(CONFIG_CMD_KGDB)
402 #  define CONFIG_SYS_CACHELINE_SHIFT    5       /* log base 2 of the above value */
403 #endif
404
405 /* values according to the manual */
406
407 #define CONFIG_DRAM_50MHZ       1
408 #define CONFIG_SDRAM_50MHZ
409
410 #undef  NR_8259_INTS
411 #define NR_8259_INTS            1
412
413
414 #define CONFIG_DISK_SPINUP_TIME 1000000
415
416
417 #endif  /* __CONFIG_H */