]> git.kernelconcepts.de Git - karo-tx-uboot.git/blobdiff - doc/README.fsl-esdhc
dm: pmic: max77686: Correct two typos in a comment
[karo-tx-uboot.git] / doc / README.fsl-esdhc
index b70f271d1a473d283a0e9ae632e6901b9e65d455..7e713875763e4a5a86e4934c7c33bb7c4b406efd 100644 (file)
@@ -1,5 +1,24 @@
-CONFIG_SYS_FSL_ESDHC_LE means ESDHC IP is in little-endian mode.
-CONFIG_SYS_FSL_ESDHC_BE means ESDHC IP is in big-endian mode.
+Freescale esdhc-specific options
 
-Accessing ESDHC registers can be determined by ESDHC IP's endian
-mode or processor's endian mode.
+       - CONFIG_FSL_ESDHC_ADAPTER_IDENT
+               Support Freescale adapter card type identification. This is implemented by
+               operating Qixis FPGA relevant registers. The STAT_PRES1 register has SDHC
+               Card ID[0:2] bits showing the type of card installed in the SDHC Adapter Slot.
+
+               SDHC Card ID[0:2]       Adapter Card Type
+               0b000                   reserved
+               0b001                   eMMC Card Rev4.5
+               0b010                   SD/MMC Legacy Card
+               0b011                   eMMC Card Rev4.4
+               0b100                   reserved
+               0b101                   MMC Card
+               0b110                   SD Card Rev2.0/3.0
+               0b111                   No card is present
+       - CONFIG_SYS_FSL_ESDHC_LE
+               ESDHC IP is in little-endian mode. Accessing ESDHC registers can be
+               determined by ESDHC IP's endian mode or processor's endian mode.
+       - CONFIG_SYS_FSL_ESDHC_BE
+               ESDHC IP is in big-endian mode. Accessing ESDHC registers can be determined
+               by ESDHC IP's endian mode or processor's endian mode.
+
+       - CONFIG_SYS_FSL_ESDHC_FORCE_VSELECT forces to run at 1.8V.