]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - arch/x86/kernel/process.c
APM idle: register apm_cpu_idle via cpuidle
[karo-tx-linux.git] / arch / x86 / kernel / process.c
1 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
2
3 #include <linux/errno.h>
4 #include <linux/kernel.h>
5 #include <linux/mm.h>
6 #include <linux/smp.h>
7 #include <linux/prctl.h>
8 #include <linux/slab.h>
9 #include <linux/sched.h>
10 #include <linux/module.h>
11 #include <linux/pm.h>
12 #include <linux/clockchips.h>
13 #include <linux/random.h>
14 #include <linux/user-return-notifier.h>
15 #include <linux/dmi.h>
16 #include <linux/utsname.h>
17 #include <linux/stackprotector.h>
18 #include <linux/tick.h>
19 #include <linux/cpuidle.h>
20 #include <trace/events/power.h>
21 #include <linux/hw_breakpoint.h>
22 #include <asm/cpu.h>
23 #include <asm/apic.h>
24 #include <asm/syscalls.h>
25 #include <asm/idle.h>
26 #include <asm/uaccess.h>
27 #include <asm/i387.h>
28 #include <asm/fpu-internal.h>
29 #include <asm/debugreg.h>
30 #include <asm/nmi.h>
31
32 /*
33  * per-CPU TSS segments. Threads are completely 'soft' on Linux,
34  * no more per-task TSS's. The TSS size is kept cacheline-aligned
35  * so they are allowed to end up in the .data..cacheline_aligned
36  * section. Since TSS's are completely CPU-local, we want them
37  * on exact cacheline boundaries, to eliminate cacheline ping-pong.
38  */
39 DEFINE_PER_CPU_SHARED_ALIGNED(struct tss_struct, init_tss) = INIT_TSS;
40
41 #ifdef CONFIG_X86_64
42 static DEFINE_PER_CPU(unsigned char, is_idle);
43 static ATOMIC_NOTIFIER_HEAD(idle_notifier);
44
45 void idle_notifier_register(struct notifier_block *n)
46 {
47         atomic_notifier_chain_register(&idle_notifier, n);
48 }
49 EXPORT_SYMBOL_GPL(idle_notifier_register);
50
51 void idle_notifier_unregister(struct notifier_block *n)
52 {
53         atomic_notifier_chain_unregister(&idle_notifier, n);
54 }
55 EXPORT_SYMBOL_GPL(idle_notifier_unregister);
56 #endif
57
58 struct kmem_cache *task_xstate_cachep;
59 EXPORT_SYMBOL_GPL(task_xstate_cachep);
60
61 /*
62  * this gets called so that we can store lazy state into memory and copy the
63  * current task into the new thread.
64  */
65 int arch_dup_task_struct(struct task_struct *dst, struct task_struct *src)
66 {
67         int ret;
68
69         *dst = *src;
70         if (fpu_allocated(&src->thread.fpu)) {
71                 memset(&dst->thread.fpu, 0, sizeof(dst->thread.fpu));
72                 ret = fpu_alloc(&dst->thread.fpu);
73                 if (ret)
74                         return ret;
75                 fpu_copy(dst, src);
76         }
77         return 0;
78 }
79
80 void free_thread_xstate(struct task_struct *tsk)
81 {
82         fpu_free(&tsk->thread.fpu);
83 }
84
85 void arch_release_task_struct(struct task_struct *tsk)
86 {
87         free_thread_xstate(tsk);
88 }
89
90 void arch_task_cache_init(void)
91 {
92         task_xstate_cachep =
93                 kmem_cache_create("task_xstate", xstate_size,
94                                   __alignof__(union thread_xstate),
95                                   SLAB_PANIC | SLAB_NOTRACK, NULL);
96 }
97
98 /*
99  * Free current thread data structures etc..
100  */
101 void exit_thread(void)
102 {
103         struct task_struct *me = current;
104         struct thread_struct *t = &me->thread;
105         unsigned long *bp = t->io_bitmap_ptr;
106
107         if (bp) {
108                 struct tss_struct *tss = &per_cpu(init_tss, get_cpu());
109
110                 t->io_bitmap_ptr = NULL;
111                 clear_thread_flag(TIF_IO_BITMAP);
112                 /*
113                  * Careful, clear this in the TSS too:
114                  */
115                 memset(tss->io_bitmap, 0xff, t->io_bitmap_max);
116                 t->io_bitmap_max = 0;
117                 put_cpu();
118                 kfree(bp);
119         }
120
121         drop_fpu(me);
122 }
123
124 void show_regs_common(void)
125 {
126         const char *vendor, *product, *board;
127
128         vendor = dmi_get_system_info(DMI_SYS_VENDOR);
129         if (!vendor)
130                 vendor = "";
131         product = dmi_get_system_info(DMI_PRODUCT_NAME);
132         if (!product)
133                 product = "";
134
135         /* Board Name is optional */
136         board = dmi_get_system_info(DMI_BOARD_NAME);
137
138         printk(KERN_DEFAULT "Pid: %d, comm: %.20s %s %s %.*s %s %s%s%s\n",
139                current->pid, current->comm, print_tainted(),
140                init_utsname()->release,
141                (int)strcspn(init_utsname()->version, " "),
142                init_utsname()->version,
143                vendor, product,
144                board ? "/" : "",
145                board ? board : "");
146 }
147
148 void flush_thread(void)
149 {
150         struct task_struct *tsk = current;
151
152         flush_ptrace_hw_breakpoint(tsk);
153         memset(tsk->thread.tls_array, 0, sizeof(tsk->thread.tls_array));
154         drop_init_fpu(tsk);
155         /*
156          * Free the FPU state for non xsave platforms. They get reallocated
157          * lazily at the first use.
158          */
159         if (!use_eager_fpu())
160                 free_thread_xstate(tsk);
161 }
162
163 static void hard_disable_TSC(void)
164 {
165         write_cr4(read_cr4() | X86_CR4_TSD);
166 }
167
168 void disable_TSC(void)
169 {
170         preempt_disable();
171         if (!test_and_set_thread_flag(TIF_NOTSC))
172                 /*
173                  * Must flip the CPU state synchronously with
174                  * TIF_NOTSC in the current running context.
175                  */
176                 hard_disable_TSC();
177         preempt_enable();
178 }
179
180 static void hard_enable_TSC(void)
181 {
182         write_cr4(read_cr4() & ~X86_CR4_TSD);
183 }
184
185 static void enable_TSC(void)
186 {
187         preempt_disable();
188         if (test_and_clear_thread_flag(TIF_NOTSC))
189                 /*
190                  * Must flip the CPU state synchronously with
191                  * TIF_NOTSC in the current running context.
192                  */
193                 hard_enable_TSC();
194         preempt_enable();
195 }
196
197 int get_tsc_mode(unsigned long adr)
198 {
199         unsigned int val;
200
201         if (test_thread_flag(TIF_NOTSC))
202                 val = PR_TSC_SIGSEGV;
203         else
204                 val = PR_TSC_ENABLE;
205
206         return put_user(val, (unsigned int __user *)adr);
207 }
208
209 int set_tsc_mode(unsigned int val)
210 {
211         if (val == PR_TSC_SIGSEGV)
212                 disable_TSC();
213         else if (val == PR_TSC_ENABLE)
214                 enable_TSC();
215         else
216                 return -EINVAL;
217
218         return 0;
219 }
220
221 void __switch_to_xtra(struct task_struct *prev_p, struct task_struct *next_p,
222                       struct tss_struct *tss)
223 {
224         struct thread_struct *prev, *next;
225
226         prev = &prev_p->thread;
227         next = &next_p->thread;
228
229         if (test_tsk_thread_flag(prev_p, TIF_BLOCKSTEP) ^
230             test_tsk_thread_flag(next_p, TIF_BLOCKSTEP)) {
231                 unsigned long debugctl = get_debugctlmsr();
232
233                 debugctl &= ~DEBUGCTLMSR_BTF;
234                 if (test_tsk_thread_flag(next_p, TIF_BLOCKSTEP))
235                         debugctl |= DEBUGCTLMSR_BTF;
236
237                 update_debugctlmsr(debugctl);
238         }
239
240         if (test_tsk_thread_flag(prev_p, TIF_NOTSC) ^
241             test_tsk_thread_flag(next_p, TIF_NOTSC)) {
242                 /* prev and next are different */
243                 if (test_tsk_thread_flag(next_p, TIF_NOTSC))
244                         hard_disable_TSC();
245                 else
246                         hard_enable_TSC();
247         }
248
249         if (test_tsk_thread_flag(next_p, TIF_IO_BITMAP)) {
250                 /*
251                  * Copy the relevant range of the IO bitmap.
252                  * Normally this is 128 bytes or less:
253                  */
254                 memcpy(tss->io_bitmap, next->io_bitmap_ptr,
255                        max(prev->io_bitmap_max, next->io_bitmap_max));
256         } else if (test_tsk_thread_flag(prev_p, TIF_IO_BITMAP)) {
257                 /*
258                  * Clear any possible leftover bits:
259                  */
260                 memset(tss->io_bitmap, 0xff, prev->io_bitmap_max);
261         }
262         propagate_user_return_notify(prev_p, next_p);
263 }
264
265 /*
266  * Idle related variables and functions
267  */
268 unsigned long boot_option_idle_override = IDLE_NO_OVERRIDE;
269 EXPORT_SYMBOL(boot_option_idle_override);
270
271 /*
272  * Powermanagement idle function, if any..
273  */
274 void (*pm_idle)(void);
275
276 #ifndef CONFIG_SMP
277 static inline void play_dead(void)
278 {
279         BUG();
280 }
281 #endif
282
283 #ifdef CONFIG_X86_64
284 void enter_idle(void)
285 {
286         this_cpu_write(is_idle, 1);
287         atomic_notifier_call_chain(&idle_notifier, IDLE_START, NULL);
288 }
289
290 static void __exit_idle(void)
291 {
292         if (x86_test_and_clear_bit_percpu(0, is_idle) == 0)
293                 return;
294         atomic_notifier_call_chain(&idle_notifier, IDLE_END, NULL);
295 }
296
297 /* Called from interrupts to signify idle end */
298 void exit_idle(void)
299 {
300         /* idle loop has pid 0 */
301         if (current->pid)
302                 return;
303         __exit_idle();
304 }
305 #endif
306
307 /*
308  * The idle thread. There's no useful work to be
309  * done, so just try to conserve power and have a
310  * low exit latency (ie sit in a loop waiting for
311  * somebody to say that they'd like to reschedule)
312  */
313 void cpu_idle(void)
314 {
315         /*
316          * If we're the non-boot CPU, nothing set the stack canary up
317          * for us.  CPU0 already has it initialized but no harm in
318          * doing it again.  This is a good place for updating it, as
319          * we wont ever return from this function (so the invalid
320          * canaries already on the stack wont ever trigger).
321          */
322         boot_init_stack_canary();
323         current_thread_info()->status |= TS_POLLING;
324
325         while (1) {
326                 tick_nohz_idle_enter();
327
328                 while (!need_resched()) {
329                         rmb();
330
331                         if (cpu_is_offline(smp_processor_id()))
332                                 play_dead();
333
334                         /*
335                          * Idle routines should keep interrupts disabled
336                          * from here on, until they go to idle.
337                          * Otherwise, idle callbacks can misfire.
338                          */
339                         local_touch_nmi();
340                         local_irq_disable();
341
342                         enter_idle();
343
344                         /* Don't trace irqs off for idle */
345                         stop_critical_timings();
346
347                         /* enter_idle() needs rcu for notifiers */
348                         rcu_idle_enter();
349
350                         if (cpuidle_idle_call())
351                                 pm_idle();
352
353                         rcu_idle_exit();
354                         start_critical_timings();
355
356                         /* In many cases the interrupt that ended idle
357                            has already called exit_idle. But some idle
358                            loops can be woken up without interrupt. */
359                         __exit_idle();
360                 }
361
362                 tick_nohz_idle_exit();
363                 preempt_enable_no_resched();
364                 schedule();
365                 preempt_disable();
366         }
367 }
368
369 /*
370  * We use this if we don't have any better
371  * idle routine..
372  */
373 void default_idle(void)
374 {
375         trace_power_start_rcuidle(POWER_CSTATE, 1, smp_processor_id());
376         trace_cpu_idle_rcuidle(1, smp_processor_id());
377         current_thread_info()->status &= ~TS_POLLING;
378         /*
379          * TS_POLLING-cleared state must be visible before we
380          * test NEED_RESCHED:
381          */
382         smp_mb();
383
384         if (!need_resched())
385                 safe_halt();    /* enables interrupts racelessly */
386         else
387                 local_irq_enable();
388         current_thread_info()->status |= TS_POLLING;
389         trace_power_end_rcuidle(smp_processor_id());
390         trace_cpu_idle_rcuidle(PWR_EVENT_EXIT, smp_processor_id());
391 }
392 #ifdef CONFIG_APM_MODULE
393 EXPORT_SYMBOL(default_idle);
394 #endif
395
396 bool set_pm_idle_to_default(void)
397 {
398         bool ret = !!pm_idle;
399
400         pm_idle = default_idle;
401
402         return ret;
403 }
404 void stop_this_cpu(void *dummy)
405 {
406         local_irq_disable();
407         /*
408          * Remove this CPU:
409          */
410         set_cpu_online(smp_processor_id(), false);
411         disable_local_APIC();
412
413         for (;;) {
414                 if (hlt_works(smp_processor_id()))
415                         halt();
416         }
417 }
418
419 /* Default MONITOR/MWAIT with no hints, used for default C1 state */
420 static void mwait_idle(void)
421 {
422         if (!need_resched()) {
423                 trace_power_start_rcuidle(POWER_CSTATE, 1, smp_processor_id());
424                 trace_cpu_idle_rcuidle(1, smp_processor_id());
425                 if (this_cpu_has(X86_FEATURE_CLFLUSH_MONITOR))
426                         clflush((void *)&current_thread_info()->flags);
427
428                 __monitor((void *)&current_thread_info()->flags, 0, 0);
429                 smp_mb();
430                 if (!need_resched())
431                         __sti_mwait(0, 0);
432                 else
433                         local_irq_enable();
434                 trace_power_end_rcuidle(smp_processor_id());
435                 trace_cpu_idle_rcuidle(PWR_EVENT_EXIT, smp_processor_id());
436         } else
437                 local_irq_enable();
438 }
439
440 /*
441  * On SMP it's slightly faster (but much more power-consuming!)
442  * to poll the ->work.need_resched flag instead of waiting for the
443  * cross-CPU IPI to arrive. Use this option with caution.
444  */
445 static void poll_idle(void)
446 {
447         trace_power_start_rcuidle(POWER_CSTATE, 0, smp_processor_id());
448         trace_cpu_idle_rcuidle(0, smp_processor_id());
449         local_irq_enable();
450         while (!need_resched())
451                 cpu_relax();
452         trace_power_end_rcuidle(smp_processor_id());
453         trace_cpu_idle_rcuidle(PWR_EVENT_EXIT, smp_processor_id());
454 }
455
456 /*
457  * mwait selection logic:
458  *
459  * It depends on the CPU. For AMD CPUs that support MWAIT this is
460  * wrong. Family 0x10 and 0x11 CPUs will enter C1 on HLT. Powersavings
461  * then depend on a clock divisor and current Pstate of the core. If
462  * all cores of a processor are in halt state (C1) the processor can
463  * enter the C1E (C1 enhanced) state. If mwait is used this will never
464  * happen.
465  *
466  * idle=mwait overrides this decision and forces the usage of mwait.
467  */
468
469 #define MWAIT_INFO                      0x05
470 #define MWAIT_ECX_EXTENDED_INFO         0x01
471 #define MWAIT_EDX_C1                    0xf0
472
473 int mwait_usable(const struct cpuinfo_x86 *c)
474 {
475         u32 eax, ebx, ecx, edx;
476
477         /* Use mwait if idle=mwait boot option is given */
478         if (boot_option_idle_override == IDLE_FORCE_MWAIT)
479                 return 1;
480
481         /*
482          * Any idle= boot option other than idle=mwait means that we must not
483          * use mwait. Eg: idle=halt or idle=poll or idle=nomwait
484          */
485         if (boot_option_idle_override != IDLE_NO_OVERRIDE)
486                 return 0;
487
488         if (c->cpuid_level < MWAIT_INFO)
489                 return 0;
490
491         cpuid(MWAIT_INFO, &eax, &ebx, &ecx, &edx);
492         /* Check, whether EDX has extended info about MWAIT */
493         if (!(ecx & MWAIT_ECX_EXTENDED_INFO))
494                 return 1;
495
496         /*
497          * edx enumeratios MONITOR/MWAIT extensions. Check, whether
498          * C1  supports MWAIT
499          */
500         return (edx & MWAIT_EDX_C1);
501 }
502
503 bool amd_e400_c1e_detected;
504 EXPORT_SYMBOL(amd_e400_c1e_detected);
505
506 static cpumask_var_t amd_e400_c1e_mask;
507
508 void amd_e400_remove_cpu(int cpu)
509 {
510         if (amd_e400_c1e_mask != NULL)
511                 cpumask_clear_cpu(cpu, amd_e400_c1e_mask);
512 }
513
514 /*
515  * AMD Erratum 400 aware idle routine. We check for C1E active in the interrupt
516  * pending message MSR. If we detect C1E, then we handle it the same
517  * way as C3 power states (local apic timer and TSC stop)
518  */
519 static void amd_e400_idle(void)
520 {
521         if (need_resched())
522                 return;
523
524         if (!amd_e400_c1e_detected) {
525                 u32 lo, hi;
526
527                 rdmsr(MSR_K8_INT_PENDING_MSG, lo, hi);
528
529                 if (lo & K8_INTP_C1E_ACTIVE_MASK) {
530                         amd_e400_c1e_detected = true;
531                         if (!boot_cpu_has(X86_FEATURE_NONSTOP_TSC))
532                                 mark_tsc_unstable("TSC halt in AMD C1E");
533                         pr_info("System has AMD C1E enabled\n");
534                 }
535         }
536
537         if (amd_e400_c1e_detected) {
538                 int cpu = smp_processor_id();
539
540                 if (!cpumask_test_cpu(cpu, amd_e400_c1e_mask)) {
541                         cpumask_set_cpu(cpu, amd_e400_c1e_mask);
542                         /*
543                          * Force broadcast so ACPI can not interfere.
544                          */
545                         clockevents_notify(CLOCK_EVT_NOTIFY_BROADCAST_FORCE,
546                                            &cpu);
547                         pr_info("Switch to broadcast mode on CPU%d\n", cpu);
548                 }
549                 clockevents_notify(CLOCK_EVT_NOTIFY_BROADCAST_ENTER, &cpu);
550
551                 default_idle();
552
553                 /*
554                  * The switch back from broadcast mode needs to be
555                  * called with interrupts disabled.
556                  */
557                  local_irq_disable();
558                  clockevents_notify(CLOCK_EVT_NOTIFY_BROADCAST_EXIT, &cpu);
559                  local_irq_enable();
560         } else
561                 default_idle();
562 }
563
564 void __cpuinit select_idle_routine(const struct cpuinfo_x86 *c)
565 {
566 #ifdef CONFIG_SMP
567         if (pm_idle == poll_idle && smp_num_siblings > 1) {
568                 pr_warn_once("WARNING: polling idle and HT enabled, performance may degrade\n");
569         }
570 #endif
571         if (pm_idle)
572                 return;
573
574         if (cpu_has(c, X86_FEATURE_MWAIT) && mwait_usable(c)) {
575                 /*
576                  * One CPU supports mwait => All CPUs supports mwait
577                  */
578                 pr_info("using mwait in idle threads\n");
579                 pm_idle = mwait_idle;
580         } else if (cpu_has_amd_erratum(amd_erratum_400)) {
581                 /* E400: APIC timer interrupt does not wake up CPU from C1e */
582                 pr_info("using AMD E400 aware idle routine\n");
583                 pm_idle = amd_e400_idle;
584         } else
585                 pm_idle = default_idle;
586 }
587
588 void __init init_amd_e400_c1e_mask(void)
589 {
590         /* If we're using amd_e400_idle, we need to allocate amd_e400_c1e_mask. */
591         if (pm_idle == amd_e400_idle)
592                 zalloc_cpumask_var(&amd_e400_c1e_mask, GFP_KERNEL);
593 }
594
595 static int __init idle_setup(char *str)
596 {
597         if (!str)
598                 return -EINVAL;
599
600         if (!strcmp(str, "poll")) {
601                 pr_info("using polling idle threads\n");
602                 pm_idle = poll_idle;
603                 boot_option_idle_override = IDLE_POLL;
604         } else if (!strcmp(str, "mwait")) {
605                 boot_option_idle_override = IDLE_FORCE_MWAIT;
606                 WARN_ONCE(1, "\"idle=mwait\" will be removed in 2012\n");
607         } else if (!strcmp(str, "halt")) {
608                 /*
609                  * When the boot option of idle=halt is added, halt is
610                  * forced to be used for CPU idle. In such case CPU C2/C3
611                  * won't be used again.
612                  * To continue to load the CPU idle driver, don't touch
613                  * the boot_option_idle_override.
614                  */
615                 pm_idle = default_idle;
616                 boot_option_idle_override = IDLE_HALT;
617         } else if (!strcmp(str, "nomwait")) {
618                 /*
619                  * If the boot option of "idle=nomwait" is added,
620                  * it means that mwait will be disabled for CPU C2/C3
621                  * states. In such case it won't touch the variable
622                  * of boot_option_idle_override.
623                  */
624                 boot_option_idle_override = IDLE_NOMWAIT;
625         } else
626                 return -1;
627
628         return 0;
629 }
630 early_param("idle", idle_setup);
631
632 unsigned long arch_align_stack(unsigned long sp)
633 {
634         if (!(current->personality & ADDR_NO_RANDOMIZE) && randomize_va_space)
635                 sp -= get_random_int() % 8192;
636         return sp & ~0xf;
637 }
638
639 unsigned long arch_randomize_brk(struct mm_struct *mm)
640 {
641         unsigned long range_end = mm->brk + 0x02000000;
642         return randomize_range(mm->brk, range_end, 0) ? : mm->brk;
643 }
644