]> git.kernelconcepts.de Git - karo-tx-linux.git/blob - drivers/pci/pci.c
Merge branch 'pci/host-layerscape' into next
[karo-tx-linux.git] / drivers / pci / pci.c
1 /*
2  *      PCI Bus Services, see include/linux/pci.h for further explanation.
3  *
4  *      Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
5  *      David Mosberger-Tang
6  *
7  *      Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
8  */
9
10 #include <linux/kernel.h>
11 #include <linux/delay.h>
12 #include <linux/init.h>
13 #include <linux/of.h>
14 #include <linux/of_pci.h>
15 #include <linux/pci.h>
16 #include <linux/pm.h>
17 #include <linux/slab.h>
18 #include <linux/module.h>
19 #include <linux/spinlock.h>
20 #include <linux/string.h>
21 #include <linux/log2.h>
22 #include <linux/pci-aspm.h>
23 #include <linux/pm_wakeup.h>
24 #include <linux/interrupt.h>
25 #include <linux/device.h>
26 #include <linux/pm_runtime.h>
27 #include <linux/pci_hotplug.h>
28 #include <asm-generic/pci-bridge.h>
29 #include <asm/setup.h>
30 #include <linux/aer.h>
31 #include "pci.h"
32
33 const char *pci_power_names[] = {
34         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
35 };
36 EXPORT_SYMBOL_GPL(pci_power_names);
37
38 int isa_dma_bridge_buggy;
39 EXPORT_SYMBOL(isa_dma_bridge_buggy);
40
41 int pci_pci_problems;
42 EXPORT_SYMBOL(pci_pci_problems);
43
44 unsigned int pci_pm_d3_delay;
45
46 static void pci_pme_list_scan(struct work_struct *work);
47
48 static LIST_HEAD(pci_pme_list);
49 static DEFINE_MUTEX(pci_pme_list_mutex);
50 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
51
52 struct pci_pme_device {
53         struct list_head list;
54         struct pci_dev *dev;
55 };
56
57 #define PME_TIMEOUT 1000 /* How long between PME checks */
58
59 static void pci_dev_d3_sleep(struct pci_dev *dev)
60 {
61         unsigned int delay = dev->d3_delay;
62
63         if (delay < pci_pm_d3_delay)
64                 delay = pci_pm_d3_delay;
65
66         msleep(delay);
67 }
68
69 #ifdef CONFIG_PCI_DOMAINS
70 int pci_domains_supported = 1;
71 #endif
72
73 #define DEFAULT_CARDBUS_IO_SIZE         (256)
74 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
75 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
76 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
77 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
78
79 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
80 #define DEFAULT_HOTPLUG_MEM_SIZE        (2*1024*1024)
81 /* pci=hpmemsize=nnM,hpiosize=nn can override this */
82 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
83 unsigned long pci_hotplug_mem_size = DEFAULT_HOTPLUG_MEM_SIZE;
84
85 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
86
87 /*
88  * The default CLS is used if arch didn't set CLS explicitly and not
89  * all pci devices agree on the same value.  Arch can override either
90  * the dfl or actual value as it sees fit.  Don't forget this is
91  * measured in 32-bit words, not bytes.
92  */
93 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
94 u8 pci_cache_line_size;
95
96 /*
97  * If we set up a device for bus mastering, we need to check the latency
98  * timer as certain BIOSes forget to set it properly.
99  */
100 unsigned int pcibios_max_latency = 255;
101
102 /* If set, the PCIe ARI capability will not be used. */
103 static bool pcie_ari_disabled;
104
105 /**
106  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
107  * @bus: pointer to PCI bus structure to search
108  *
109  * Given a PCI bus, returns the highest PCI bus number present in the set
110  * including the given PCI bus and its list of child PCI buses.
111  */
112 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
113 {
114         struct pci_bus *tmp;
115         unsigned char max, n;
116
117         max = bus->busn_res.end;
118         list_for_each_entry(tmp, &bus->children, node) {
119                 n = pci_bus_max_busnr(tmp);
120                 if (n > max)
121                         max = n;
122         }
123         return max;
124 }
125 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
126
127 #ifdef CONFIG_HAS_IOMEM
128 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
129 {
130         struct resource *res = &pdev->resource[bar];
131
132         /*
133          * Make sure the BAR is actually a memory resource, not an IO resource
134          */
135         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
136                 dev_warn(&pdev->dev, "can't ioremap BAR %d: %pR\n", bar, res);
137                 return NULL;
138         }
139         return ioremap_nocache(res->start, resource_size(res));
140 }
141 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
142
143 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
144 {
145         /*
146          * Make sure the BAR is actually a memory resource, not an IO resource
147          */
148         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
149                 WARN_ON(1);
150                 return NULL;
151         }
152         return ioremap_wc(pci_resource_start(pdev, bar),
153                           pci_resource_len(pdev, bar));
154 }
155 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
156 #endif
157
158
159 static int __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
160                                    u8 pos, int cap, int *ttl)
161 {
162         u8 id;
163         u16 ent;
164
165         pci_bus_read_config_byte(bus, devfn, pos, &pos);
166
167         while ((*ttl)--) {
168                 if (pos < 0x40)
169                         break;
170                 pos &= ~3;
171                 pci_bus_read_config_word(bus, devfn, pos, &ent);
172
173                 id = ent & 0xff;
174                 if (id == 0xff)
175                         break;
176                 if (id == cap)
177                         return pos;
178                 pos = (ent >> 8);
179         }
180         return 0;
181 }
182
183 static int __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
184                                u8 pos, int cap)
185 {
186         int ttl = PCI_FIND_CAP_TTL;
187
188         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
189 }
190
191 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
192 {
193         return __pci_find_next_cap(dev->bus, dev->devfn,
194                                    pos + PCI_CAP_LIST_NEXT, cap);
195 }
196 EXPORT_SYMBOL_GPL(pci_find_next_capability);
197
198 static int __pci_bus_find_cap_start(struct pci_bus *bus,
199                                     unsigned int devfn, u8 hdr_type)
200 {
201         u16 status;
202
203         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
204         if (!(status & PCI_STATUS_CAP_LIST))
205                 return 0;
206
207         switch (hdr_type) {
208         case PCI_HEADER_TYPE_NORMAL:
209         case PCI_HEADER_TYPE_BRIDGE:
210                 return PCI_CAPABILITY_LIST;
211         case PCI_HEADER_TYPE_CARDBUS:
212                 return PCI_CB_CAPABILITY_LIST;
213         }
214
215         return 0;
216 }
217
218 /**
219  * pci_find_capability - query for devices' capabilities
220  * @dev: PCI device to query
221  * @cap: capability code
222  *
223  * Tell if a device supports a given PCI capability.
224  * Returns the address of the requested capability structure within the
225  * device's PCI configuration space or 0 in case the device does not
226  * support it.  Possible values for @cap:
227  *
228  *  %PCI_CAP_ID_PM           Power Management
229  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
230  *  %PCI_CAP_ID_VPD          Vital Product Data
231  *  %PCI_CAP_ID_SLOTID       Slot Identification
232  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
233  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
234  *  %PCI_CAP_ID_PCIX         PCI-X
235  *  %PCI_CAP_ID_EXP          PCI Express
236  */
237 int pci_find_capability(struct pci_dev *dev, int cap)
238 {
239         int pos;
240
241         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
242         if (pos)
243                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
244
245         return pos;
246 }
247 EXPORT_SYMBOL(pci_find_capability);
248
249 /**
250  * pci_bus_find_capability - query for devices' capabilities
251  * @bus:   the PCI bus to query
252  * @devfn: PCI device to query
253  * @cap:   capability code
254  *
255  * Like pci_find_capability() but works for pci devices that do not have a
256  * pci_dev structure set up yet.
257  *
258  * Returns the address of the requested capability structure within the
259  * device's PCI configuration space or 0 in case the device does not
260  * support it.
261  */
262 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
263 {
264         int pos;
265         u8 hdr_type;
266
267         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
268
269         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
270         if (pos)
271                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
272
273         return pos;
274 }
275 EXPORT_SYMBOL(pci_bus_find_capability);
276
277 /**
278  * pci_find_next_ext_capability - Find an extended capability
279  * @dev: PCI device to query
280  * @start: address at which to start looking (0 to start at beginning of list)
281  * @cap: capability code
282  *
283  * Returns the address of the next matching extended capability structure
284  * within the device's PCI configuration space or 0 if the device does
285  * not support it.  Some capabilities can occur several times, e.g., the
286  * vendor-specific capability, and this provides a way to find them all.
287  */
288 int pci_find_next_ext_capability(struct pci_dev *dev, int start, int cap)
289 {
290         u32 header;
291         int ttl;
292         int pos = PCI_CFG_SPACE_SIZE;
293
294         /* minimum 8 bytes per capability */
295         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
296
297         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
298                 return 0;
299
300         if (start)
301                 pos = start;
302
303         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
304                 return 0;
305
306         /*
307          * If we have no capabilities, this is indicated by cap ID,
308          * cap version and next pointer all being 0.
309          */
310         if (header == 0)
311                 return 0;
312
313         while (ttl-- > 0) {
314                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
315                         return pos;
316
317                 pos = PCI_EXT_CAP_NEXT(header);
318                 if (pos < PCI_CFG_SPACE_SIZE)
319                         break;
320
321                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
322                         break;
323         }
324
325         return 0;
326 }
327 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
328
329 /**
330  * pci_find_ext_capability - Find an extended capability
331  * @dev: PCI device to query
332  * @cap: capability code
333  *
334  * Returns the address of the requested extended capability structure
335  * within the device's PCI configuration space or 0 if the device does
336  * not support it.  Possible values for @cap:
337  *
338  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
339  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
340  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
341  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
342  */
343 int pci_find_ext_capability(struct pci_dev *dev, int cap)
344 {
345         return pci_find_next_ext_capability(dev, 0, cap);
346 }
347 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
348
349 static int __pci_find_next_ht_cap(struct pci_dev *dev, int pos, int ht_cap)
350 {
351         int rc, ttl = PCI_FIND_CAP_TTL;
352         u8 cap, mask;
353
354         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
355                 mask = HT_3BIT_CAP_MASK;
356         else
357                 mask = HT_5BIT_CAP_MASK;
358
359         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
360                                       PCI_CAP_ID_HT, &ttl);
361         while (pos) {
362                 rc = pci_read_config_byte(dev, pos + 3, &cap);
363                 if (rc != PCIBIOS_SUCCESSFUL)
364                         return 0;
365
366                 if ((cap & mask) == ht_cap)
367                         return pos;
368
369                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
370                                               pos + PCI_CAP_LIST_NEXT,
371                                               PCI_CAP_ID_HT, &ttl);
372         }
373
374         return 0;
375 }
376 /**
377  * pci_find_next_ht_capability - query a device's Hypertransport capabilities
378  * @dev: PCI device to query
379  * @pos: Position from which to continue searching
380  * @ht_cap: Hypertransport capability code
381  *
382  * To be used in conjunction with pci_find_ht_capability() to search for
383  * all capabilities matching @ht_cap. @pos should always be a value returned
384  * from pci_find_ht_capability().
385  *
386  * NB. To be 100% safe against broken PCI devices, the caller should take
387  * steps to avoid an infinite loop.
388  */
389 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap)
390 {
391         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
392 }
393 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
394
395 /**
396  * pci_find_ht_capability - query a device's Hypertransport capabilities
397  * @dev: PCI device to query
398  * @ht_cap: Hypertransport capability code
399  *
400  * Tell if a device supports a given Hypertransport capability.
401  * Returns an address within the device's PCI configuration space
402  * or 0 in case the device does not support the request capability.
403  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
404  * which has a Hypertransport capability matching @ht_cap.
405  */
406 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
407 {
408         int pos;
409
410         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
411         if (pos)
412                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
413
414         return pos;
415 }
416 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
417
418 /**
419  * pci_find_parent_resource - return resource region of parent bus of given region
420  * @dev: PCI device structure contains resources to be searched
421  * @res: child resource record for which parent is sought
422  *
423  *  For given resource region of given device, return the resource
424  *  region of parent bus the given region is contained in.
425  */
426 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
427                                           struct resource *res)
428 {
429         const struct pci_bus *bus = dev->bus;
430         struct resource *r;
431         int i;
432
433         pci_bus_for_each_resource(bus, r, i) {
434                 if (!r)
435                         continue;
436                 if (res->start && resource_contains(r, res)) {
437
438                         /*
439                          * If the window is prefetchable but the BAR is
440                          * not, the allocator made a mistake.
441                          */
442                         if (r->flags & IORESOURCE_PREFETCH &&
443                             !(res->flags & IORESOURCE_PREFETCH))
444                                 return NULL;
445
446                         /*
447                          * If we're below a transparent bridge, there may
448                          * be both a positively-decoded aperture and a
449                          * subtractively-decoded region that contain the BAR.
450                          * We want the positively-decoded one, so this depends
451                          * on pci_bus_for_each_resource() giving us those
452                          * first.
453                          */
454                         return r;
455                 }
456         }
457         return NULL;
458 }
459 EXPORT_SYMBOL(pci_find_parent_resource);
460
461 /**
462  * pci_find_pcie_root_port - return PCIe Root Port
463  * @dev: PCI device to query
464  *
465  * Traverse up the parent chain and return the PCIe Root Port PCI Device
466  * for a given PCI Device.
467  */
468 struct pci_dev *pci_find_pcie_root_port(struct pci_dev *dev)
469 {
470         struct pci_dev *bridge, *highest_pcie_bridge = NULL;
471
472         bridge = pci_upstream_bridge(dev);
473         while (bridge && pci_is_pcie(bridge)) {
474                 highest_pcie_bridge = bridge;
475                 bridge = pci_upstream_bridge(bridge);
476         }
477
478         if (pci_pcie_type(highest_pcie_bridge) != PCI_EXP_TYPE_ROOT_PORT)
479                 return NULL;
480
481         return highest_pcie_bridge;
482 }
483 EXPORT_SYMBOL(pci_find_pcie_root_port);
484
485 /**
486  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
487  * @dev: the PCI device to operate on
488  * @pos: config space offset of status word
489  * @mask: mask of bit(s) to care about in status word
490  *
491  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
492  */
493 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
494 {
495         int i;
496
497         /* Wait for Transaction Pending bit clean */
498         for (i = 0; i < 4; i++) {
499                 u16 status;
500                 if (i)
501                         msleep((1 << (i - 1)) * 100);
502
503                 pci_read_config_word(dev, pos, &status);
504                 if (!(status & mask))
505                         return 1;
506         }
507
508         return 0;
509 }
510
511 /**
512  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
513  * @dev: PCI device to have its BARs restored
514  *
515  * Restore the BAR values for a given device, so as to make it
516  * accessible by its driver.
517  */
518 static void pci_restore_bars(struct pci_dev *dev)
519 {
520         int i;
521
522         /* Per SR-IOV spec 3.4.1.11, VF BARs are RO zero */
523         if (dev->is_virtfn)
524                 return;
525
526         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
527                 pci_update_resource(dev, i);
528 }
529
530 static struct pci_platform_pm_ops *pci_platform_pm;
531
532 int pci_set_platform_pm(struct pci_platform_pm_ops *ops)
533 {
534         if (!ops->is_manageable || !ops->set_state || !ops->choose_state
535             || !ops->sleep_wake)
536                 return -EINVAL;
537         pci_platform_pm = ops;
538         return 0;
539 }
540
541 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
542 {
543         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
544 }
545
546 static inline int platform_pci_set_power_state(struct pci_dev *dev,
547                                                pci_power_t t)
548 {
549         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
550 }
551
552 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
553 {
554         return pci_platform_pm ?
555                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
556 }
557
558 static inline int platform_pci_sleep_wake(struct pci_dev *dev, bool enable)
559 {
560         return pci_platform_pm ?
561                         pci_platform_pm->sleep_wake(dev, enable) : -ENODEV;
562 }
563
564 static inline int platform_pci_run_wake(struct pci_dev *dev, bool enable)
565 {
566         return pci_platform_pm ?
567                         pci_platform_pm->run_wake(dev, enable) : -ENODEV;
568 }
569
570 static inline bool platform_pci_need_resume(struct pci_dev *dev)
571 {
572         return pci_platform_pm ? pci_platform_pm->need_resume(dev) : false;
573 }
574
575 /**
576  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
577  *                           given PCI device
578  * @dev: PCI device to handle.
579  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
580  *
581  * RETURN VALUE:
582  * -EINVAL if the requested state is invalid.
583  * -EIO if device does not support PCI PM or its PM capabilities register has a
584  * wrong version, or device doesn't support the requested state.
585  * 0 if device already is in the requested state.
586  * 0 if device's power state has been successfully changed.
587  */
588 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
589 {
590         u16 pmcsr;
591         bool need_restore = false;
592
593         /* Check if we're already there */
594         if (dev->current_state == state)
595                 return 0;
596
597         if (!dev->pm_cap)
598                 return -EIO;
599
600         if (state < PCI_D0 || state > PCI_D3hot)
601                 return -EINVAL;
602
603         /* Validate current state:
604          * Can enter D0 from any state, but if we can only go deeper
605          * to sleep if we're already in a low power state
606          */
607         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
608             && dev->current_state > state) {
609                 dev_err(&dev->dev, "invalid power transition (from state %d to %d)\n",
610                         dev->current_state, state);
611                 return -EINVAL;
612         }
613
614         /* check if this device supports the desired state */
615         if ((state == PCI_D1 && !dev->d1_support)
616            || (state == PCI_D2 && !dev->d2_support))
617                 return -EIO;
618
619         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
620
621         /* If we're (effectively) in D3, force entire word to 0.
622          * This doesn't affect PME_Status, disables PME_En, and
623          * sets PowerState to 0.
624          */
625         switch (dev->current_state) {
626         case PCI_D0:
627         case PCI_D1:
628         case PCI_D2:
629                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
630                 pmcsr |= state;
631                 break;
632         case PCI_D3hot:
633         case PCI_D3cold:
634         case PCI_UNKNOWN: /* Boot-up */
635                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
636                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
637                         need_restore = true;
638                 /* Fall-through: force to D0 */
639         default:
640                 pmcsr = 0;
641                 break;
642         }
643
644         /* enter specified state */
645         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
646
647         /* Mandatory power management transition delays */
648         /* see PCI PM 1.1 5.6.1 table 18 */
649         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
650                 pci_dev_d3_sleep(dev);
651         else if (state == PCI_D2 || dev->current_state == PCI_D2)
652                 udelay(PCI_PM_D2_DELAY);
653
654         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
655         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
656         if (dev->current_state != state && printk_ratelimit())
657                 dev_info(&dev->dev, "Refused to change power state, currently in D%d\n",
658                          dev->current_state);
659
660         /*
661          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
662          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
663          * from D3hot to D0 _may_ perform an internal reset, thereby
664          * going to "D0 Uninitialized" rather than "D0 Initialized".
665          * For example, at least some versions of the 3c905B and the
666          * 3c556B exhibit this behaviour.
667          *
668          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
669          * devices in a D3hot state at boot.  Consequently, we need to
670          * restore at least the BARs so that the device will be
671          * accessible to its driver.
672          */
673         if (need_restore)
674                 pci_restore_bars(dev);
675
676         if (dev->bus->self)
677                 pcie_aspm_pm_state_change(dev->bus->self);
678
679         return 0;
680 }
681
682 /**
683  * pci_update_current_state - Read PCI power state of given device from its
684  *                            PCI PM registers and cache it
685  * @dev: PCI device to handle.
686  * @state: State to cache in case the device doesn't have the PM capability
687  */
688 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
689 {
690         if (dev->pm_cap) {
691                 u16 pmcsr;
692
693                 /*
694                  * Configuration space is not accessible for device in
695                  * D3cold, so just keep or set D3cold for safety
696                  */
697                 if (dev->current_state == PCI_D3cold)
698                         return;
699                 if (state == PCI_D3cold) {
700                         dev->current_state = PCI_D3cold;
701                         return;
702                 }
703                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
704                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
705         } else {
706                 dev->current_state = state;
707         }
708 }
709
710 /**
711  * pci_power_up - Put the given device into D0 forcibly
712  * @dev: PCI device to power up
713  */
714 void pci_power_up(struct pci_dev *dev)
715 {
716         if (platform_pci_power_manageable(dev))
717                 platform_pci_set_power_state(dev, PCI_D0);
718
719         pci_raw_set_power_state(dev, PCI_D0);
720         pci_update_current_state(dev, PCI_D0);
721 }
722
723 /**
724  * pci_platform_power_transition - Use platform to change device power state
725  * @dev: PCI device to handle.
726  * @state: State to put the device into.
727  */
728 static int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
729 {
730         int error;
731
732         if (platform_pci_power_manageable(dev)) {
733                 error = platform_pci_set_power_state(dev, state);
734                 if (!error)
735                         pci_update_current_state(dev, state);
736         } else
737                 error = -ENODEV;
738
739         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
740                 dev->current_state = PCI_D0;
741
742         return error;
743 }
744
745 /**
746  * pci_wakeup - Wake up a PCI device
747  * @pci_dev: Device to handle.
748  * @ign: ignored parameter
749  */
750 static int pci_wakeup(struct pci_dev *pci_dev, void *ign)
751 {
752         pci_wakeup_event(pci_dev);
753         pm_request_resume(&pci_dev->dev);
754         return 0;
755 }
756
757 /**
758  * pci_wakeup_bus - Walk given bus and wake up devices on it
759  * @bus: Top bus of the subtree to walk.
760  */
761 static void pci_wakeup_bus(struct pci_bus *bus)
762 {
763         if (bus)
764                 pci_walk_bus(bus, pci_wakeup, NULL);
765 }
766
767 /**
768  * __pci_start_power_transition - Start power transition of a PCI device
769  * @dev: PCI device to handle.
770  * @state: State to put the device into.
771  */
772 static void __pci_start_power_transition(struct pci_dev *dev, pci_power_t state)
773 {
774         if (state == PCI_D0) {
775                 pci_platform_power_transition(dev, PCI_D0);
776                 /*
777                  * Mandatory power management transition delays, see
778                  * PCI Express Base Specification Revision 2.0 Section
779                  * 6.6.1: Conventional Reset.  Do not delay for
780                  * devices powered on/off by corresponding bridge,
781                  * because have already delayed for the bridge.
782                  */
783                 if (dev->runtime_d3cold) {
784                         msleep(dev->d3cold_delay);
785                         /*
786                          * When powering on a bridge from D3cold, the
787                          * whole hierarchy may be powered on into
788                          * D0uninitialized state, resume them to give
789                          * them a chance to suspend again
790                          */
791                         pci_wakeup_bus(dev->subordinate);
792                 }
793         }
794 }
795
796 /**
797  * __pci_dev_set_current_state - Set current state of a PCI device
798  * @dev: Device to handle
799  * @data: pointer to state to be set
800  */
801 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
802 {
803         pci_power_t state = *(pci_power_t *)data;
804
805         dev->current_state = state;
806         return 0;
807 }
808
809 /**
810  * __pci_bus_set_current_state - Walk given bus and set current state of devices
811  * @bus: Top bus of the subtree to walk.
812  * @state: state to be set
813  */
814 static void __pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
815 {
816         if (bus)
817                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
818 }
819
820 /**
821  * __pci_complete_power_transition - Complete power transition of a PCI device
822  * @dev: PCI device to handle.
823  * @state: State to put the device into.
824  *
825  * This function should not be called directly by device drivers.
826  */
827 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state)
828 {
829         int ret;
830
831         if (state <= PCI_D0)
832                 return -EINVAL;
833         ret = pci_platform_power_transition(dev, state);
834         /* Power off the bridge may power off the whole hierarchy */
835         if (!ret && state == PCI_D3cold)
836                 __pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
837         return ret;
838 }
839 EXPORT_SYMBOL_GPL(__pci_complete_power_transition);
840
841 /**
842  * pci_set_power_state - Set the power state of a PCI device
843  * @dev: PCI device to handle.
844  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
845  *
846  * Transition a device to a new power state, using the platform firmware and/or
847  * the device's PCI PM registers.
848  *
849  * RETURN VALUE:
850  * -EINVAL if the requested state is invalid.
851  * -EIO if device does not support PCI PM or its PM capabilities register has a
852  * wrong version, or device doesn't support the requested state.
853  * 0 if device already is in the requested state.
854  * 0 if device's power state has been successfully changed.
855  */
856 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
857 {
858         int error;
859
860         /* bound the state we're entering */
861         if (state > PCI_D3cold)
862                 state = PCI_D3cold;
863         else if (state < PCI_D0)
864                 state = PCI_D0;
865         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
866                 /*
867                  * If the device or the parent bridge do not support PCI PM,
868                  * ignore the request if we're doing anything other than putting
869                  * it into D0 (which would only happen on boot).
870                  */
871                 return 0;
872
873         /* Check if we're already there */
874         if (dev->current_state == state)
875                 return 0;
876
877         __pci_start_power_transition(dev, state);
878
879         /* This device is quirked not to be put into D3, so
880            don't put it in D3 */
881         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
882                 return 0;
883
884         /*
885          * To put device in D3cold, we put device into D3hot in native
886          * way, then put device into D3cold with platform ops
887          */
888         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
889                                         PCI_D3hot : state);
890
891         if (!__pci_complete_power_transition(dev, state))
892                 error = 0;
893
894         return error;
895 }
896 EXPORT_SYMBOL(pci_set_power_state);
897
898 /**
899  * pci_choose_state - Choose the power state of a PCI device
900  * @dev: PCI device to be suspended
901  * @state: target sleep state for the whole system. This is the value
902  *      that is passed to suspend() function.
903  *
904  * Returns PCI power state suitable for given device and given system
905  * message.
906  */
907
908 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
909 {
910         pci_power_t ret;
911
912         if (!dev->pm_cap)
913                 return PCI_D0;
914
915         ret = platform_pci_choose_state(dev);
916         if (ret != PCI_POWER_ERROR)
917                 return ret;
918
919         switch (state.event) {
920         case PM_EVENT_ON:
921                 return PCI_D0;
922         case PM_EVENT_FREEZE:
923         case PM_EVENT_PRETHAW:
924                 /* REVISIT both freeze and pre-thaw "should" use D0 */
925         case PM_EVENT_SUSPEND:
926         case PM_EVENT_HIBERNATE:
927                 return PCI_D3hot;
928         default:
929                 dev_info(&dev->dev, "unrecognized suspend event %d\n",
930                          state.event);
931                 BUG();
932         }
933         return PCI_D0;
934 }
935 EXPORT_SYMBOL(pci_choose_state);
936
937 #define PCI_EXP_SAVE_REGS       7
938
939 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
940                                                        u16 cap, bool extended)
941 {
942         struct pci_cap_saved_state *tmp;
943
944         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
945                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
946                         return tmp;
947         }
948         return NULL;
949 }
950
951 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
952 {
953         return _pci_find_saved_cap(dev, cap, false);
954 }
955
956 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
957 {
958         return _pci_find_saved_cap(dev, cap, true);
959 }
960
961 static int pci_save_pcie_state(struct pci_dev *dev)
962 {
963         int i = 0;
964         struct pci_cap_saved_state *save_state;
965         u16 *cap;
966
967         if (!pci_is_pcie(dev))
968                 return 0;
969
970         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
971         if (!save_state) {
972                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
973                 return -ENOMEM;
974         }
975
976         cap = (u16 *)&save_state->cap.data[0];
977         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
978         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
979         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
980         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
981         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
982         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
983         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
984
985         return 0;
986 }
987
988 static void pci_restore_pcie_state(struct pci_dev *dev)
989 {
990         int i = 0;
991         struct pci_cap_saved_state *save_state;
992         u16 *cap;
993
994         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
995         if (!save_state)
996                 return;
997
998         cap = (u16 *)&save_state->cap.data[0];
999         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1000         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1001         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1002         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1003         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1004         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1005         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1006 }
1007
1008
1009 static int pci_save_pcix_state(struct pci_dev *dev)
1010 {
1011         int pos;
1012         struct pci_cap_saved_state *save_state;
1013
1014         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1015         if (!pos)
1016                 return 0;
1017
1018         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1019         if (!save_state) {
1020                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
1021                 return -ENOMEM;
1022         }
1023
1024         pci_read_config_word(dev, pos + PCI_X_CMD,
1025                              (u16 *)save_state->cap.data);
1026
1027         return 0;
1028 }
1029
1030 static void pci_restore_pcix_state(struct pci_dev *dev)
1031 {
1032         int i = 0, pos;
1033         struct pci_cap_saved_state *save_state;
1034         u16 *cap;
1035
1036         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1037         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1038         if (!save_state || !pos)
1039                 return;
1040         cap = (u16 *)&save_state->cap.data[0];
1041
1042         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1043 }
1044
1045
1046 /**
1047  * pci_save_state - save the PCI configuration space of a device before suspending
1048  * @dev: - PCI device that we're dealing with
1049  */
1050 int pci_save_state(struct pci_dev *dev)
1051 {
1052         int i;
1053         /* XXX: 100% dword access ok here? */
1054         for (i = 0; i < 16; i++)
1055                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1056         dev->state_saved = true;
1057
1058         i = pci_save_pcie_state(dev);
1059         if (i != 0)
1060                 return i;
1061
1062         i = pci_save_pcix_state(dev);
1063         if (i != 0)
1064                 return i;
1065
1066         return pci_save_vc_state(dev);
1067 }
1068 EXPORT_SYMBOL(pci_save_state);
1069
1070 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1071                                      u32 saved_val, int retry)
1072 {
1073         u32 val;
1074
1075         pci_read_config_dword(pdev, offset, &val);
1076         if (val == saved_val)
1077                 return;
1078
1079         for (;;) {
1080                 dev_dbg(&pdev->dev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1081                         offset, val, saved_val);
1082                 pci_write_config_dword(pdev, offset, saved_val);
1083                 if (retry-- <= 0)
1084                         return;
1085
1086                 pci_read_config_dword(pdev, offset, &val);
1087                 if (val == saved_val)
1088                         return;
1089
1090                 mdelay(1);
1091         }
1092 }
1093
1094 static void pci_restore_config_space_range(struct pci_dev *pdev,
1095                                            int start, int end, int retry)
1096 {
1097         int index;
1098
1099         for (index = end; index >= start; index--)
1100                 pci_restore_config_dword(pdev, 4 * index,
1101                                          pdev->saved_config_space[index],
1102                                          retry);
1103 }
1104
1105 static void pci_restore_config_space(struct pci_dev *pdev)
1106 {
1107         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1108                 pci_restore_config_space_range(pdev, 10, 15, 0);
1109                 /* Restore BARs before the command register. */
1110                 pci_restore_config_space_range(pdev, 4, 9, 10);
1111                 pci_restore_config_space_range(pdev, 0, 3, 0);
1112         } else {
1113                 pci_restore_config_space_range(pdev, 0, 15, 0);
1114         }
1115 }
1116
1117 /**
1118  * pci_restore_state - Restore the saved state of a PCI device
1119  * @dev: - PCI device that we're dealing with
1120  */
1121 void pci_restore_state(struct pci_dev *dev)
1122 {
1123         if (!dev->state_saved)
1124                 return;
1125
1126         /* PCI Express register must be restored first */
1127         pci_restore_pcie_state(dev);
1128         pci_restore_ats_state(dev);
1129         pci_restore_vc_state(dev);
1130
1131         pci_cleanup_aer_error_status_regs(dev);
1132
1133         pci_restore_config_space(dev);
1134
1135         pci_restore_pcix_state(dev);
1136         pci_restore_msi_state(dev);
1137
1138         /* Restore ACS and IOV configuration state */
1139         pci_enable_acs(dev);
1140         pci_restore_iov_state(dev);
1141
1142         dev->state_saved = false;
1143 }
1144 EXPORT_SYMBOL(pci_restore_state);
1145
1146 struct pci_saved_state {
1147         u32 config_space[16];
1148         struct pci_cap_saved_data cap[0];
1149 };
1150
1151 /**
1152  * pci_store_saved_state - Allocate and return an opaque struct containing
1153  *                         the device saved state.
1154  * @dev: PCI device that we're dealing with
1155  *
1156  * Return NULL if no state or error.
1157  */
1158 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1159 {
1160         struct pci_saved_state *state;
1161         struct pci_cap_saved_state *tmp;
1162         struct pci_cap_saved_data *cap;
1163         size_t size;
1164
1165         if (!dev->state_saved)
1166                 return NULL;
1167
1168         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1169
1170         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1171                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1172
1173         state = kzalloc(size, GFP_KERNEL);
1174         if (!state)
1175                 return NULL;
1176
1177         memcpy(state->config_space, dev->saved_config_space,
1178                sizeof(state->config_space));
1179
1180         cap = state->cap;
1181         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1182                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1183                 memcpy(cap, &tmp->cap, len);
1184                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1185         }
1186         /* Empty cap_save terminates list */
1187
1188         return state;
1189 }
1190 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1191
1192 /**
1193  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1194  * @dev: PCI device that we're dealing with
1195  * @state: Saved state returned from pci_store_saved_state()
1196  */
1197 int pci_load_saved_state(struct pci_dev *dev,
1198                          struct pci_saved_state *state)
1199 {
1200         struct pci_cap_saved_data *cap;
1201
1202         dev->state_saved = false;
1203
1204         if (!state)
1205                 return 0;
1206
1207         memcpy(dev->saved_config_space, state->config_space,
1208                sizeof(state->config_space));
1209
1210         cap = state->cap;
1211         while (cap->size) {
1212                 struct pci_cap_saved_state *tmp;
1213
1214                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1215                 if (!tmp || tmp->cap.size != cap->size)
1216                         return -EINVAL;
1217
1218                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1219                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1220                        sizeof(struct pci_cap_saved_data) + cap->size);
1221         }
1222
1223         dev->state_saved = true;
1224         return 0;
1225 }
1226 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1227
1228 /**
1229  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1230  *                                 and free the memory allocated for it.
1231  * @dev: PCI device that we're dealing with
1232  * @state: Pointer to saved state returned from pci_store_saved_state()
1233  */
1234 int pci_load_and_free_saved_state(struct pci_dev *dev,
1235                                   struct pci_saved_state **state)
1236 {
1237         int ret = pci_load_saved_state(dev, *state);
1238         kfree(*state);
1239         *state = NULL;
1240         return ret;
1241 }
1242 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1243
1244 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1245 {
1246         return pci_enable_resources(dev, bars);
1247 }
1248
1249 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1250 {
1251         int err;
1252         struct pci_dev *bridge;
1253         u16 cmd;
1254         u8 pin;
1255
1256         err = pci_set_power_state(dev, PCI_D0);
1257         if (err < 0 && err != -EIO)
1258                 return err;
1259
1260         bridge = pci_upstream_bridge(dev);
1261         if (bridge)
1262                 pcie_aspm_powersave_config_link(bridge);
1263
1264         err = pcibios_enable_device(dev, bars);
1265         if (err < 0)
1266                 return err;
1267         pci_fixup_device(pci_fixup_enable, dev);
1268
1269         if (dev->msi_enabled || dev->msix_enabled)
1270                 return 0;
1271
1272         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1273         if (pin) {
1274                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1275                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1276                         pci_write_config_word(dev, PCI_COMMAND,
1277                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1278         }
1279
1280         return 0;
1281 }
1282
1283 /**
1284  * pci_reenable_device - Resume abandoned device
1285  * @dev: PCI device to be resumed
1286  *
1287  *  Note this function is a backend of pci_default_resume and is not supposed
1288  *  to be called by normal code, write proper resume handler and use it instead.
1289  */
1290 int pci_reenable_device(struct pci_dev *dev)
1291 {
1292         if (pci_is_enabled(dev))
1293                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1294         return 0;
1295 }
1296 EXPORT_SYMBOL(pci_reenable_device);
1297
1298 static void pci_enable_bridge(struct pci_dev *dev)
1299 {
1300         struct pci_dev *bridge;
1301         int retval;
1302
1303         bridge = pci_upstream_bridge(dev);
1304         if (bridge)
1305                 pci_enable_bridge(bridge);
1306
1307         if (pci_is_enabled(dev)) {
1308                 if (!dev->is_busmaster)
1309                         pci_set_master(dev);
1310                 return;
1311         }
1312
1313         retval = pci_enable_device(dev);
1314         if (retval)
1315                 dev_err(&dev->dev, "Error enabling bridge (%d), continuing\n",
1316                         retval);
1317         pci_set_master(dev);
1318 }
1319
1320 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1321 {
1322         struct pci_dev *bridge;
1323         int err;
1324         int i, bars = 0;
1325
1326         /*
1327          * Power state could be unknown at this point, either due to a fresh
1328          * boot or a device removal call.  So get the current power state
1329          * so that things like MSI message writing will behave as expected
1330          * (e.g. if the device really is in D0 at enable time).
1331          */
1332         if (dev->pm_cap) {
1333                 u16 pmcsr;
1334                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1335                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1336         }
1337
1338         if (atomic_inc_return(&dev->enable_cnt) > 1)
1339                 return 0;               /* already enabled */
1340
1341         bridge = pci_upstream_bridge(dev);
1342         if (bridge)
1343                 pci_enable_bridge(bridge);
1344
1345         /* only skip sriov related */
1346         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1347                 if (dev->resource[i].flags & flags)
1348                         bars |= (1 << i);
1349         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1350                 if (dev->resource[i].flags & flags)
1351                         bars |= (1 << i);
1352
1353         err = do_pci_enable_device(dev, bars);
1354         if (err < 0)
1355                 atomic_dec(&dev->enable_cnt);
1356         return err;
1357 }
1358
1359 /**
1360  * pci_enable_device_io - Initialize a device for use with IO space
1361  * @dev: PCI device to be initialized
1362  *
1363  *  Initialize device before it's used by a driver. Ask low-level code
1364  *  to enable I/O resources. Wake up the device if it was suspended.
1365  *  Beware, this function can fail.
1366  */
1367 int pci_enable_device_io(struct pci_dev *dev)
1368 {
1369         return pci_enable_device_flags(dev, IORESOURCE_IO);
1370 }
1371 EXPORT_SYMBOL(pci_enable_device_io);
1372
1373 /**
1374  * pci_enable_device_mem - Initialize a device for use with Memory space
1375  * @dev: PCI device to be initialized
1376  *
1377  *  Initialize device before it's used by a driver. Ask low-level code
1378  *  to enable Memory resources. Wake up the device if it was suspended.
1379  *  Beware, this function can fail.
1380  */
1381 int pci_enable_device_mem(struct pci_dev *dev)
1382 {
1383         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1384 }
1385 EXPORT_SYMBOL(pci_enable_device_mem);
1386
1387 /**
1388  * pci_enable_device - Initialize device before it's used by a driver.
1389  * @dev: PCI device to be initialized
1390  *
1391  *  Initialize device before it's used by a driver. Ask low-level code
1392  *  to enable I/O and memory. Wake up the device if it was suspended.
1393  *  Beware, this function can fail.
1394  *
1395  *  Note we don't actually enable the device many times if we call
1396  *  this function repeatedly (we just increment the count).
1397  */
1398 int pci_enable_device(struct pci_dev *dev)
1399 {
1400         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1401 }
1402 EXPORT_SYMBOL(pci_enable_device);
1403
1404 /*
1405  * Managed PCI resources.  This manages device on/off, intx/msi/msix
1406  * on/off and BAR regions.  pci_dev itself records msi/msix status, so
1407  * there's no need to track it separately.  pci_devres is initialized
1408  * when a device is enabled using managed PCI device enable interface.
1409  */
1410 struct pci_devres {
1411         unsigned int enabled:1;
1412         unsigned int pinned:1;
1413         unsigned int orig_intx:1;
1414         unsigned int restore_intx:1;
1415         u32 region_mask;
1416 };
1417
1418 static void pcim_release(struct device *gendev, void *res)
1419 {
1420         struct pci_dev *dev = container_of(gendev, struct pci_dev, dev);
1421         struct pci_devres *this = res;
1422         int i;
1423
1424         if (dev->msi_enabled)
1425                 pci_disable_msi(dev);
1426         if (dev->msix_enabled)
1427                 pci_disable_msix(dev);
1428
1429         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
1430                 if (this->region_mask & (1 << i))
1431                         pci_release_region(dev, i);
1432
1433         if (this->restore_intx)
1434                 pci_intx(dev, this->orig_intx);
1435
1436         if (this->enabled && !this->pinned)
1437                 pci_disable_device(dev);
1438 }
1439
1440 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
1441 {
1442         struct pci_devres *dr, *new_dr;
1443
1444         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
1445         if (dr)
1446                 return dr;
1447
1448         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
1449         if (!new_dr)
1450                 return NULL;
1451         return devres_get(&pdev->dev, new_dr, NULL, NULL);
1452 }
1453
1454 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
1455 {
1456         if (pci_is_managed(pdev))
1457                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
1458         return NULL;
1459 }
1460
1461 /**
1462  * pcim_enable_device - Managed pci_enable_device()
1463  * @pdev: PCI device to be initialized
1464  *
1465  * Managed pci_enable_device().
1466  */
1467 int pcim_enable_device(struct pci_dev *pdev)
1468 {
1469         struct pci_devres *dr;
1470         int rc;
1471
1472         dr = get_pci_dr(pdev);
1473         if (unlikely(!dr))
1474                 return -ENOMEM;
1475         if (dr->enabled)
1476                 return 0;
1477
1478         rc = pci_enable_device(pdev);
1479         if (!rc) {
1480                 pdev->is_managed = 1;
1481                 dr->enabled = 1;
1482         }
1483         return rc;
1484 }
1485 EXPORT_SYMBOL(pcim_enable_device);
1486
1487 /**
1488  * pcim_pin_device - Pin managed PCI device
1489  * @pdev: PCI device to pin
1490  *
1491  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
1492  * driver detach.  @pdev must have been enabled with
1493  * pcim_enable_device().
1494  */
1495 void pcim_pin_device(struct pci_dev *pdev)
1496 {
1497         struct pci_devres *dr;
1498
1499         dr = find_pci_dr(pdev);
1500         WARN_ON(!dr || !dr->enabled);
1501         if (dr)
1502                 dr->pinned = 1;
1503 }
1504 EXPORT_SYMBOL(pcim_pin_device);
1505
1506 /*
1507  * pcibios_add_device - provide arch specific hooks when adding device dev
1508  * @dev: the PCI device being added
1509  *
1510  * Permits the platform to provide architecture specific functionality when
1511  * devices are added. This is the default implementation. Architecture
1512  * implementations can override this.
1513  */
1514 int __weak pcibios_add_device(struct pci_dev *dev)
1515 {
1516         return 0;
1517 }
1518
1519 /**
1520  * pcibios_release_device - provide arch specific hooks when releasing device dev
1521  * @dev: the PCI device being released
1522  *
1523  * Permits the platform to provide architecture specific functionality when
1524  * devices are released. This is the default implementation. Architecture
1525  * implementations can override this.
1526  */
1527 void __weak pcibios_release_device(struct pci_dev *dev) {}
1528
1529 /**
1530  * pcibios_disable_device - disable arch specific PCI resources for device dev
1531  * @dev: the PCI device to disable
1532  *
1533  * Disables architecture specific PCI resources for the device. This
1534  * is the default implementation. Architecture implementations can
1535  * override this.
1536  */
1537 void __weak pcibios_disable_device (struct pci_dev *dev) {}
1538
1539 /**
1540  * pcibios_penalize_isa_irq - penalize an ISA IRQ
1541  * @irq: ISA IRQ to penalize
1542  * @active: IRQ active or not
1543  *
1544  * Permits the platform to provide architecture-specific functionality when
1545  * penalizing ISA IRQs. This is the default implementation. Architecture
1546  * implementations can override this.
1547  */
1548 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
1549
1550 static void do_pci_disable_device(struct pci_dev *dev)
1551 {
1552         u16 pci_command;
1553
1554         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
1555         if (pci_command & PCI_COMMAND_MASTER) {
1556                 pci_command &= ~PCI_COMMAND_MASTER;
1557                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
1558         }
1559
1560         pcibios_disable_device(dev);
1561 }
1562
1563 /**
1564  * pci_disable_enabled_device - Disable device without updating enable_cnt
1565  * @dev: PCI device to disable
1566  *
1567  * NOTE: This function is a backend of PCI power management routines and is
1568  * not supposed to be called drivers.
1569  */
1570 void pci_disable_enabled_device(struct pci_dev *dev)
1571 {
1572         if (pci_is_enabled(dev))
1573                 do_pci_disable_device(dev);
1574 }
1575
1576 /**
1577  * pci_disable_device - Disable PCI device after use
1578  * @dev: PCI device to be disabled
1579  *
1580  * Signal to the system that the PCI device is not in use by the system
1581  * anymore.  This only involves disabling PCI bus-mastering, if active.
1582  *
1583  * Note we don't actually disable the device until all callers of
1584  * pci_enable_device() have called pci_disable_device().
1585  */
1586 void pci_disable_device(struct pci_dev *dev)
1587 {
1588         struct pci_devres *dr;
1589
1590         dr = find_pci_dr(dev);
1591         if (dr)
1592                 dr->enabled = 0;
1593
1594         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
1595                       "disabling already-disabled device");
1596
1597         if (atomic_dec_return(&dev->enable_cnt) != 0)
1598                 return;
1599
1600         do_pci_disable_device(dev);
1601
1602         dev->is_busmaster = 0;
1603 }
1604 EXPORT_SYMBOL(pci_disable_device);
1605
1606 /**
1607  * pcibios_set_pcie_reset_state - set reset state for device dev
1608  * @dev: the PCIe device reset
1609  * @state: Reset state to enter into
1610  *
1611  *
1612  * Sets the PCIe reset state for the device. This is the default
1613  * implementation. Architecture implementations can override this.
1614  */
1615 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
1616                                         enum pcie_reset_state state)
1617 {
1618         return -EINVAL;
1619 }
1620
1621 /**
1622  * pci_set_pcie_reset_state - set reset state for device dev
1623  * @dev: the PCIe device reset
1624  * @state: Reset state to enter into
1625  *
1626  *
1627  * Sets the PCI reset state for the device.
1628  */
1629 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
1630 {
1631         return pcibios_set_pcie_reset_state(dev, state);
1632 }
1633 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
1634
1635 /**
1636  * pci_check_pme_status - Check if given device has generated PME.
1637  * @dev: Device to check.
1638  *
1639  * Check the PME status of the device and if set, clear it and clear PME enable
1640  * (if set).  Return 'true' if PME status and PME enable were both set or
1641  * 'false' otherwise.
1642  */
1643 bool pci_check_pme_status(struct pci_dev *dev)
1644 {
1645         int pmcsr_pos;
1646         u16 pmcsr;
1647         bool ret = false;
1648
1649         if (!dev->pm_cap)
1650                 return false;
1651
1652         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
1653         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
1654         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
1655                 return false;
1656
1657         /* Clear PME status. */
1658         pmcsr |= PCI_PM_CTRL_PME_STATUS;
1659         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
1660                 /* Disable PME to avoid interrupt flood. */
1661                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1662                 ret = true;
1663         }
1664
1665         pci_write_config_word(dev, pmcsr_pos, pmcsr);
1666
1667         return ret;
1668 }
1669
1670 /**
1671  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
1672  * @dev: Device to handle.
1673  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
1674  *
1675  * Check if @dev has generated PME and queue a resume request for it in that
1676  * case.
1677  */
1678 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
1679 {
1680         if (pme_poll_reset && dev->pme_poll)
1681                 dev->pme_poll = false;
1682
1683         if (pci_check_pme_status(dev)) {
1684                 pci_wakeup_event(dev);
1685                 pm_request_resume(&dev->dev);
1686         }
1687         return 0;
1688 }
1689
1690 /**
1691  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
1692  * @bus: Top bus of the subtree to walk.
1693  */
1694 void pci_pme_wakeup_bus(struct pci_bus *bus)
1695 {
1696         if (bus)
1697                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
1698 }
1699
1700
1701 /**
1702  * pci_pme_capable - check the capability of PCI device to generate PME#
1703  * @dev: PCI device to handle.
1704  * @state: PCI state from which device will issue PME#.
1705  */
1706 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
1707 {
1708         if (!dev->pm_cap)
1709                 return false;
1710
1711         return !!(dev->pme_support & (1 << state));
1712 }
1713 EXPORT_SYMBOL(pci_pme_capable);
1714
1715 static void pci_pme_list_scan(struct work_struct *work)
1716 {
1717         struct pci_pme_device *pme_dev, *n;
1718
1719         mutex_lock(&pci_pme_list_mutex);
1720         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
1721                 if (pme_dev->dev->pme_poll) {
1722                         struct pci_dev *bridge;
1723
1724                         bridge = pme_dev->dev->bus->self;
1725                         /*
1726                          * If bridge is in low power state, the
1727                          * configuration space of subordinate devices
1728                          * may be not accessible
1729                          */
1730                         if (bridge && bridge->current_state != PCI_D0)
1731                                 continue;
1732                         pci_pme_wakeup(pme_dev->dev, NULL);
1733                 } else {
1734                         list_del(&pme_dev->list);
1735                         kfree(pme_dev);
1736                 }
1737         }
1738         if (!list_empty(&pci_pme_list))
1739                 schedule_delayed_work(&pci_pme_work,
1740                                       msecs_to_jiffies(PME_TIMEOUT));
1741         mutex_unlock(&pci_pme_list_mutex);
1742 }
1743
1744 /**
1745  * pci_pme_active - enable or disable PCI device's PME# function
1746  * @dev: PCI device to handle.
1747  * @enable: 'true' to enable PME# generation; 'false' to disable it.
1748  *
1749  * The caller must verify that the device is capable of generating PME# before
1750  * calling this function with @enable equal to 'true'.
1751  */
1752 void pci_pme_active(struct pci_dev *dev, bool enable)
1753 {
1754         u16 pmcsr;
1755
1756         if (!dev->pme_support)
1757                 return;
1758
1759         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1760         /* Clear PME_Status by writing 1 to it and enable PME# */
1761         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
1762         if (!enable)
1763                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1764
1765         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1766
1767         /*
1768          * PCI (as opposed to PCIe) PME requires that the device have
1769          * its PME# line hooked up correctly. Not all hardware vendors
1770          * do this, so the PME never gets delivered and the device
1771          * remains asleep. The easiest way around this is to
1772          * periodically walk the list of suspended devices and check
1773          * whether any have their PME flag set. The assumption is that
1774          * we'll wake up often enough anyway that this won't be a huge
1775          * hit, and the power savings from the devices will still be a
1776          * win.
1777          *
1778          * Although PCIe uses in-band PME message instead of PME# line
1779          * to report PME, PME does not work for some PCIe devices in
1780          * reality.  For example, there are devices that set their PME
1781          * status bits, but don't really bother to send a PME message;
1782          * there are PCI Express Root Ports that don't bother to
1783          * trigger interrupts when they receive PME messages from the
1784          * devices below.  So PME poll is used for PCIe devices too.
1785          */
1786
1787         if (dev->pme_poll) {
1788                 struct pci_pme_device *pme_dev;
1789                 if (enable) {
1790                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
1791                                           GFP_KERNEL);
1792                         if (!pme_dev) {
1793                                 dev_warn(&dev->dev, "can't enable PME#\n");
1794                                 return;
1795                         }
1796                         pme_dev->dev = dev;
1797                         mutex_lock(&pci_pme_list_mutex);
1798                         list_add(&pme_dev->list, &pci_pme_list);
1799                         if (list_is_singular(&pci_pme_list))
1800                                 schedule_delayed_work(&pci_pme_work,
1801                                                       msecs_to_jiffies(PME_TIMEOUT));
1802                         mutex_unlock(&pci_pme_list_mutex);
1803                 } else {
1804                         mutex_lock(&pci_pme_list_mutex);
1805                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
1806                                 if (pme_dev->dev == dev) {
1807                                         list_del(&pme_dev->list);
1808                                         kfree(pme_dev);
1809                                         break;
1810                                 }
1811                         }
1812                         mutex_unlock(&pci_pme_list_mutex);
1813                 }
1814         }
1815
1816         dev_dbg(&dev->dev, "PME# %s\n", enable ? "enabled" : "disabled");
1817 }
1818 EXPORT_SYMBOL(pci_pme_active);
1819
1820 /**
1821  * __pci_enable_wake - enable PCI device as wakeup event source
1822  * @dev: PCI device affected
1823  * @state: PCI state from which device will issue wakeup events
1824  * @runtime: True if the events are to be generated at run time
1825  * @enable: True to enable event generation; false to disable
1826  *
1827  * This enables the device as a wakeup event source, or disables it.
1828  * When such events involves platform-specific hooks, those hooks are
1829  * called automatically by this routine.
1830  *
1831  * Devices with legacy power management (no standard PCI PM capabilities)
1832  * always require such platform hooks.
1833  *
1834  * RETURN VALUE:
1835  * 0 is returned on success
1836  * -EINVAL is returned if device is not supposed to wake up the system
1837  * Error code depending on the platform is returned if both the platform and
1838  * the native mechanism fail to enable the generation of wake-up events
1839  */
1840 int __pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1841                       bool runtime, bool enable)
1842 {
1843         int ret = 0;
1844
1845         if (enable && !runtime && !device_may_wakeup(&dev->dev))
1846                 return -EINVAL;
1847
1848         /* Don't do the same thing twice in a row for one device. */
1849         if (!!enable == !!dev->wakeup_prepared)
1850                 return 0;
1851
1852         /*
1853          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
1854          * Anderson we should be doing PME# wake enable followed by ACPI wake
1855          * enable.  To disable wake-up we call the platform first, for symmetry.
1856          */
1857
1858         if (enable) {
1859                 int error;
1860
1861                 if (pci_pme_capable(dev, state))
1862                         pci_pme_active(dev, true);
1863                 else
1864                         ret = 1;
1865                 error = runtime ? platform_pci_run_wake(dev, true) :
1866                                         platform_pci_sleep_wake(dev, true);
1867                 if (ret)
1868                         ret = error;
1869                 if (!ret)
1870                         dev->wakeup_prepared = true;
1871         } else {
1872                 if (runtime)
1873                         platform_pci_run_wake(dev, false);
1874                 else
1875                         platform_pci_sleep_wake(dev, false);
1876                 pci_pme_active(dev, false);
1877                 dev->wakeup_prepared = false;
1878         }
1879
1880         return ret;
1881 }
1882 EXPORT_SYMBOL(__pci_enable_wake);
1883
1884 /**
1885  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
1886  * @dev: PCI device to prepare
1887  * @enable: True to enable wake-up event generation; false to disable
1888  *
1889  * Many drivers want the device to wake up the system from D3_hot or D3_cold
1890  * and this function allows them to set that up cleanly - pci_enable_wake()
1891  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
1892  * ordering constraints.
1893  *
1894  * This function only returns error code if the device is not capable of
1895  * generating PME# from both D3_hot and D3_cold, and the platform is unable to
1896  * enable wake-up power for it.
1897  */
1898 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1899 {
1900         return pci_pme_capable(dev, PCI_D3cold) ?
1901                         pci_enable_wake(dev, PCI_D3cold, enable) :
1902                         pci_enable_wake(dev, PCI_D3hot, enable);
1903 }
1904 EXPORT_SYMBOL(pci_wake_from_d3);
1905
1906 /**
1907  * pci_target_state - find an appropriate low power state for a given PCI dev
1908  * @dev: PCI device
1909  *
1910  * Use underlying platform code to find a supported low power state for @dev.
1911  * If the platform can't manage @dev, return the deepest state from which it
1912  * can generate wake events, based on any available PME info.
1913  */
1914 static pci_power_t pci_target_state(struct pci_dev *dev)
1915 {
1916         pci_power_t target_state = PCI_D3hot;
1917
1918         if (platform_pci_power_manageable(dev)) {
1919                 /*
1920                  * Call the platform to choose the target state of the device
1921                  * and enable wake-up from this state if supported.
1922                  */
1923                 pci_power_t state = platform_pci_choose_state(dev);
1924
1925                 switch (state) {
1926                 case PCI_POWER_ERROR:
1927                 case PCI_UNKNOWN:
1928                         break;
1929                 case PCI_D1:
1930                 case PCI_D2:
1931                         if (pci_no_d1d2(dev))
1932                                 break;
1933                 default:
1934                         target_state = state;
1935                 }
1936         } else if (!dev->pm_cap) {
1937                 target_state = PCI_D0;
1938         } else if (device_may_wakeup(&dev->dev)) {
1939                 /*
1940                  * Find the deepest state from which the device can generate
1941                  * wake-up events, make it the target state and enable device
1942                  * to generate PME#.
1943                  */
1944                 if (dev->pme_support) {
1945                         while (target_state
1946                               && !(dev->pme_support & (1 << target_state)))
1947                                 target_state--;
1948                 }
1949         }
1950
1951         return target_state;
1952 }
1953
1954 /**
1955  * pci_prepare_to_sleep - prepare PCI device for system-wide transition into a sleep state
1956  * @dev: Device to handle.
1957  *
1958  * Choose the power state appropriate for the device depending on whether
1959  * it can wake up the system and/or is power manageable by the platform
1960  * (PCI_D3hot is the default) and put the device into that state.
1961  */
1962 int pci_prepare_to_sleep(struct pci_dev *dev)
1963 {
1964         pci_power_t target_state = pci_target_state(dev);
1965         int error;
1966
1967         if (target_state == PCI_POWER_ERROR)
1968                 return -EIO;
1969
1970         pci_enable_wake(dev, target_state, device_may_wakeup(&dev->dev));
1971
1972         error = pci_set_power_state(dev, target_state);
1973
1974         if (error)
1975                 pci_enable_wake(dev, target_state, false);
1976
1977         return error;
1978 }
1979 EXPORT_SYMBOL(pci_prepare_to_sleep);
1980
1981 /**
1982  * pci_back_from_sleep - turn PCI device on during system-wide transition into working state
1983  * @dev: Device to handle.
1984  *
1985  * Disable device's system wake-up capability and put it into D0.
1986  */
1987 int pci_back_from_sleep(struct pci_dev *dev)
1988 {
1989         pci_enable_wake(dev, PCI_D0, false);
1990         return pci_set_power_state(dev, PCI_D0);
1991 }
1992 EXPORT_SYMBOL(pci_back_from_sleep);
1993
1994 /**
1995  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
1996  * @dev: PCI device being suspended.
1997  *
1998  * Prepare @dev to generate wake-up events at run time and put it into a low
1999  * power state.
2000  */
2001 int pci_finish_runtime_suspend(struct pci_dev *dev)
2002 {
2003         pci_power_t target_state = pci_target_state(dev);
2004         int error;
2005
2006         if (target_state == PCI_POWER_ERROR)
2007                 return -EIO;
2008
2009         dev->runtime_d3cold = target_state == PCI_D3cold;
2010
2011         __pci_enable_wake(dev, target_state, true, pci_dev_run_wake(dev));
2012
2013         error = pci_set_power_state(dev, target_state);
2014
2015         if (error) {
2016                 __pci_enable_wake(dev, target_state, true, false);
2017                 dev->runtime_d3cold = false;
2018         }
2019
2020         return error;
2021 }
2022
2023 /**
2024  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2025  * @dev: Device to check.
2026  *
2027  * Return true if the device itself is capable of generating wake-up events
2028  * (through the platform or using the native PCIe PME) or if the device supports
2029  * PME and one of its upstream bridges can generate wake-up events.
2030  */
2031 bool pci_dev_run_wake(struct pci_dev *dev)
2032 {
2033         struct pci_bus *bus = dev->bus;
2034
2035         if (device_run_wake(&dev->dev))
2036                 return true;
2037
2038         if (!dev->pme_support)
2039                 return false;
2040
2041         while (bus->parent) {
2042                 struct pci_dev *bridge = bus->self;
2043
2044                 if (device_run_wake(&bridge->dev))
2045                         return true;
2046
2047                 bus = bus->parent;
2048         }
2049
2050         /* We have reached the root bus. */
2051         if (bus->bridge)
2052                 return device_run_wake(bus->bridge);
2053
2054         return false;
2055 }
2056 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2057
2058 /**
2059  * pci_dev_keep_suspended - Check if the device can stay in the suspended state.
2060  * @pci_dev: Device to check.
2061  *
2062  * Return 'true' if the device is runtime-suspended, it doesn't have to be
2063  * reconfigured due to wakeup settings difference between system and runtime
2064  * suspend and the current power state of it is suitable for the upcoming
2065  * (system) transition.
2066  */
2067 bool pci_dev_keep_suspended(struct pci_dev *pci_dev)
2068 {
2069         struct device *dev = &pci_dev->dev;
2070
2071         if (!pm_runtime_suspended(dev)
2072             || (device_can_wakeup(dev) && !device_may_wakeup(dev))
2073             || platform_pci_need_resume(pci_dev))
2074                 return false;
2075
2076         return pci_target_state(pci_dev) == pci_dev->current_state;
2077 }
2078
2079 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2080 {
2081         struct device *dev = &pdev->dev;
2082         struct device *parent = dev->parent;
2083
2084         if (parent)
2085                 pm_runtime_get_sync(parent);
2086         pm_runtime_get_noresume(dev);
2087         /*
2088          * pdev->current_state is set to PCI_D3cold during suspending,
2089          * so wait until suspending completes
2090          */
2091         pm_runtime_barrier(dev);
2092         /*
2093          * Only need to resume devices in D3cold, because config
2094          * registers are still accessible for devices suspended but
2095          * not in D3cold.
2096          */
2097         if (pdev->current_state == PCI_D3cold)
2098                 pm_runtime_resume(dev);
2099 }
2100
2101 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2102 {
2103         struct device *dev = &pdev->dev;
2104         struct device *parent = dev->parent;
2105
2106         pm_runtime_put(dev);
2107         if (parent)
2108                 pm_runtime_put_sync(parent);
2109 }
2110
2111 /**
2112  * pci_pm_init - Initialize PM functions of given PCI device
2113  * @dev: PCI device to handle.
2114  */
2115 void pci_pm_init(struct pci_dev *dev)
2116 {
2117         int pm;
2118         u16 pmc;
2119
2120         pm_runtime_forbid(&dev->dev);
2121         pm_runtime_set_active(&dev->dev);
2122         pm_runtime_enable(&dev->dev);
2123         device_enable_async_suspend(&dev->dev);
2124         dev->wakeup_prepared = false;
2125
2126         dev->pm_cap = 0;
2127         dev->pme_support = 0;
2128
2129         /* find PCI PM capability in list */
2130         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
2131         if (!pm)
2132                 return;
2133         /* Check device's ability to generate PME# */
2134         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
2135
2136         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
2137                 dev_err(&dev->dev, "unsupported PM cap regs version (%u)\n",
2138                         pmc & PCI_PM_CAP_VER_MASK);
2139                 return;
2140         }
2141
2142         dev->pm_cap = pm;
2143         dev->d3_delay = PCI_PM_D3_WAIT;
2144         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
2145         dev->d3cold_allowed = true;
2146
2147         dev->d1_support = false;
2148         dev->d2_support = false;
2149         if (!pci_no_d1d2(dev)) {
2150                 if (pmc & PCI_PM_CAP_D1)
2151                         dev->d1_support = true;
2152                 if (pmc & PCI_PM_CAP_D2)
2153                         dev->d2_support = true;
2154
2155                 if (dev->d1_support || dev->d2_support)
2156                         dev_printk(KERN_DEBUG, &dev->dev, "supports%s%s\n",
2157                                    dev->d1_support ? " D1" : "",
2158                                    dev->d2_support ? " D2" : "");
2159         }
2160
2161         pmc &= PCI_PM_CAP_PME_MASK;
2162         if (pmc) {
2163                 dev_printk(KERN_DEBUG, &dev->dev,
2164                          "PME# supported from%s%s%s%s%s\n",
2165                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
2166                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
2167                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
2168                          (pmc & PCI_PM_CAP_PME_D3) ? " D3hot" : "",
2169                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
2170                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
2171                 dev->pme_poll = true;
2172                 /*
2173                  * Make device's PM flags reflect the wake-up capability, but
2174                  * let the user space enable it to wake up the system as needed.
2175                  */
2176                 device_set_wakeup_capable(&dev->dev, true);
2177                 /* Disable the PME# generation functionality */
2178                 pci_pme_active(dev, false);
2179         }
2180 }
2181
2182 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
2183 {
2184         unsigned long flags = IORESOURCE_PCI_FIXED;
2185
2186         switch (prop) {
2187         case PCI_EA_P_MEM:
2188         case PCI_EA_P_VF_MEM:
2189                 flags |= IORESOURCE_MEM;
2190                 break;
2191         case PCI_EA_P_MEM_PREFETCH:
2192         case PCI_EA_P_VF_MEM_PREFETCH:
2193                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
2194                 break;
2195         case PCI_EA_P_IO:
2196                 flags |= IORESOURCE_IO;
2197                 break;
2198         default:
2199                 return 0;
2200         }
2201
2202         return flags;
2203 }
2204
2205 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
2206                                             u8 prop)
2207 {
2208         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
2209                 return &dev->resource[bei];
2210 #ifdef CONFIG_PCI_IOV
2211         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
2212                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
2213                 return &dev->resource[PCI_IOV_RESOURCES +
2214                                       bei - PCI_EA_BEI_VF_BAR0];
2215 #endif
2216         else if (bei == PCI_EA_BEI_ROM)
2217                 return &dev->resource[PCI_ROM_RESOURCE];
2218         else
2219                 return NULL;
2220 }
2221
2222 /* Read an Enhanced Allocation (EA) entry */
2223 static int pci_ea_read(struct pci_dev *dev, int offset)
2224 {
2225         struct resource *res;
2226         int ent_size, ent_offset = offset;
2227         resource_size_t start, end;
2228         unsigned long flags;
2229         u32 dw0, bei, base, max_offset;
2230         u8 prop;
2231         bool support_64 = (sizeof(resource_size_t) >= 8);
2232
2233         pci_read_config_dword(dev, ent_offset, &dw0);
2234         ent_offset += 4;
2235
2236         /* Entry size field indicates DWORDs after 1st */
2237         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
2238
2239         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
2240                 goto out;
2241
2242         bei = (dw0 & PCI_EA_BEI) >> 4;
2243         prop = (dw0 & PCI_EA_PP) >> 8;
2244
2245         /*
2246          * If the Property is in the reserved range, try the Secondary
2247          * Property instead.
2248          */
2249         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
2250                 prop = (dw0 & PCI_EA_SP) >> 16;
2251         if (prop > PCI_EA_P_BRIDGE_IO)
2252                 goto out;
2253
2254         res = pci_ea_get_resource(dev, bei, prop);
2255         if (!res) {
2256                 dev_err(&dev->dev, "Unsupported EA entry BEI: %u\n", bei);
2257                 goto out;
2258         }
2259
2260         flags = pci_ea_flags(dev, prop);
2261         if (!flags) {
2262                 dev_err(&dev->dev, "Unsupported EA properties: %#x\n", prop);
2263                 goto out;
2264         }
2265
2266         /* Read Base */
2267         pci_read_config_dword(dev, ent_offset, &base);
2268         start = (base & PCI_EA_FIELD_MASK);
2269         ent_offset += 4;
2270
2271         /* Read MaxOffset */
2272         pci_read_config_dword(dev, ent_offset, &max_offset);
2273         ent_offset += 4;
2274
2275         /* Read Base MSBs (if 64-bit entry) */
2276         if (base & PCI_EA_IS_64) {
2277                 u32 base_upper;
2278
2279                 pci_read_config_dword(dev, ent_offset, &base_upper);
2280                 ent_offset += 4;
2281
2282                 flags |= IORESOURCE_MEM_64;
2283
2284                 /* entry starts above 32-bit boundary, can't use */
2285                 if (!support_64 && base_upper)
2286                         goto out;
2287
2288                 if (support_64)
2289                         start |= ((u64)base_upper << 32);
2290         }
2291
2292         end = start + (max_offset | 0x03);
2293
2294         /* Read MaxOffset MSBs (if 64-bit entry) */
2295         if (max_offset & PCI_EA_IS_64) {
2296                 u32 max_offset_upper;
2297
2298                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
2299                 ent_offset += 4;
2300
2301                 flags |= IORESOURCE_MEM_64;
2302
2303                 /* entry too big, can't use */
2304                 if (!support_64 && max_offset_upper)
2305                         goto out;
2306
2307                 if (support_64)
2308                         end += ((u64)max_offset_upper << 32);
2309         }
2310
2311         if (end < start) {
2312                 dev_err(&dev->dev, "EA Entry crosses address boundary\n");
2313                 goto out;
2314         }
2315
2316         if (ent_size != ent_offset - offset) {
2317                 dev_err(&dev->dev,
2318                         "EA Entry Size (%d) does not match length read (%d)\n",
2319                         ent_size, ent_offset - offset);
2320                 goto out;
2321         }
2322
2323         res->name = pci_name(dev);
2324         res->start = start;
2325         res->end = end;
2326         res->flags = flags;
2327
2328         if (bei <= PCI_EA_BEI_BAR5)
2329                 dev_printk(KERN_DEBUG, &dev->dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
2330                            bei, res, prop);
2331         else if (bei == PCI_EA_BEI_ROM)
2332                 dev_printk(KERN_DEBUG, &dev->dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
2333                            res, prop);
2334         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
2335                 dev_printk(KERN_DEBUG, &dev->dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
2336                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
2337         else
2338                 dev_printk(KERN_DEBUG, &dev->dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
2339                            bei, res, prop);
2340
2341 out:
2342         return offset + ent_size;
2343 }
2344
2345 /* Enhanced Allocation Initalization */
2346 void pci_ea_init(struct pci_dev *dev)
2347 {
2348         int ea;
2349         u8 num_ent;
2350         int offset;
2351         int i;
2352
2353         /* find PCI EA capability in list */
2354         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
2355         if (!ea)
2356                 return;
2357
2358         /* determine the number of entries */
2359         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
2360                                         &num_ent);
2361         num_ent &= PCI_EA_NUM_ENT_MASK;
2362
2363         offset = ea + PCI_EA_FIRST_ENT;
2364
2365         /* Skip DWORD 2 for type 1 functions */
2366         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
2367                 offset += 4;
2368
2369         /* parse each EA entry */
2370         for (i = 0; i < num_ent; ++i)
2371                 offset = pci_ea_read(dev, offset);
2372 }
2373
2374 static void pci_add_saved_cap(struct pci_dev *pci_dev,
2375         struct pci_cap_saved_state *new_cap)
2376 {
2377         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
2378 }
2379
2380 /**
2381  * _pci_add_cap_save_buffer - allocate buffer for saving given
2382  *                            capability registers
2383  * @dev: the PCI device
2384  * @cap: the capability to allocate the buffer for
2385  * @extended: Standard or Extended capability ID
2386  * @size: requested size of the buffer
2387  */
2388 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
2389                                     bool extended, unsigned int size)
2390 {
2391         int pos;
2392         struct pci_cap_saved_state *save_state;
2393
2394         if (extended)
2395                 pos = pci_find_ext_capability(dev, cap);
2396         else
2397                 pos = pci_find_capability(dev, cap);
2398
2399         if (!pos)
2400                 return 0;
2401
2402         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
2403         if (!save_state)
2404                 return -ENOMEM;
2405
2406         save_state->cap.cap_nr = cap;
2407         save_state->cap.cap_extended = extended;
2408         save_state->cap.size = size;
2409         pci_add_saved_cap(dev, save_state);
2410
2411         return 0;
2412 }
2413
2414 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
2415 {
2416         return _pci_add_cap_save_buffer(dev, cap, false, size);
2417 }
2418
2419 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
2420 {
2421         return _pci_add_cap_save_buffer(dev, cap, true, size);
2422 }
2423
2424 /**
2425  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
2426  * @dev: the PCI device
2427  */
2428 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
2429 {
2430         int error;
2431
2432         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
2433                                         PCI_EXP_SAVE_REGS * sizeof(u16));
2434         if (error)
2435                 dev_err(&dev->dev,
2436                         "unable to preallocate PCI Express save buffer\n");
2437
2438         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
2439         if (error)
2440                 dev_err(&dev->dev,
2441                         "unable to preallocate PCI-X save buffer\n");
2442
2443         pci_allocate_vc_save_buffers(dev);
2444 }
2445
2446 void pci_free_cap_save_buffers(struct pci_dev *dev)
2447 {
2448         struct pci_cap_saved_state *tmp;
2449         struct hlist_node *n;
2450
2451         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
2452                 kfree(tmp);
2453 }
2454
2455 /**
2456  * pci_configure_ari - enable or disable ARI forwarding
2457  * @dev: the PCI device
2458  *
2459  * If @dev and its upstream bridge both support ARI, enable ARI in the
2460  * bridge.  Otherwise, disable ARI in the bridge.
2461  */
2462 void pci_configure_ari(struct pci_dev *dev)
2463 {
2464         u32 cap;
2465         struct pci_dev *bridge;
2466
2467         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
2468                 return;
2469
2470         bridge = dev->bus->self;
2471         if (!bridge)
2472                 return;
2473
2474         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
2475         if (!(cap & PCI_EXP_DEVCAP2_ARI))
2476                 return;
2477
2478         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
2479                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
2480                                          PCI_EXP_DEVCTL2_ARI);
2481                 bridge->ari_enabled = 1;
2482         } else {
2483                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
2484                                            PCI_EXP_DEVCTL2_ARI);
2485                 bridge->ari_enabled = 0;
2486         }
2487 }
2488
2489 static int pci_acs_enable;
2490
2491 /**
2492  * pci_request_acs - ask for ACS to be enabled if supported
2493  */
2494 void pci_request_acs(void)
2495 {
2496         pci_acs_enable = 1;
2497 }
2498
2499 /**
2500  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilites
2501  * @dev: the PCI device
2502  */
2503 static int pci_std_enable_acs(struct pci_dev *dev)
2504 {
2505         int pos;
2506         u16 cap;
2507         u16 ctrl;
2508
2509         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
2510         if (!pos)
2511                 return -ENODEV;
2512
2513         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
2514         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
2515
2516         /* Source Validation */
2517         ctrl |= (cap & PCI_ACS_SV);
2518
2519         /* P2P Request Redirect */
2520         ctrl |= (cap & PCI_ACS_RR);
2521
2522         /* P2P Completion Redirect */
2523         ctrl |= (cap & PCI_ACS_CR);
2524
2525         /* Upstream Forwarding */
2526         ctrl |= (cap & PCI_ACS_UF);
2527
2528         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
2529
2530         return 0;
2531 }
2532
2533 /**
2534  * pci_enable_acs - enable ACS if hardware support it
2535  * @dev: the PCI device
2536  */
2537 void pci_enable_acs(struct pci_dev *dev)
2538 {
2539         if (!pci_acs_enable)
2540                 return;
2541
2542         if (!pci_std_enable_acs(dev))
2543                 return;
2544
2545         pci_dev_specific_enable_acs(dev);
2546 }
2547
2548 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
2549 {
2550         int pos;
2551         u16 cap, ctrl;
2552
2553         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_ACS);
2554         if (!pos)
2555                 return false;
2556
2557         /*
2558          * Except for egress control, capabilities are either required
2559          * or only required if controllable.  Features missing from the
2560          * capability field can therefore be assumed as hard-wired enabled.
2561          */
2562         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
2563         acs_flags &= (cap | PCI_ACS_EC);
2564
2565         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
2566         return (ctrl & acs_flags) == acs_flags;
2567 }
2568
2569 /**
2570  * pci_acs_enabled - test ACS against required flags for a given device
2571  * @pdev: device to test
2572  * @acs_flags: required PCI ACS flags
2573  *
2574  * Return true if the device supports the provided flags.  Automatically
2575  * filters out flags that are not implemented on multifunction devices.
2576  *
2577  * Note that this interface checks the effective ACS capabilities of the
2578  * device rather than the actual capabilities.  For instance, most single
2579  * function endpoints are not required to support ACS because they have no
2580  * opportunity for peer-to-peer access.  We therefore return 'true'
2581  * regardless of whether the device exposes an ACS capability.  This makes
2582  * it much easier for callers of this function to ignore the actual type
2583  * or topology of the device when testing ACS support.
2584  */
2585 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
2586 {
2587         int ret;
2588
2589         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
2590         if (ret >= 0)
2591                 return ret > 0;
2592
2593         /*
2594          * Conventional PCI and PCI-X devices never support ACS, either
2595          * effectively or actually.  The shared bus topology implies that
2596          * any device on the bus can receive or snoop DMA.
2597          */
2598         if (!pci_is_pcie(pdev))
2599                 return false;
2600
2601         switch (pci_pcie_type(pdev)) {
2602         /*
2603          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
2604          * but since their primary interface is PCI/X, we conservatively
2605          * handle them as we would a non-PCIe device.
2606          */
2607         case PCI_EXP_TYPE_PCIE_BRIDGE:
2608         /*
2609          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
2610          * applicable... must never implement an ACS Extended Capability...".
2611          * This seems arbitrary, but we take a conservative interpretation
2612          * of this statement.
2613          */
2614         case PCI_EXP_TYPE_PCI_BRIDGE:
2615         case PCI_EXP_TYPE_RC_EC:
2616                 return false;
2617         /*
2618          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
2619          * implement ACS in order to indicate their peer-to-peer capabilities,
2620          * regardless of whether they are single- or multi-function devices.
2621          */
2622         case PCI_EXP_TYPE_DOWNSTREAM:
2623         case PCI_EXP_TYPE_ROOT_PORT:
2624                 return pci_acs_flags_enabled(pdev, acs_flags);
2625         /*
2626          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
2627          * implemented by the remaining PCIe types to indicate peer-to-peer
2628          * capabilities, but only when they are part of a multifunction
2629          * device.  The footnote for section 6.12 indicates the specific
2630          * PCIe types included here.
2631          */
2632         case PCI_EXP_TYPE_ENDPOINT:
2633         case PCI_EXP_TYPE_UPSTREAM:
2634         case PCI_EXP_TYPE_LEG_END:
2635         case PCI_EXP_TYPE_RC_END:
2636                 if (!pdev->multifunction)
2637                         break;
2638
2639                 return pci_acs_flags_enabled(pdev, acs_flags);
2640         }
2641
2642         /*
2643          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
2644          * to single function devices with the exception of downstream ports.
2645          */
2646         return true;
2647 }
2648
2649 /**
2650  * pci_acs_path_enable - test ACS flags from start to end in a hierarchy
2651  * @start: starting downstream device
2652  * @end: ending upstream device or NULL to search to the root bus
2653  * @acs_flags: required flags
2654  *
2655  * Walk up a device tree from start to end testing PCI ACS support.  If
2656  * any step along the way does not support the required flags, return false.
2657  */
2658 bool pci_acs_path_enabled(struct pci_dev *start,
2659                           struct pci_dev *end, u16 acs_flags)
2660 {
2661         struct pci_dev *pdev, *parent = start;
2662
2663         do {
2664                 pdev = parent;
2665
2666                 if (!pci_acs_enabled(pdev, acs_flags))
2667                         return false;
2668
2669                 if (pci_is_root_bus(pdev->bus))
2670                         return (end == NULL);
2671
2672                 parent = pdev->bus->self;
2673         } while (pdev != end);
2674
2675         return true;
2676 }
2677
2678 /**
2679  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
2680  * @dev: the PCI device
2681  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
2682  *
2683  * Perform INTx swizzling for a device behind one level of bridge.  This is
2684  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
2685  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
2686  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
2687  * the PCI Express Base Specification, Revision 2.1)
2688  */
2689 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
2690 {
2691         int slot;
2692
2693         if (pci_ari_enabled(dev->bus))
2694                 slot = 0;
2695         else
2696                 slot = PCI_SLOT(dev->devfn);
2697
2698         return (((pin - 1) + slot) % 4) + 1;
2699 }
2700
2701 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
2702 {
2703         u8 pin;
2704
2705         pin = dev->pin;
2706         if (!pin)
2707                 return -1;
2708
2709         while (!pci_is_root_bus(dev->bus)) {
2710                 pin = pci_swizzle_interrupt_pin(dev, pin);
2711                 dev = dev->bus->self;
2712         }
2713         *bridge = dev;
2714         return pin;
2715 }
2716
2717 /**
2718  * pci_common_swizzle - swizzle INTx all the way to root bridge
2719  * @dev: the PCI device
2720  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
2721  *
2722  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
2723  * bridges all the way up to a PCI root bus.
2724  */
2725 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
2726 {
2727         u8 pin = *pinp;
2728
2729         while (!pci_is_root_bus(dev->bus)) {
2730                 pin = pci_swizzle_interrupt_pin(dev, pin);
2731                 dev = dev->bus->self;
2732         }
2733         *pinp = pin;
2734         return PCI_SLOT(dev->devfn);
2735 }
2736 EXPORT_SYMBOL_GPL(pci_common_swizzle);
2737
2738 /**
2739  *      pci_release_region - Release a PCI bar
2740  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
2741  *      @bar: BAR to release
2742  *
2743  *      Releases the PCI I/O and memory resources previously reserved by a
2744  *      successful call to pci_request_region.  Call this function only
2745  *      after all use of the PCI regions has ceased.
2746  */
2747 void pci_release_region(struct pci_dev *pdev, int bar)
2748 {
2749         struct pci_devres *dr;
2750
2751         if (pci_resource_len(pdev, bar) == 0)
2752                 return;
2753         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
2754                 release_region(pci_resource_start(pdev, bar),
2755                                 pci_resource_len(pdev, bar));
2756         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
2757                 release_mem_region(pci_resource_start(pdev, bar),
2758                                 pci_resource_len(pdev, bar));
2759
2760         dr = find_pci_dr(pdev);
2761         if (dr)
2762                 dr->region_mask &= ~(1 << bar);
2763 }
2764 EXPORT_SYMBOL(pci_release_region);
2765
2766 /**
2767  *      __pci_request_region - Reserved PCI I/O and memory resource
2768  *      @pdev: PCI device whose resources are to be reserved
2769  *      @bar: BAR to be reserved
2770  *      @res_name: Name to be associated with resource.
2771  *      @exclusive: whether the region access is exclusive or not
2772  *
2773  *      Mark the PCI region associated with PCI device @pdev BR @bar as
2774  *      being reserved by owner @res_name.  Do not access any
2775  *      address inside the PCI regions unless this call returns
2776  *      successfully.
2777  *
2778  *      If @exclusive is set, then the region is marked so that userspace
2779  *      is explicitly not allowed to map the resource via /dev/mem or
2780  *      sysfs MMIO access.
2781  *
2782  *      Returns 0 on success, or %EBUSY on error.  A warning
2783  *      message is also printed on failure.
2784  */
2785 static int __pci_request_region(struct pci_dev *pdev, int bar,
2786                                 const char *res_name, int exclusive)
2787 {
2788         struct pci_devres *dr;
2789
2790         if (pci_resource_len(pdev, bar) == 0)
2791                 return 0;
2792
2793         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
2794                 if (!request_region(pci_resource_start(pdev, bar),
2795                             pci_resource_len(pdev, bar), res_name))
2796                         goto err_out;
2797         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
2798                 if (!__request_mem_region(pci_resource_start(pdev, bar),
2799                                         pci_resource_len(pdev, bar), res_name,
2800                                         exclusive))
2801                         goto err_out;
2802         }
2803
2804         dr = find_pci_dr(pdev);
2805         if (dr)
2806                 dr->region_mask |= 1 << bar;
2807
2808         return 0;
2809
2810 err_out:
2811         dev_warn(&pdev->dev, "BAR %d: can't reserve %pR\n", bar,
2812                  &pdev->resource[bar]);
2813         return -EBUSY;
2814 }
2815
2816 /**
2817  *      pci_request_region - Reserve PCI I/O and memory resource
2818  *      @pdev: PCI device whose resources are to be reserved
2819  *      @bar: BAR to be reserved
2820  *      @res_name: Name to be associated with resource
2821  *
2822  *      Mark the PCI region associated with PCI device @pdev BAR @bar as
2823  *      being reserved by owner @res_name.  Do not access any
2824  *      address inside the PCI regions unless this call returns
2825  *      successfully.
2826  *
2827  *      Returns 0 on success, or %EBUSY on error.  A warning
2828  *      message is also printed on failure.
2829  */
2830 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
2831 {
2832         return __pci_request_region(pdev, bar, res_name, 0);
2833 }
2834 EXPORT_SYMBOL(pci_request_region);
2835
2836 /**
2837  *      pci_request_region_exclusive - Reserved PCI I/O and memory resource
2838  *      @pdev: PCI device whose resources are to be reserved
2839  *      @bar: BAR to be reserved
2840  *      @res_name: Name to be associated with resource.
2841  *
2842  *      Mark the PCI region associated with PCI device @pdev BR @bar as
2843  *      being reserved by owner @res_name.  Do not access any
2844  *      address inside the PCI regions unless this call returns
2845  *      successfully.
2846  *
2847  *      Returns 0 on success, or %EBUSY on error.  A warning
2848  *      message is also printed on failure.
2849  *
2850  *      The key difference that _exclusive makes it that userspace is
2851  *      explicitly not allowed to map the resource via /dev/mem or
2852  *      sysfs.
2853  */
2854 int pci_request_region_exclusive(struct pci_dev *pdev, int bar,
2855                                  const char *res_name)
2856 {
2857         return __pci_request_region(pdev, bar, res_name, IORESOURCE_EXCLUSIVE);
2858 }
2859 EXPORT_SYMBOL(pci_request_region_exclusive);
2860
2861 /**
2862  * pci_release_selected_regions - Release selected PCI I/O and memory resources
2863  * @pdev: PCI device whose resources were previously reserved
2864  * @bars: Bitmask of BARs to be released
2865  *
2866  * Release selected PCI I/O and memory resources previously reserved.
2867  * Call this function only after all use of the PCI regions has ceased.
2868  */
2869 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
2870 {
2871         int i;
2872
2873         for (i = 0; i < 6; i++)
2874                 if (bars & (1 << i))
2875                         pci_release_region(pdev, i);
2876 }
2877 EXPORT_SYMBOL(pci_release_selected_regions);
2878
2879 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
2880                                           const char *res_name, int excl)
2881 {
2882         int i;
2883
2884         for (i = 0; i < 6; i++)
2885                 if (bars & (1 << i))
2886                         if (__pci_request_region(pdev, i, res_name, excl))
2887                                 goto err_out;
2888         return 0;
2889
2890 err_out:
2891         while (--i >= 0)
2892                 if (bars & (1 << i))
2893                         pci_release_region(pdev, i);
2894
2895         return -EBUSY;
2896 }
2897
2898
2899 /**
2900  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
2901  * @pdev: PCI device whose resources are to be reserved
2902  * @bars: Bitmask of BARs to be requested
2903  * @res_name: Name to be associated with resource
2904  */
2905 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
2906                                  const char *res_name)
2907 {
2908         return __pci_request_selected_regions(pdev, bars, res_name, 0);
2909 }
2910 EXPORT_SYMBOL(pci_request_selected_regions);
2911
2912 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
2913                                            const char *res_name)
2914 {
2915         return __pci_request_selected_regions(pdev, bars, res_name,
2916                         IORESOURCE_EXCLUSIVE);
2917 }
2918 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
2919
2920 /**
2921  *      pci_release_regions - Release reserved PCI I/O and memory resources
2922  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
2923  *
2924  *      Releases all PCI I/O and memory resources previously reserved by a
2925  *      successful call to pci_request_regions.  Call this function only
2926  *      after all use of the PCI regions has ceased.
2927  */
2928
2929 void pci_release_regions(struct pci_dev *pdev)
2930 {
2931         pci_release_selected_regions(pdev, (1 << 6) - 1);
2932 }
2933 EXPORT_SYMBOL(pci_release_regions);
2934
2935 /**
2936  *      pci_request_regions - Reserved PCI I/O and memory resources
2937  *      @pdev: PCI device whose resources are to be reserved
2938  *      @res_name: Name to be associated with resource.
2939  *
2940  *      Mark all PCI regions associated with PCI device @pdev as
2941  *      being reserved by owner @res_name.  Do not access any
2942  *      address inside the PCI regions unless this call returns
2943  *      successfully.
2944  *
2945  *      Returns 0 on success, or %EBUSY on error.  A warning
2946  *      message is also printed on failure.
2947  */
2948 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
2949 {
2950         return pci_request_selected_regions(pdev, ((1 << 6) - 1), res_name);
2951 }
2952 EXPORT_SYMBOL(pci_request_regions);
2953
2954 /**
2955  *      pci_request_regions_exclusive - Reserved PCI I/O and memory resources
2956  *      @pdev: PCI device whose resources are to be reserved
2957  *      @res_name: Name to be associated with resource.
2958  *
2959  *      Mark all PCI regions associated with PCI device @pdev as
2960  *      being reserved by owner @res_name.  Do not access any
2961  *      address inside the PCI regions unless this call returns
2962  *      successfully.
2963  *
2964  *      pci_request_regions_exclusive() will mark the region so that
2965  *      /dev/mem and the sysfs MMIO access will not be allowed.
2966  *
2967  *      Returns 0 on success, or %EBUSY on error.  A warning
2968  *      message is also printed on failure.
2969  */
2970 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
2971 {
2972         return pci_request_selected_regions_exclusive(pdev,
2973                                         ((1 << 6) - 1), res_name);
2974 }
2975 EXPORT_SYMBOL(pci_request_regions_exclusive);
2976
2977 /**
2978  *      pci_remap_iospace - Remap the memory mapped I/O space
2979  *      @res: Resource describing the I/O space
2980  *      @phys_addr: physical address of range to be mapped
2981  *
2982  *      Remap the memory mapped I/O space described by the @res
2983  *      and the CPU physical address @phys_addr into virtual address space.
2984  *      Only architectures that have memory mapped IO functions defined
2985  *      (and the PCI_IOBASE value defined) should call this function.
2986  */
2987 int __weak pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
2988 {
2989 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
2990         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
2991
2992         if (!(res->flags & IORESOURCE_IO))
2993                 return -EINVAL;
2994
2995         if (res->end > IO_SPACE_LIMIT)
2996                 return -EINVAL;
2997
2998         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
2999                                   pgprot_device(PAGE_KERNEL));
3000 #else
3001         /* this architecture does not have memory mapped I/O space,
3002            so this function should never be called */
3003         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
3004         return -ENODEV;
3005 #endif
3006 }
3007
3008 static void __pci_set_master(struct pci_dev *dev, bool enable)
3009 {
3010         u16 old_cmd, cmd;
3011
3012         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
3013         if (enable)
3014                 cmd = old_cmd | PCI_COMMAND_MASTER;
3015         else
3016                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
3017         if (cmd != old_cmd) {
3018                 dev_dbg(&dev->dev, "%s bus mastering\n",
3019                         enable ? "enabling" : "disabling");
3020                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3021         }
3022         dev->is_busmaster = enable;
3023 }
3024
3025 /**
3026  * pcibios_setup - process "pci=" kernel boot arguments
3027  * @str: string used to pass in "pci=" kernel boot arguments
3028  *
3029  * Process kernel boot arguments.  This is the default implementation.
3030  * Architecture specific implementations can override this as necessary.
3031  */
3032 char * __weak __init pcibios_setup(char *str)
3033 {
3034         return str;
3035 }
3036
3037 /**
3038  * pcibios_set_master - enable PCI bus-mastering for device dev
3039  * @dev: the PCI device to enable
3040  *
3041  * Enables PCI bus-mastering for the device.  This is the default
3042  * implementation.  Architecture specific implementations can override
3043  * this if necessary.
3044  */
3045 void __weak pcibios_set_master(struct pci_dev *dev)
3046 {
3047         u8 lat;
3048
3049         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
3050         if (pci_is_pcie(dev))
3051                 return;
3052
3053         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
3054         if (lat < 16)
3055                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
3056         else if (lat > pcibios_max_latency)
3057                 lat = pcibios_max_latency;
3058         else
3059                 return;
3060
3061         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
3062 }
3063
3064 /**
3065  * pci_set_master - enables bus-mastering for device dev
3066  * @dev: the PCI device to enable
3067  *
3068  * Enables bus-mastering on the device and calls pcibios_set_master()
3069  * to do the needed arch specific settings.
3070  */
3071 void pci_set_master(struct pci_dev *dev)
3072 {
3073         __pci_set_master(dev, true);
3074         pcibios_set_master(dev);
3075 }
3076 EXPORT_SYMBOL(pci_set_master);
3077
3078 /**
3079  * pci_clear_master - disables bus-mastering for device dev
3080  * @dev: the PCI device to disable
3081  */
3082 void pci_clear_master(struct pci_dev *dev)
3083 {
3084         __pci_set_master(dev, false);
3085 }
3086 EXPORT_SYMBOL(pci_clear_master);
3087
3088 /**
3089  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
3090  * @dev: the PCI device for which MWI is to be enabled
3091  *
3092  * Helper function for pci_set_mwi.
3093  * Originally copied from drivers/net/acenic.c.
3094  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
3095  *
3096  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
3097  */
3098 int pci_set_cacheline_size(struct pci_dev *dev)
3099 {
3100         u8 cacheline_size;
3101
3102         if (!pci_cache_line_size)
3103                 return -EINVAL;
3104
3105         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
3106            equal to or multiple of the right value. */
3107         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
3108         if (cacheline_size >= pci_cache_line_size &&
3109             (cacheline_size % pci_cache_line_size) == 0)
3110                 return 0;
3111
3112         /* Write the correct value. */
3113         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
3114         /* Read it back. */
3115         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
3116         if (cacheline_size == pci_cache_line_size)
3117                 return 0;
3118
3119         dev_printk(KERN_DEBUG, &dev->dev, "cache line size of %d is not supported\n",
3120                    pci_cache_line_size << 2);
3121
3122         return -EINVAL;
3123 }
3124 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
3125
3126 /**
3127  * pci_set_mwi - enables memory-write-invalidate PCI transaction
3128  * @dev: the PCI device for which MWI is enabled
3129  *
3130  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
3131  *
3132  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
3133  */
3134 int pci_set_mwi(struct pci_dev *dev)
3135 {
3136 #ifdef PCI_DISABLE_MWI
3137         return 0;
3138 #else
3139         int rc;
3140         u16 cmd;
3141
3142         rc = pci_set_cacheline_size(dev);
3143         if (rc)
3144                 return rc;
3145
3146         pci_read_config_word(dev, PCI_COMMAND, &cmd);
3147         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
3148                 dev_dbg(&dev->dev, "enabling Mem-Wr-Inval\n");
3149                 cmd |= PCI_COMMAND_INVALIDATE;
3150                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3151         }
3152         return 0;
3153 #endif
3154 }
3155 EXPORT_SYMBOL(pci_set_mwi);
3156
3157 /**
3158  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
3159  * @dev: the PCI device for which MWI is enabled
3160  *
3161  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
3162  * Callers are not required to check the return value.
3163  *
3164  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
3165  */
3166 int pci_try_set_mwi(struct pci_dev *dev)
3167 {
3168 #ifdef PCI_DISABLE_MWI
3169         return 0;
3170 #else
3171         return pci_set_mwi(dev);
3172 #endif
3173 }
3174 EXPORT_SYMBOL(pci_try_set_mwi);
3175
3176 /**
3177  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
3178  * @dev: the PCI device to disable
3179  *
3180  * Disables PCI Memory-Write-Invalidate transaction on the device
3181  */
3182 void pci_clear_mwi(struct pci_dev *dev)
3183 {
3184 #ifndef PCI_DISABLE_MWI
3185         u16 cmd;
3186
3187         pci_read_config_word(dev, PCI_COMMAND, &cmd);
3188         if (cmd & PCI_COMMAND_INVALIDATE) {
3189                 cmd &= ~PCI_COMMAND_INVALIDATE;
3190                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3191         }
3192 #endif
3193 }
3194 EXPORT_SYMBOL(pci_clear_mwi);
3195
3196 /**
3197  * pci_intx - enables/disables PCI INTx for device dev
3198  * @pdev: the PCI device to operate on
3199  * @enable: boolean: whether to enable or disable PCI INTx
3200  *
3201  * Enables/disables PCI INTx for device dev
3202  */
3203 void pci_intx(struct pci_dev *pdev, int enable)
3204 {
3205         u16 pci_command, new;
3206
3207         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
3208
3209         if (enable)
3210                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
3211         else
3212                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
3213
3214         if (new != pci_command) {
3215                 struct pci_devres *dr;
3216
3217                 pci_write_config_word(pdev, PCI_COMMAND, new);
3218
3219                 dr = find_pci_dr(pdev);
3220                 if (dr && !dr->restore_intx) {
3221                         dr->restore_intx = 1;
3222                         dr->orig_intx = !enable;
3223                 }
3224         }
3225 }
3226 EXPORT_SYMBOL_GPL(pci_intx);
3227
3228 /**
3229  * pci_intx_mask_supported - probe for INTx masking support
3230  * @dev: the PCI device to operate on
3231  *
3232  * Check if the device dev support INTx masking via the config space
3233  * command word.
3234  */
3235 bool pci_intx_mask_supported(struct pci_dev *dev)
3236 {
3237         bool mask_supported = false;
3238         u16 orig, new;
3239
3240         if (dev->broken_intx_masking)
3241                 return false;
3242
3243         pci_cfg_access_lock(dev);
3244
3245         pci_read_config_word(dev, PCI_COMMAND, &orig);
3246         pci_write_config_word(dev, PCI_COMMAND,
3247                               orig ^ PCI_COMMAND_INTX_DISABLE);
3248         pci_read_config_word(dev, PCI_COMMAND, &new);
3249
3250         /*
3251          * There's no way to protect against hardware bugs or detect them
3252          * reliably, but as long as we know what the value should be, let's
3253          * go ahead and check it.
3254          */
3255         if ((new ^ orig) & ~PCI_COMMAND_INTX_DISABLE) {
3256                 dev_err(&dev->dev, "Command register changed from 0x%x to 0x%x: driver or hardware bug?\n",
3257                         orig, new);
3258         } else if ((new ^ orig) & PCI_COMMAND_INTX_DISABLE) {
3259                 mask_supported = true;
3260                 pci_write_config_word(dev, PCI_COMMAND, orig);
3261         }
3262
3263         pci_cfg_access_unlock(dev);
3264         return mask_supported;
3265 }
3266 EXPORT_SYMBOL_GPL(pci_intx_mask_supported);
3267
3268 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
3269 {
3270         struct pci_bus *bus = dev->bus;
3271         bool mask_updated = true;
3272         u32 cmd_status_dword;
3273         u16 origcmd, newcmd;
3274         unsigned long flags;
3275         bool irq_pending;
3276
3277         /*
3278          * We do a single dword read to retrieve both command and status.
3279          * Document assumptions that make this possible.
3280          */
3281         BUILD_BUG_ON(PCI_COMMAND % 4);
3282         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
3283
3284         raw_spin_lock_irqsave(&pci_lock, flags);
3285
3286         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
3287
3288         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
3289
3290         /*
3291          * Check interrupt status register to see whether our device
3292          * triggered the interrupt (when masking) or the next IRQ is
3293          * already pending (when unmasking).
3294          */
3295         if (mask != irq_pending) {
3296                 mask_updated = false;
3297                 goto done;
3298         }
3299
3300         origcmd = cmd_status_dword;
3301         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
3302         if (mask)
3303                 newcmd |= PCI_COMMAND_INTX_DISABLE;
3304         if (newcmd != origcmd)
3305                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
3306
3307 done:
3308         raw_spin_unlock_irqrestore(&pci_lock, flags);
3309
3310         return mask_updated;
3311 }
3312
3313 /**
3314  * pci_check_and_mask_intx - mask INTx on pending interrupt
3315  * @dev: the PCI device to operate on
3316  *
3317  * Check if the device dev has its INTx line asserted, mask it and
3318  * return true in that case. False is returned if not interrupt was
3319  * pending.
3320  */
3321 bool pci_check_and_mask_intx(struct pci_dev *dev)
3322 {
3323         return pci_check_and_set_intx_mask(dev, true);
3324 }
3325 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
3326
3327 /**
3328  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
3329  * @dev: the PCI device to operate on
3330  *
3331  * Check if the device dev has its INTx line asserted, unmask it if not
3332  * and return true. False is returned and the mask remains active if
3333  * there was still an interrupt pending.
3334  */
3335 bool pci_check_and_unmask_intx(struct pci_dev *dev)
3336 {
3337         return pci_check_and_set_intx_mask(dev, false);
3338 }
3339 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
3340
3341 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size)
3342 {
3343         return dma_set_max_seg_size(&dev->dev, size);
3344 }
3345 EXPORT_SYMBOL(pci_set_dma_max_seg_size);
3346
3347 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask)
3348 {
3349         return dma_set_seg_boundary(&dev->dev, mask);
3350 }
3351 EXPORT_SYMBOL(pci_set_dma_seg_boundary);
3352
3353 /**
3354  * pci_wait_for_pending_transaction - waits for pending transaction
3355  * @dev: the PCI device to operate on
3356  *
3357  * Return 0 if transaction is pending 1 otherwise.
3358  */
3359 int pci_wait_for_pending_transaction(struct pci_dev *dev)
3360 {
3361         if (!pci_is_pcie(dev))
3362                 return 1;
3363
3364         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
3365                                     PCI_EXP_DEVSTA_TRPND);
3366 }
3367 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
3368
3369 static int pcie_flr(struct pci_dev *dev, int probe)
3370 {
3371         u32 cap;
3372
3373         pcie_capability_read_dword(dev, PCI_EXP_DEVCAP, &cap);
3374         if (!(cap & PCI_EXP_DEVCAP_FLR))
3375                 return -ENOTTY;
3376
3377         if (probe)
3378                 return 0;
3379
3380         if (!pci_wait_for_pending_transaction(dev))
3381                 dev_err(&dev->dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
3382
3383         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
3384         msleep(100);
3385         return 0;
3386 }
3387
3388 static int pci_af_flr(struct pci_dev *dev, int probe)
3389 {
3390         int pos;
3391         u8 cap;
3392
3393         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
3394         if (!pos)
3395                 return -ENOTTY;
3396
3397         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
3398         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
3399                 return -ENOTTY;
3400
3401         if (probe)
3402                 return 0;
3403
3404         /*
3405          * Wait for Transaction Pending bit to clear.  A word-aligned test
3406          * is used, so we use the conrol offset rather than status and shift
3407          * the test bit to match.
3408          */
3409         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
3410                                  PCI_AF_STATUS_TP << 8))
3411                 dev_err(&dev->dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
3412
3413         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
3414         msleep(100);
3415         return 0;
3416 }
3417
3418 /**
3419  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
3420  * @dev: Device to reset.
3421  * @probe: If set, only check if the device can be reset this way.
3422  *
3423  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
3424  * unset, it will be reinitialized internally when going from PCI_D3hot to
3425  * PCI_D0.  If that's the case and the device is not in a low-power state
3426  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
3427  *
3428  * NOTE: This causes the caller to sleep for twice the device power transition
3429  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
3430  * by default (i.e. unless the @dev's d3_delay field has a different value).
3431  * Moreover, only devices in D0 can be reset by this function.
3432  */
3433 static int pci_pm_reset(struct pci_dev *dev, int probe)
3434 {
3435         u16 csr;
3436
3437         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
3438                 return -ENOTTY;
3439
3440         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
3441         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
3442                 return -ENOTTY;
3443
3444         if (probe)
3445                 return 0;
3446
3447         if (dev->current_state != PCI_D0)
3448                 return -EINVAL;
3449
3450         csr &= ~PCI_PM_CTRL_STATE_MASK;
3451         csr |= PCI_D3hot;
3452         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3453         pci_dev_d3_sleep(dev);
3454
3455         csr &= ~PCI_PM_CTRL_STATE_MASK;
3456         csr |= PCI_D0;
3457         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3458         pci_dev_d3_sleep(dev);
3459
3460         return 0;
3461 }
3462
3463 void pci_reset_secondary_bus(struct pci_dev *dev)
3464 {
3465         u16 ctrl;
3466
3467         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
3468         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
3469         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3470         /*
3471          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
3472          * this to 2ms to ensure that we meet the minimum requirement.
3473          */
3474         msleep(2);
3475
3476         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
3477         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3478
3479         /*
3480          * Trhfa for conventional PCI is 2^25 clock cycles.
3481          * Assuming a minimum 33MHz clock this results in a 1s
3482          * delay before we can consider subordinate devices to
3483          * be re-initialized.  PCIe has some ways to shorten this,
3484          * but we don't make use of them yet.
3485          */
3486         ssleep(1);
3487 }
3488
3489 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
3490 {
3491         pci_reset_secondary_bus(dev);
3492 }
3493
3494 /**
3495  * pci_reset_bridge_secondary_bus - Reset the secondary bus on a PCI bridge.
3496  * @dev: Bridge device
3497  *
3498  * Use the bridge control register to assert reset on the secondary bus.
3499  * Devices on the secondary bus are left in power-on state.
3500  */
3501 void pci_reset_bridge_secondary_bus(struct pci_dev *dev)
3502 {
3503         pcibios_reset_secondary_bus(dev);
3504 }
3505 EXPORT_SYMBOL_GPL(pci_reset_bridge_secondary_bus);
3506
3507 static int pci_parent_bus_reset(struct pci_dev *dev, int probe)
3508 {
3509         struct pci_dev *pdev;
3510
3511         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
3512             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
3513                 return -ENOTTY;
3514
3515         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
3516                 if (pdev != dev)
3517                         return -ENOTTY;
3518
3519         if (probe)
3520                 return 0;
3521
3522         pci_reset_bridge_secondary_bus(dev->bus->self);
3523
3524         return 0;
3525 }
3526
3527 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, int probe)
3528 {
3529         int rc = -ENOTTY;
3530
3531         if (!hotplug || !try_module_get(hotplug->ops->owner))
3532                 return rc;
3533
3534         if (hotplug->ops->reset_slot)
3535                 rc = hotplug->ops->reset_slot(hotplug, probe);
3536
3537         module_put(hotplug->ops->owner);
3538
3539         return rc;
3540 }
3541
3542 static int pci_dev_reset_slot_function(struct pci_dev *dev, int probe)
3543 {
3544         struct pci_dev *pdev;
3545
3546         if (dev->subordinate || !dev->slot ||
3547             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
3548                 return -ENOTTY;
3549
3550         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
3551                 if (pdev != dev && pdev->slot == dev->slot)
3552                         return -ENOTTY;
3553
3554         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
3555 }
3556
3557 static int __pci_dev_reset(struct pci_dev *dev, int probe)
3558 {
3559         int rc;
3560
3561         might_sleep();
3562
3563         rc = pci_dev_specific_reset(dev, probe);
3564         if (rc != -ENOTTY)
3565                 goto done;
3566
3567         rc = pcie_flr(dev, probe);
3568         if (rc != -ENOTTY)
3569                 goto done;
3570
3571         rc = pci_af_flr(dev, probe);
3572         if (rc != -ENOTTY)
3573                 goto done;
3574
3575         rc = pci_pm_reset(dev, probe);
3576         if (rc != -ENOTTY)
3577                 goto done;
3578
3579         rc = pci_dev_reset_slot_function(dev, probe);
3580         if (rc != -ENOTTY)
3581                 goto done;
3582
3583         rc = pci_parent_bus_reset(dev, probe);
3584 done:
3585         return rc;
3586 }
3587
3588 static void pci_dev_lock(struct pci_dev *dev)
3589 {
3590         pci_cfg_access_lock(dev);
3591         /* block PM suspend, driver probe, etc. */
3592         device_lock(&dev->dev);
3593 }
3594
3595 /* Return 1 on successful lock, 0 on contention */
3596 static int pci_dev_trylock(struct pci_dev *dev)
3597 {
3598         if (pci_cfg_access_trylock(dev)) {
3599                 if (device_trylock(&dev->dev))
3600                         return 1;
3601                 pci_cfg_access_unlock(dev);
3602         }
3603
3604         return 0;
3605 }
3606
3607 static void pci_dev_unlock(struct pci_dev *dev)
3608 {
3609         device_unlock(&dev->dev);
3610         pci_cfg_access_unlock(dev);
3611 }
3612
3613 /**
3614  * pci_reset_notify - notify device driver of reset
3615  * @dev: device to be notified of reset
3616  * @prepare: 'true' if device is about to be reset; 'false' if reset attempt
3617  *           completed
3618  *
3619  * Must be called prior to device access being disabled and after device
3620  * access is restored.
3621  */
3622 static void pci_reset_notify(struct pci_dev *dev, bool prepare)
3623 {
3624         const struct pci_error_handlers *err_handler =
3625                         dev->driver ? dev->driver->err_handler : NULL;
3626         if (err_handler && err_handler->reset_notify)
3627                 err_handler->reset_notify(dev, prepare);
3628 }
3629
3630 static void pci_dev_save_and_disable(struct pci_dev *dev)
3631 {
3632         pci_reset_notify(dev, true);
3633
3634         /*
3635          * Wake-up device prior to save.  PM registers default to D0 after
3636          * reset and a simple register restore doesn't reliably return
3637          * to a non-D0 state anyway.
3638          */
3639         pci_set_power_state(dev, PCI_D0);
3640
3641         pci_save_state(dev);
3642         /*
3643          * Disable the device by clearing the Command register, except for
3644          * INTx-disable which is set.  This not only disables MMIO and I/O port
3645          * BARs, but also prevents the device from being Bus Master, preventing
3646          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
3647          * compliant devices, INTx-disable prevents legacy interrupts.
3648          */
3649         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
3650 }
3651
3652 static void pci_dev_restore(struct pci_dev *dev)
3653 {
3654         pci_restore_state(dev);
3655         pci_reset_notify(dev, false);
3656 }
3657
3658 static int pci_dev_reset(struct pci_dev *dev, int probe)
3659 {
3660         int rc;
3661
3662         if (!probe)
3663                 pci_dev_lock(dev);
3664
3665         rc = __pci_dev_reset(dev, probe);
3666
3667         if (!probe)
3668                 pci_dev_unlock(dev);
3669
3670         return rc;
3671 }
3672
3673 /**
3674  * __pci_reset_function - reset a PCI device function
3675  * @dev: PCI device to reset
3676  *
3677  * Some devices allow an individual function to be reset without affecting
3678  * other functions in the same device.  The PCI device must be responsive
3679  * to PCI config space in order to use this function.
3680  *
3681  * The device function is presumed to be unused when this function is called.
3682  * Resetting the device will make the contents of PCI configuration space
3683  * random, so any caller of this must be prepared to reinitialise the
3684  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
3685  * etc.
3686  *
3687  * Returns 0 if the device function was successfully reset or negative if the
3688  * device doesn't support resetting a single function.
3689  */
3690 int __pci_reset_function(struct pci_dev *dev)
3691 {
3692         return pci_dev_reset(dev, 0);
3693 }
3694 EXPORT_SYMBOL_GPL(__pci_reset_function);
3695
3696 /**
3697  * __pci_reset_function_locked - reset a PCI device function while holding
3698  * the @dev mutex lock.
3699  * @dev: PCI device to reset
3700  *
3701  * Some devices allow an individual function to be reset without affecting
3702  * other functions in the same device.  The PCI device must be responsive
3703  * to PCI config space in order to use this function.
3704  *
3705  * The device function is presumed to be unused and the caller is holding
3706  * the device mutex lock when this function is called.
3707  * Resetting the device will make the contents of PCI configuration space
3708  * random, so any caller of this must be prepared to reinitialise the
3709  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
3710  * etc.
3711  *
3712  * Returns 0 if the device function was successfully reset or negative if the
3713  * device doesn't support resetting a single function.
3714  */
3715 int __pci_reset_function_locked(struct pci_dev *dev)
3716 {
3717         return __pci_dev_reset(dev, 0);
3718 }
3719 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
3720
3721 /**
3722  * pci_probe_reset_function - check whether the device can be safely reset
3723  * @dev: PCI device to reset
3724  *
3725  * Some devices allow an individual function to be reset without affecting
3726  * other functions in the same device.  The PCI device must be responsive
3727  * to PCI config space in order to use this function.
3728  *
3729  * Returns 0 if the device function can be reset or negative if the
3730  * device doesn't support resetting a single function.
3731  */
3732 int pci_probe_reset_function(struct pci_dev *dev)
3733 {
3734         return pci_dev_reset(dev, 1);
3735 }
3736
3737 /**
3738  * pci_reset_function - quiesce and reset a PCI device function
3739  * @dev: PCI device to reset
3740  *
3741  * Some devices allow an individual function to be reset without affecting
3742  * other functions in the same device.  The PCI device must be responsive
3743  * to PCI config space in order to use this function.
3744  *
3745  * This function does not just reset the PCI portion of a device, but
3746  * clears all the state associated with the device.  This function differs
3747  * from __pci_reset_function in that it saves and restores device state
3748  * over the reset.
3749  *
3750  * Returns 0 if the device function was successfully reset or negative if the
3751  * device doesn't support resetting a single function.
3752  */
3753 int pci_reset_function(struct pci_dev *dev)
3754 {
3755         int rc;
3756
3757         rc = pci_dev_reset(dev, 1);
3758         if (rc)
3759                 return rc;
3760
3761         pci_dev_save_and_disable(dev);
3762
3763         rc = pci_dev_reset(dev, 0);
3764
3765         pci_dev_restore(dev);
3766
3767         return rc;
3768 }
3769 EXPORT_SYMBOL_GPL(pci_reset_function);
3770
3771 /**
3772  * pci_try_reset_function - quiesce and reset a PCI device function
3773  * @dev: PCI device to reset
3774  *
3775  * Same as above, except return -EAGAIN if unable to lock device.
3776  */
3777 int pci_try_reset_function(struct pci_dev *dev)
3778 {
3779         int rc;
3780
3781         rc = pci_dev_reset(dev, 1);
3782         if (rc)
3783                 return rc;
3784
3785         pci_dev_save_and_disable(dev);
3786
3787         if (pci_dev_trylock(dev)) {
3788                 rc = __pci_dev_reset(dev, 0);
3789                 pci_dev_unlock(dev);
3790         } else
3791                 rc = -EAGAIN;
3792
3793         pci_dev_restore(dev);
3794
3795         return rc;
3796 }
3797 EXPORT_SYMBOL_GPL(pci_try_reset_function);
3798
3799 /* Do any devices on or below this bus prevent a bus reset? */
3800 static bool pci_bus_resetable(struct pci_bus *bus)
3801 {
3802         struct pci_dev *dev;
3803
3804         list_for_each_entry(dev, &bus->devices, bus_list) {
3805                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
3806                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
3807                         return false;
3808         }
3809
3810         return true;
3811 }
3812
3813 /* Lock devices from the top of the tree down */
3814 static void pci_bus_lock(struct pci_bus *bus)
3815 {
3816         struct pci_dev *dev;
3817
3818         list_for_each_entry(dev, &bus->devices, bus_list) {
3819                 pci_dev_lock(dev);
3820                 if (dev->subordinate)
3821                         pci_bus_lock(dev->subordinate);
3822         }
3823 }
3824
3825 /* Unlock devices from the bottom of the tree up */
3826 static void pci_bus_unlock(struct pci_bus *bus)
3827 {
3828         struct pci_dev *dev;
3829
3830         list_for_each_entry(dev, &bus->devices, bus_list) {
3831                 if (dev->subordinate)
3832                         pci_bus_unlock(dev->subordinate);
3833                 pci_dev_unlock(dev);
3834         }
3835 }
3836
3837 /* Return 1 on successful lock, 0 on contention */
3838 static int pci_bus_trylock(struct pci_bus *bus)
3839 {
3840         struct pci_dev *dev;
3841
3842         list_for_each_entry(dev, &bus->devices, bus_list) {
3843                 if (!pci_dev_trylock(dev))
3844                         goto unlock;
3845                 if (dev->subordinate) {
3846                         if (!pci_bus_trylock(dev->subordinate)) {
3847                                 pci_dev_unlock(dev);
3848                                 goto unlock;
3849                         }
3850                 }
3851         }
3852         return 1;
3853
3854 unlock:
3855         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
3856                 if (dev->subordinate)
3857                         pci_bus_unlock(dev->subordinate);
3858                 pci_dev_unlock(dev);
3859         }
3860         return 0;
3861 }
3862
3863 /* Do any devices on or below this slot prevent a bus reset? */
3864 static bool pci_slot_resetable(struct pci_slot *slot)
3865 {
3866         struct pci_dev *dev;
3867
3868         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3869                 if (!dev->slot || dev->slot != slot)
3870                         continue;
3871                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
3872                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
3873                         return false;
3874         }
3875
3876         return true;
3877 }
3878
3879 /* Lock devices from the top of the tree down */
3880 static void pci_slot_lock(struct pci_slot *slot)
3881 {
3882         struct pci_dev *dev;
3883
3884         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3885                 if (!dev->slot || dev->slot != slot)
3886                         continue;
3887                 pci_dev_lock(dev);
3888                 if (dev->subordinate)
3889                         pci_bus_lock(dev->subordinate);
3890         }
3891 }
3892
3893 /* Unlock devices from the bottom of the tree up */
3894 static void pci_slot_unlock(struct pci_slot *slot)
3895 {
3896         struct pci_dev *dev;
3897
3898         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3899                 if (!dev->slot || dev->slot != slot)
3900                         continue;
3901                 if (dev->subordinate)
3902                         pci_bus_unlock(dev->subordinate);
3903                 pci_dev_unlock(dev);
3904         }
3905 }
3906
3907 /* Return 1 on successful lock, 0 on contention */
3908 static int pci_slot_trylock(struct pci_slot *slot)
3909 {
3910         struct pci_dev *dev;
3911
3912         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3913                 if (!dev->slot || dev->slot != slot)
3914                         continue;
3915                 if (!pci_dev_trylock(dev))
3916                         goto unlock;
3917                 if (dev->subordinate) {
3918                         if (!pci_bus_trylock(dev->subordinate)) {
3919                                 pci_dev_unlock(dev);
3920                                 goto unlock;
3921                         }
3922                 }
3923         }
3924         return 1;
3925
3926 unlock:
3927         list_for_each_entry_continue_reverse(dev,
3928                                              &slot->bus->devices, bus_list) {
3929                 if (!dev->slot || dev->slot != slot)
3930                         continue;
3931                 if (dev->subordinate)
3932                         pci_bus_unlock(dev->subordinate);
3933                 pci_dev_unlock(dev);
3934         }
3935         return 0;
3936 }
3937
3938 /* Save and disable devices from the top of the tree down */
3939 static void pci_bus_save_and_disable(struct pci_bus *bus)
3940 {
3941         struct pci_dev *dev;
3942
3943         list_for_each_entry(dev, &bus->devices, bus_list) {
3944                 pci_dev_save_and_disable(dev);
3945                 if (dev->subordinate)
3946                         pci_bus_save_and_disable(dev->subordinate);
3947         }
3948 }
3949
3950 /*
3951  * Restore devices from top of the tree down - parent bridges need to be
3952  * restored before we can get to subordinate devices.
3953  */
3954 static void pci_bus_restore(struct pci_bus *bus)
3955 {
3956         struct pci_dev *dev;
3957
3958         list_for_each_entry(dev, &bus->devices, bus_list) {
3959                 pci_dev_restore(dev);
3960                 if (dev->subordinate)
3961                         pci_bus_restore(dev->subordinate);
3962         }
3963 }
3964
3965 /* Save and disable devices from the top of the tree down */
3966 static void pci_slot_save_and_disable(struct pci_slot *slot)
3967 {
3968         struct pci_dev *dev;
3969
3970         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3971                 if (!dev->slot || dev->slot != slot)
3972                         continue;
3973                 pci_dev_save_and_disable(dev);
3974                 if (dev->subordinate)
3975                         pci_bus_save_and_disable(dev->subordinate);
3976         }
3977 }
3978
3979 /*
3980  * Restore devices from top of the tree down - parent bridges need to be
3981  * restored before we can get to subordinate devices.
3982  */
3983 static void pci_slot_restore(struct pci_slot *slot)
3984 {
3985         struct pci_dev *dev;
3986
3987         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3988                 if (!dev->slot || dev->slot != slot)
3989                         continue;
3990                 pci_dev_restore(dev);
3991                 if (dev->subordinate)
3992                         pci_bus_restore(dev->subordinate);
3993         }
3994 }
3995
3996 static int pci_slot_reset(struct pci_slot *slot, int probe)
3997 {
3998         int rc;
3999
4000         if (!slot || !pci_slot_resetable(slot))
4001                 return -ENOTTY;
4002
4003         if (!probe)
4004                 pci_slot_lock(slot);
4005
4006         might_sleep();
4007
4008         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
4009
4010         if (!probe)
4011                 pci_slot_unlock(slot);
4012
4013         return rc;
4014 }
4015
4016 /**
4017  * pci_probe_reset_slot - probe whether a PCI slot can be reset
4018  * @slot: PCI slot to probe
4019  *
4020  * Return 0 if slot can be reset, negative if a slot reset is not supported.
4021  */
4022 int pci_probe_reset_slot(struct pci_slot *slot)
4023 {
4024         return pci_slot_reset(slot, 1);
4025 }
4026 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
4027
4028 /**
4029  * pci_reset_slot - reset a PCI slot
4030  * @slot: PCI slot to reset
4031  *
4032  * A PCI bus may host multiple slots, each slot may support a reset mechanism
4033  * independent of other slots.  For instance, some slots may support slot power
4034  * control.  In the case of a 1:1 bus to slot architecture, this function may
4035  * wrap the bus reset to avoid spurious slot related events such as hotplug.
4036  * Generally a slot reset should be attempted before a bus reset.  All of the
4037  * function of the slot and any subordinate buses behind the slot are reset
4038  * through this function.  PCI config space of all devices in the slot and
4039  * behind the slot is saved before and restored after reset.
4040  *
4041  * Return 0 on success, non-zero on error.
4042  */
4043 int pci_reset_slot(struct pci_slot *slot)
4044 {
4045         int rc;
4046
4047         rc = pci_slot_reset(slot, 1);
4048         if (rc)
4049                 return rc;
4050
4051         pci_slot_save_and_disable(slot);
4052
4053         rc = pci_slot_reset(slot, 0);
4054
4055         pci_slot_restore(slot);
4056
4057         return rc;
4058 }
4059 EXPORT_SYMBOL_GPL(pci_reset_slot);
4060
4061 /**
4062  * pci_try_reset_slot - Try to reset a PCI slot
4063  * @slot: PCI slot to reset
4064  *
4065  * Same as above except return -EAGAIN if the slot cannot be locked
4066  */
4067 int pci_try_reset_slot(struct pci_slot *slot)
4068 {
4069         int rc;
4070
4071         rc = pci_slot_reset(slot, 1);
4072         if (rc)
4073                 return rc;
4074
4075         pci_slot_save_and_disable(slot);
4076
4077         if (pci_slot_trylock(slot)) {
4078                 might_sleep();
4079                 rc = pci_reset_hotplug_slot(slot->hotplug, 0);
4080                 pci_slot_unlock(slot);
4081         } else
4082                 rc = -EAGAIN;
4083
4084         pci_slot_restore(slot);
4085
4086         return rc;
4087 }
4088 EXPORT_SYMBOL_GPL(pci_try_reset_slot);
4089
4090 static int pci_bus_reset(struct pci_bus *bus, int probe)
4091 {
4092         if (!bus->self || !pci_bus_resetable(bus))
4093                 return -ENOTTY;
4094
4095         if (probe)
4096                 return 0;
4097
4098         pci_bus_lock(bus);
4099
4100         might_sleep();
4101
4102         pci_reset_bridge_secondary_bus(bus->self);
4103
4104         pci_bus_unlock(bus);
4105
4106         return 0;
4107 }
4108
4109 /**
4110  * pci_probe_reset_bus - probe whether a PCI bus can be reset
4111  * @bus: PCI bus to probe
4112  *
4113  * Return 0 if bus can be reset, negative if a bus reset is not supported.
4114  */
4115 int pci_probe_reset_bus(struct pci_bus *bus)
4116 {
4117         return pci_bus_reset(bus, 1);
4118 }
4119 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
4120
4121 /**
4122  * pci_reset_bus - reset a PCI bus
4123  * @bus: top level PCI bus to reset
4124  *
4125  * Do a bus reset on the given bus and any subordinate buses, saving
4126  * and restoring state of all devices.
4127  *
4128  * Return 0 on success, non-zero on error.
4129  */
4130 int pci_reset_bus(struct pci_bus *bus)
4131 {
4132         int rc;
4133
4134         rc = pci_bus_reset(bus, 1);
4135         if (rc)
4136                 return rc;
4137
4138         pci_bus_save_and_disable(bus);
4139
4140         rc = pci_bus_reset(bus, 0);
4141
4142         pci_bus_restore(bus);
4143
4144         return rc;
4145 }
4146 EXPORT_SYMBOL_GPL(pci_reset_bus);
4147
4148 /**
4149  * pci_try_reset_bus - Try to reset a PCI bus
4150  * @bus: top level PCI bus to reset
4151  *
4152  * Same as above except return -EAGAIN if the bus cannot be locked
4153  */
4154 int pci_try_reset_bus(struct pci_bus *bus)
4155 {
4156         int rc;
4157
4158         rc = pci_bus_reset(bus, 1);
4159         if (rc)
4160                 return rc;
4161
4162         pci_bus_save_and_disable(bus);
4163
4164         if (pci_bus_trylock(bus)) {
4165                 might_sleep();
4166                 pci_reset_bridge_secondary_bus(bus->self);
4167                 pci_bus_unlock(bus);
4168         } else
4169                 rc = -EAGAIN;
4170
4171         pci_bus_restore(bus);
4172
4173         return rc;
4174 }
4175 EXPORT_SYMBOL_GPL(pci_try_reset_bus);
4176
4177 /**
4178  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
4179  * @dev: PCI device to query
4180  *
4181  * Returns mmrbc: maximum designed memory read count in bytes
4182  *    or appropriate error value.
4183  */
4184 int pcix_get_max_mmrbc(struct pci_dev *dev)
4185 {
4186         int cap;
4187         u32 stat;
4188
4189         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
4190         if (!cap)
4191                 return -EINVAL;
4192
4193         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
4194                 return -EINVAL;
4195
4196         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
4197 }
4198 EXPORT_SYMBOL(pcix_get_max_mmrbc);
4199
4200 /**
4201  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
4202  * @dev: PCI device to query
4203  *
4204  * Returns mmrbc: maximum memory read count in bytes
4205  *    or appropriate error value.
4206  */
4207 int pcix_get_mmrbc(struct pci_dev *dev)
4208 {
4209         int cap;
4210         u16 cmd;
4211
4212         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
4213         if (!cap)
4214                 return -EINVAL;
4215
4216         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
4217                 return -EINVAL;
4218
4219         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
4220 }
4221 EXPORT_SYMBOL(pcix_get_mmrbc);
4222
4223 /**
4224  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
4225  * @dev: PCI device to query
4226  * @mmrbc: maximum memory read count in bytes
4227  *    valid values are 512, 1024, 2048, 4096
4228  *
4229  * If possible sets maximum memory read byte count, some bridges have erratas
4230  * that prevent this.
4231  */
4232 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
4233 {
4234         int cap;
4235         u32 stat, v, o;
4236         u16 cmd;
4237
4238         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
4239                 return -EINVAL;
4240
4241         v = ffs(mmrbc) - 10;
4242
4243         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
4244         if (!cap)
4245                 return -EINVAL;
4246
4247         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
4248                 return -EINVAL;
4249
4250         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
4251                 return -E2BIG;
4252
4253         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
4254                 return -EINVAL;
4255
4256         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
4257         if (o != v) {
4258                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
4259                         return -EIO;
4260
4261                 cmd &= ~PCI_X_CMD_MAX_READ;
4262                 cmd |= v << 2;
4263                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
4264                         return -EIO;
4265         }
4266         return 0;
4267 }
4268 EXPORT_SYMBOL(pcix_set_mmrbc);
4269
4270 /**
4271  * pcie_get_readrq - get PCI Express read request size
4272  * @dev: PCI device to query
4273  *
4274  * Returns maximum memory read request in bytes
4275  *    or appropriate error value.
4276  */
4277 int pcie_get_readrq(struct pci_dev *dev)
4278 {
4279         u16 ctl;
4280
4281         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
4282
4283         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
4284 }
4285 EXPORT_SYMBOL(pcie_get_readrq);
4286
4287 /**
4288  * pcie_set_readrq - set PCI Express maximum memory read request
4289  * @dev: PCI device to query
4290  * @rq: maximum memory read count in bytes
4291  *    valid values are 128, 256, 512, 1024, 2048, 4096
4292  *
4293  * If possible sets maximum memory read request in bytes
4294  */
4295 int pcie_set_readrq(struct pci_dev *dev, int rq)
4296 {
4297         u16 v;
4298
4299         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
4300                 return -EINVAL;
4301
4302         /*
4303          * If using the "performance" PCIe config, we clamp the
4304          * read rq size to the max packet size to prevent the
4305          * host bridge generating requests larger than we can
4306          * cope with
4307          */
4308         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
4309                 int mps = pcie_get_mps(dev);
4310
4311                 if (mps < rq)
4312                         rq = mps;
4313         }
4314
4315         v = (ffs(rq) - 8) << 12;
4316
4317         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
4318                                                   PCI_EXP_DEVCTL_READRQ, v);
4319 }
4320 EXPORT_SYMBOL(pcie_set_readrq);
4321
4322 /**
4323  * pcie_get_mps - get PCI Express maximum payload size
4324  * @dev: PCI device to query
4325  *
4326  * Returns maximum payload size in bytes
4327  */
4328 int pcie_get_mps(struct pci_dev *dev)
4329 {
4330         u16 ctl;
4331
4332         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
4333
4334         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
4335 }
4336 EXPORT_SYMBOL(pcie_get_mps);
4337
4338 /**
4339  * pcie_set_mps - set PCI Express maximum payload size
4340  * @dev: PCI device to query
4341  * @mps: maximum payload size in bytes
4342  *    valid values are 128, 256, 512, 1024, 2048, 4096
4343  *
4344  * If possible sets maximum payload size
4345  */
4346 int pcie_set_mps(struct pci_dev *dev, int mps)
4347 {
4348         u16 v;
4349
4350         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
4351                 return -EINVAL;
4352
4353         v = ffs(mps) - 8;
4354         if (v > dev->pcie_mpss)
4355                 return -EINVAL;
4356         v <<= 5;
4357
4358         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
4359                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
4360 }
4361 EXPORT_SYMBOL(pcie_set_mps);
4362
4363 /**
4364  * pcie_get_minimum_link - determine minimum link settings of a PCI device
4365  * @dev: PCI device to query
4366  * @speed: storage for minimum speed
4367  * @width: storage for minimum width
4368  *
4369  * This function will walk up the PCI device chain and determine the minimum
4370  * link width and speed of the device.
4371  */
4372 int pcie_get_minimum_link(struct pci_dev *dev, enum pci_bus_speed *speed,
4373                           enum pcie_link_width *width)
4374 {
4375         int ret;
4376
4377         *speed = PCI_SPEED_UNKNOWN;
4378         *width = PCIE_LNK_WIDTH_UNKNOWN;
4379
4380         while (dev) {
4381                 u16 lnksta;
4382                 enum pci_bus_speed next_speed;
4383                 enum pcie_link_width next_width;
4384
4385                 ret = pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
4386                 if (ret)
4387                         return ret;
4388
4389                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
4390                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
4391                         PCI_EXP_LNKSTA_NLW_SHIFT;
4392
4393                 if (next_speed < *speed)
4394                         *speed = next_speed;
4395
4396                 if (next_width < *width)
4397                         *width = next_width;
4398
4399                 dev = dev->bus->self;
4400         }
4401
4402         return 0;
4403 }
4404 EXPORT_SYMBOL(pcie_get_minimum_link);
4405
4406 /**
4407  * pci_select_bars - Make BAR mask from the type of resource
4408  * @dev: the PCI device for which BAR mask is made
4409  * @flags: resource type mask to be selected
4410  *
4411  * This helper routine makes bar mask from the type of resource.
4412  */
4413 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
4414 {
4415         int i, bars = 0;
4416         for (i = 0; i < PCI_NUM_RESOURCES; i++)
4417                 if (pci_resource_flags(dev, i) & flags)
4418                         bars |= (1 << i);
4419         return bars;
4420 }
4421 EXPORT_SYMBOL(pci_select_bars);
4422
4423 /**
4424  * pci_resource_bar - get position of the BAR associated with a resource
4425  * @dev: the PCI device
4426  * @resno: the resource number
4427  * @type: the BAR type to be filled in
4428  *
4429  * Returns BAR position in config space, or 0 if the BAR is invalid.
4430  */
4431 int pci_resource_bar(struct pci_dev *dev, int resno, enum pci_bar_type *type)
4432 {
4433         int reg;
4434
4435         if (resno < PCI_ROM_RESOURCE) {
4436                 *type = pci_bar_unknown;
4437                 return PCI_BASE_ADDRESS_0 + 4 * resno;
4438         } else if (resno == PCI_ROM_RESOURCE) {
4439                 *type = pci_bar_mem32;
4440                 return dev->rom_base_reg;
4441         } else if (resno < PCI_BRIDGE_RESOURCES) {
4442                 /* device specific resource */
4443                 *type = pci_bar_unknown;
4444                 reg = pci_iov_resource_bar(dev, resno);
4445                 if (reg)
4446                         return reg;
4447         }
4448
4449         dev_err(&dev->dev, "BAR %d: invalid resource\n", resno);
4450         return 0;
4451 }
4452
4453 /* Some architectures require additional programming to enable VGA */
4454 static arch_set_vga_state_t arch_set_vga_state;
4455
4456 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
4457 {
4458         arch_set_vga_state = func;      /* NULL disables */
4459 }
4460
4461 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
4462                                   unsigned int command_bits, u32 flags)
4463 {
4464         if (arch_set_vga_state)
4465                 return arch_set_vga_state(dev, decode, command_bits,
4466                                                 flags);
4467         return 0;
4468 }
4469
4470 /**
4471  * pci_set_vga_state - set VGA decode state on device and parents if requested
4472  * @dev: the PCI device
4473  * @decode: true = enable decoding, false = disable decoding
4474  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
4475  * @flags: traverse ancestors and change bridges
4476  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
4477  */
4478 int pci_set_vga_state(struct pci_dev *dev, bool decode,
4479                       unsigned int command_bits, u32 flags)
4480 {
4481         struct pci_bus *bus;
4482         struct pci_dev *bridge;
4483         u16 cmd;
4484         int rc;
4485
4486         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
4487
4488         /* ARCH specific VGA enables */
4489         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
4490         if (rc)
4491                 return rc;
4492
4493         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
4494                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
4495                 if (decode == true)
4496                         cmd |= command_bits;
4497                 else
4498                         cmd &= ~command_bits;
4499                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4500         }
4501
4502         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
4503                 return 0;
4504
4505         bus = dev->bus;
4506         while (bus) {
4507                 bridge = bus->self;
4508                 if (bridge) {
4509                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
4510                                              &cmd);
4511                         if (decode == true)
4512                                 cmd |= PCI_BRIDGE_CTL_VGA;
4513                         else
4514                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
4515                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
4516                                               cmd);
4517                 }
4518                 bus = bus->parent;
4519         }
4520         return 0;
4521 }
4522
4523 bool pci_device_is_present(struct pci_dev *pdev)
4524 {
4525         u32 v;
4526
4527         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
4528 }
4529 EXPORT_SYMBOL_GPL(pci_device_is_present);
4530
4531 void pci_ignore_hotplug(struct pci_dev *dev)
4532 {
4533         struct pci_dev *bridge = dev->bus->self;
4534
4535         dev->ignore_hotplug = 1;
4536         /* Propagate the "ignore hotplug" setting to the parent bridge. */
4537         if (bridge)
4538                 bridge->ignore_hotplug = 1;
4539 }
4540 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
4541
4542 #define RESOURCE_ALIGNMENT_PARAM_SIZE COMMAND_LINE_SIZE
4543 static char resource_alignment_param[RESOURCE_ALIGNMENT_PARAM_SIZE] = {0};
4544 static DEFINE_SPINLOCK(resource_alignment_lock);
4545
4546 /**
4547  * pci_specified_resource_alignment - get resource alignment specified by user.
4548  * @dev: the PCI device to get
4549  *
4550  * RETURNS: Resource alignment if it is specified.
4551  *          Zero if it is not specified.
4552  */
4553 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev)
4554 {
4555         int seg, bus, slot, func, align_order, count;
4556         resource_size_t align = 0;
4557         char *p;
4558
4559         spin_lock(&resource_alignment_lock);
4560         p = resource_alignment_param;
4561         while (*p) {
4562                 count = 0;
4563                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
4564                                                         p[count] == '@') {
4565                         p += count + 1;
4566                 } else {
4567                         align_order = -1;
4568                 }
4569                 if (sscanf(p, "%x:%x:%x.%x%n",
4570                         &seg, &bus, &slot, &func, &count) != 4) {
4571                         seg = 0;
4572                         if (sscanf(p, "%x:%x.%x%n",
4573                                         &bus, &slot, &func, &count) != 3) {
4574                                 /* Invalid format */
4575                                 printk(KERN_ERR "PCI: Can't parse resource_alignment parameter: %s\n",
4576                                         p);
4577                                 break;
4578                         }
4579                 }
4580                 p += count;
4581                 if (seg == pci_domain_nr(dev->bus) &&
4582                         bus == dev->bus->number &&
4583                         slot == PCI_SLOT(dev->devfn) &&
4584                         func == PCI_FUNC(dev->devfn)) {
4585                         if (align_order == -1)
4586                                 align = PAGE_SIZE;
4587                         else
4588                                 align = 1 << align_order;
4589                         /* Found */
4590                         break;
4591                 }
4592                 if (*p != ';' && *p != ',') {
4593                         /* End of param or invalid format */
4594                         break;
4595                 }
4596                 p++;
4597         }
4598         spin_unlock(&resource_alignment_lock);
4599         return align;
4600 }
4601
4602 /*
4603  * This function disables memory decoding and releases memory resources
4604  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
4605  * It also rounds up size to specified alignment.
4606  * Later on, the kernel will assign page-aligned memory resource back
4607  * to the device.
4608  */
4609 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
4610 {
4611         int i;
4612         struct resource *r;
4613         resource_size_t align, size;
4614         u16 command;
4615
4616         /* check if specified PCI is target device to reassign */
4617         align = pci_specified_resource_alignment(dev);
4618         if (!align)
4619                 return;
4620
4621         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
4622             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
4623                 dev_warn(&dev->dev,
4624                         "Can't reassign resources to host bridge.\n");
4625                 return;
4626         }
4627
4628         dev_info(&dev->dev,
4629                 "Disabling memory decoding and releasing memory resources.\n");
4630         pci_read_config_word(dev, PCI_COMMAND, &command);
4631         command &= ~PCI_COMMAND_MEMORY;
4632         pci_write_config_word(dev, PCI_COMMAND, command);
4633
4634         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++) {
4635                 r = &dev->resource[i];
4636                 if (!(r->flags & IORESOURCE_MEM))
4637                         continue;
4638                 size = resource_size(r);
4639                 if (size < align) {
4640                         size = align;
4641                         dev_info(&dev->dev,
4642                                 "Rounding up size of resource #%d to %#llx.\n",
4643                                 i, (unsigned long long)size);
4644                 }
4645                 r->flags |= IORESOURCE_UNSET;
4646                 r->end = size - 1;
4647                 r->start = 0;
4648         }
4649         /* Need to disable bridge's resource window,
4650          * to enable the kernel to reassign new resource
4651          * window later on.
4652          */
4653         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE &&
4654             (dev->class >> 8) == PCI_CLASS_BRIDGE_PCI) {
4655                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
4656                         r = &dev->resource[i];
4657                         if (!(r->flags & IORESOURCE_MEM))
4658                                 continue;
4659                         r->flags |= IORESOURCE_UNSET;
4660                         r->end = resource_size(r) - 1;
4661                         r->start = 0;
4662                 }
4663                 pci_disable_bridge_window(dev);
4664         }
4665 }
4666
4667 static ssize_t pci_set_resource_alignment_param(const char *buf, size_t count)
4668 {
4669         if (count > RESOURCE_ALIGNMENT_PARAM_SIZE - 1)
4670                 count = RESOURCE_ALIGNMENT_PARAM_SIZE - 1;
4671         spin_lock(&resource_alignment_lock);
4672         strncpy(resource_alignment_param, buf, count);
4673         resource_alignment_param[count] = '\0';
4674         spin_unlock(&resource_alignment_lock);
4675         return count;
4676 }
4677
4678 static ssize_t pci_get_resource_alignment_param(char *buf, size_t size)
4679 {
4680         size_t count;
4681         spin_lock(&resource_alignment_lock);
4682         count = snprintf(buf, size, "%s", resource_alignment_param);
4683         spin_unlock(&resource_alignment_lock);
4684         return count;
4685 }
4686
4687 static ssize_t pci_resource_alignment_show(struct bus_type *bus, char *buf)
4688 {
4689         return pci_get_resource_alignment_param(buf, PAGE_SIZE);
4690 }
4691
4692 static ssize_t pci_resource_alignment_store(struct bus_type *bus,
4693                                         const char *buf, size_t count)
4694 {
4695         return pci_set_resource_alignment_param(buf, count);
4696 }
4697
4698 BUS_ATTR(resource_alignment, 0644, pci_resource_alignment_show,
4699                                         pci_resource_alignment_store);
4700
4701 static int __init pci_resource_alignment_sysfs_init(void)
4702 {
4703         return bus_create_file(&pci_bus_type,
4704                                         &bus_attr_resource_alignment);
4705 }
4706 late_initcall(pci_resource_alignment_sysfs_init);
4707
4708 static void pci_no_domains(void)
4709 {
4710 #ifdef CONFIG_PCI_DOMAINS
4711         pci_domains_supported = 0;
4712 #endif
4713 }
4714
4715 #ifdef CONFIG_PCI_DOMAINS
4716 static atomic_t __domain_nr = ATOMIC_INIT(-1);
4717
4718 int pci_get_new_domain_nr(void)
4719 {
4720         return atomic_inc_return(&__domain_nr);
4721 }
4722
4723 #ifdef CONFIG_PCI_DOMAINS_GENERIC
4724 void pci_bus_assign_domain_nr(struct pci_bus *bus, struct device *parent)
4725 {
4726         static int use_dt_domains = -1;
4727         int domain = of_get_pci_domain_nr(parent->of_node);
4728
4729         /*
4730          * Check DT domain and use_dt_domains values.
4731          *
4732          * If DT domain property is valid (domain >= 0) and
4733          * use_dt_domains != 0, the DT assignment is valid since this means
4734          * we have not previously allocated a domain number by using
4735          * pci_get_new_domain_nr(); we should also update use_dt_domains to
4736          * 1, to indicate that we have just assigned a domain number from
4737          * DT.
4738          *
4739          * If DT domain property value is not valid (ie domain < 0), and we
4740          * have not previously assigned a domain number from DT
4741          * (use_dt_domains != 1) we should assign a domain number by
4742          * using the:
4743          *
4744          * pci_get_new_domain_nr()
4745          *
4746          * API and update the use_dt_domains value to keep track of method we
4747          * are using to assign domain numbers (use_dt_domains = 0).
4748          *
4749          * All other combinations imply we have a platform that is trying
4750          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
4751          * which is a recipe for domain mishandling and it is prevented by
4752          * invalidating the domain value (domain = -1) and printing a
4753          * corresponding error.
4754          */
4755         if (domain >= 0 && use_dt_domains) {
4756                 use_dt_domains = 1;
4757         } else if (domain < 0 && use_dt_domains != 1) {
4758                 use_dt_domains = 0;
4759                 domain = pci_get_new_domain_nr();
4760         } else {
4761                 dev_err(parent, "Node %s has inconsistent \"linux,pci-domain\" property in DT\n",
4762                         parent->of_node->full_name);
4763                 domain = -1;
4764         }
4765
4766         bus->domain_nr = domain;
4767 }
4768 #endif
4769 #endif
4770
4771 /**
4772  * pci_ext_cfg_avail - can we access extended PCI config space?
4773  *
4774  * Returns 1 if we can access PCI extended config space (offsets
4775  * greater than 0xff). This is the default implementation. Architecture
4776  * implementations can override this.
4777  */
4778 int __weak pci_ext_cfg_avail(void)
4779 {
4780         return 1;
4781 }
4782
4783 void __weak pci_fixup_cardbus(struct pci_bus *bus)
4784 {
4785 }
4786 EXPORT_SYMBOL(pci_fixup_cardbus);
4787
4788 static int __init pci_setup(char *str)
4789 {
4790         while (str) {
4791                 char *k = strchr(str, ',');
4792                 if (k)
4793                         *k++ = 0;
4794                 if (*str && (str = pcibios_setup(str)) && *str) {
4795                         if (!strcmp(str, "nomsi")) {
4796                                 pci_no_msi();
4797                         } else if (!strcmp(str, "noaer")) {
4798                                 pci_no_aer();
4799                         } else if (!strncmp(str, "realloc=", 8)) {
4800                                 pci_realloc_get_opt(str + 8);
4801                         } else if (!strncmp(str, "realloc", 7)) {
4802                                 pci_realloc_get_opt("on");
4803                         } else if (!strcmp(str, "nodomains")) {
4804                                 pci_no_domains();
4805                         } else if (!strncmp(str, "noari", 5)) {
4806                                 pcie_ari_disabled = true;
4807                         } else if (!strncmp(str, "cbiosize=", 9)) {
4808                                 pci_cardbus_io_size = memparse(str + 9, &str);
4809                         } else if (!strncmp(str, "cbmemsize=", 10)) {
4810                                 pci_cardbus_mem_size = memparse(str + 10, &str);
4811                         } else if (!strncmp(str, "resource_alignment=", 19)) {
4812                                 pci_set_resource_alignment_param(str + 19,
4813                                                         strlen(str + 19));
4814                         } else if (!strncmp(str, "ecrc=", 5)) {
4815                                 pcie_ecrc_get_policy(str + 5);
4816                         } else if (!strncmp(str, "hpiosize=", 9)) {
4817                                 pci_hotplug_io_size = memparse(str + 9, &str);
4818                         } else if (!strncmp(str, "hpmemsize=", 10)) {
4819                                 pci_hotplug_mem_size = memparse(str + 10, &str);
4820                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
4821                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
4822                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
4823                                 pcie_bus_config = PCIE_BUS_SAFE;
4824                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
4825                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
4826                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
4827                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
4828                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
4829                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
4830                         } else {
4831                                 printk(KERN_ERR "PCI: Unknown option `%s'\n",
4832                                                 str);
4833                         }
4834                 }
4835                 str = k;
4836         }
4837         return 0;
4838 }
4839 early_param("pci", pci_setup);