]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/include/asm/arch-fsl-lsch3/config.h
1d2a7fa913be21abafe8c8c3bf6bd3e02b0fdd4a
[karo-tx-uboot.git] / arch / arm / include / asm / arch-fsl-lsch3 / config.h
1 /*
2  * Copyright 2014, Freescale Semiconductor
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #ifndef _ASM_ARMV8_FSL_LSCH3_CONFIG_
8 #define _ASM_ARMV8_FSL_LSCH3_CONFIG_
9
10 #include <fsl_ddrc_version.h>
11
12 #define CONFIG_SYS_PAGE_SIZE            0x10000
13
14 #ifndef L1_CACHE_BYTES
15 #define L1_CACHE_SHIFT          6
16 #define L1_CACHE_BYTES          (1 << L1_CACHE_SHIFT)
17 #endif
18
19 #define CONFIG_MP
20 #define CONFIG_SYS_FSL_OCRAM_BASE       0x18000000      /* initial RAM */
21 /* Link Definitions */
22 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_FSL_OCRAM_BASE + 0xfff0)
23
24 #define CONFIG_SYS_IMMR                         0x01000000
25 #define CONFIG_SYS_FSL_DDR_ADDR                 (CONFIG_SYS_IMMR + 0x00080000)
26 #define CONFIG_SYS_FSL_DDR2_ADDR                (CONFIG_SYS_IMMR + 0x00090000)
27 #define CONFIG_SYS_FSL_DDR3_ADDR                0x08210000
28 #define CONFIG_SYS_FSL_GUTS_ADDR                (CONFIG_SYS_IMMR + 0x00E00000)
29 #define CONFIG_SYS_FSL_PMU_ADDR                 (CONFIG_SYS_IMMR + 0x00E30000)
30 #define CONFIG_SYS_FSL_RST_ADDR                 (CONFIG_SYS_IMMR + 0x00E60000)
31 #define CONFIG_SYS_FSL_CH3_CLK_GRPA_ADDR        (CONFIG_SYS_IMMR + 0x00300000)
32 #define CONFIG_SYS_FSL_CH3_CLK_GRPB_ADDR        (CONFIG_SYS_IMMR + 0x00310000)
33 #define CONFIG_SYS_FSL_CH3_CLK_CTRL_ADDR        (CONFIG_SYS_IMMR + 0x00370000)
34 #define CONFIG_SYS_IFC_ADDR                     (CONFIG_SYS_IMMR + 0x01240000)
35 #define CONFIG_SYS_NS16550_COM1                 (CONFIG_SYS_IMMR + 0x011C0500)
36 #define CONFIG_SYS_NS16550_COM2                 (CONFIG_SYS_IMMR + 0x011C0600)
37 #define CONFIG_SYS_FSL_TIMER_ADDR               0x023d0000
38 #define CONFIG_SYS_FSL_PMU_CLTBENR              (CONFIG_SYS_FSL_PMU_ADDR + \
39                                                  0x18A0)
40
41 /* SP (Cortex-A5) related */
42 #define CONFIG_SYS_FSL_SP_ADDR                  (CONFIG_SYS_IMMR + 0x00F00000)
43 #define CONFIG_SYS_FSL_SP_VSG_GIC_ADDR          (CONFIG_SYS_FSL_SP_ADDR)
44 #define CONFIG_SYS_FSL_SP_VSG_GIC_VIGR1         (CONFIG_SYS_FSL_SP_ADDR)
45 #define CONFIG_SYS_FSL_SP_VSG_GIC_VIGR2         \
46                                         (CONFIG_SYS_FSL_SP_ADDR + 0x0008)
47 #define CONFIG_SYS_FSL_SP_LOOPBACK_DUART        \
48                                         (CONFIG_SYS_FSL_SP_ADDR + 0x1000)
49
50 #define CONFIG_SYS_FSL_DCSR_DDR_ADDR            0x70012c000ULL
51 #define CONFIG_SYS_FSL_DCSR_DDR2_ADDR           0x70012d000ULL
52 #define CONFIG_SYS_FSL_DCSR_DDR3_ADDR           0x700132000ULL
53 #define CONFIG_SYS_FSL_DCSR_DDR4_ADDR           0x700133000ULL
54
55 #define I2C1_BASE_ADDR                          (CONFIG_SYS_IMMR + 0x01000000)
56 #define I2C2_BASE_ADDR                          (CONFIG_SYS_IMMR + 0x01010000)
57 #define I2C3_BASE_ADDR                          (CONFIG_SYS_IMMR + 0x01020000)
58 #define I2C4_BASE_ADDR                          (CONFIG_SYS_IMMR + 0x01030000)
59
60 /* TZ Protection Controller Definitions */
61 #define TZPC_BASE                               0x02200000
62 #define TZPCR0SIZE_BASE                         (TZPC_BASE)
63 #define TZPCDECPROT_0_STAT_BASE                 (TZPC_BASE + 0x800)
64 #define TZPCDECPROT_0_SET_BASE                  (TZPC_BASE + 0x804)
65 #define TZPCDECPROT_0_CLR_BASE                  (TZPC_BASE + 0x808)
66 #define TZPCDECPROT_1_STAT_BASE                 (TZPC_BASE + 0x80C)
67 #define TZPCDECPROT_1_SET_BASE                  (TZPC_BASE + 0x810)
68 #define TZPCDECPROT_1_CLR_BASE                  (TZPC_BASE + 0x814)
69 #define TZPCDECPROT_2_STAT_BASE                 (TZPC_BASE + 0x818)
70 #define TZPCDECPROT_2_SET_BASE                  (TZPC_BASE + 0x81C)
71 #define TZPCDECPROT_2_CLR_BASE                  (TZPC_BASE + 0x820)
72
73 /* TZ Address Space Controller Definitions */
74 #define TZASC1_BASE                     0x01100000      /* as per CCSR map. */
75 #define TZASC2_BASE                     0x01110000      /* as per CCSR map. */
76 #define TZASC3_BASE                     0x01120000      /* as per CCSR map. */
77 #define TZASC4_BASE                     0x01130000      /* as per CCSR map. */
78 #define TZASC_BUILD_CONFIG_REG(x)       ((TZASC1_BASE + (x * 0x10000)))
79 #define TZASC_ACTION_REG(x)             ((TZASC1_BASE + (x * 0x10000)) + 0x004)
80 #define TZASC_GATE_KEEPER(x)            ((TZASC1_BASE + (x * 0x10000)) + 0x008)
81 #define TZASC_REGION_BASE_LOW_0(x)      ((TZASC1_BASE + (x * 0x10000)) + 0x100)
82 #define TZASC_REGION_BASE_HIGH_0(x)     ((TZASC1_BASE + (x * 0x10000)) + 0x104)
83 #define TZASC_REGION_TOP_LOW_0(x)       ((TZASC1_BASE + (x * 0x10000)) + 0x108)
84 #define TZASC_REGION_TOP_HIGH_0(x)      ((TZASC1_BASE + (x * 0x10000)) + 0x10C)
85 #define TZASC_REGION_ATTRIBUTES_0(x)    ((TZASC1_BASE + (x * 0x10000)) + 0x110)
86 #define TZASC_REGION_ID_ACCESS_0(x)     ((TZASC1_BASE + (x * 0x10000)) + 0x114)
87
88 /* Generic Interrupt Controller Definitions */
89 #define GICD_BASE               0x06000000
90 #define GICR_BASE               0x06100000
91
92 /* SMMU Defintions */
93 #define SMMU_BASE               0x05000000 /* GR0 Base */
94
95 /* DDR */
96 #define CONFIG_SYS_FSL_DDR_LE
97 #define CONFIG_VERY_BIG_RAM
98 #ifdef CONFIG_SYS_FSL_DDR4
99 #define CONFIG_SYS_FSL_DDRC_GEN4
100 #else
101 #define CONFIG_SYS_FSL_DDRC_ARM_GEN3    /* Enable Freescale ARM DDR3 driver */
102 #endif
103 #define CONFIG_SYS_FSL_DDR              /* Freescale DDR driver */
104 #define CONFIG_SYS_LS2_DDR_BLOCK1_SIZE  ((phys_size_t)2 << 30)
105 #define CONFIG_MAX_MEM_MAPPED           CONFIG_SYS_LS2_DDR_BLOCK1_SIZE
106 #define CONFIG_SYS_FSL_DDR_VER          FSL_DDR_VER_5_0
107
108 /* IFC */
109 #define CONFIG_SYS_FSL_IFC_LE
110
111 #ifdef CONFIG_LS2085A
112 #define CONFIG_MAX_CPUS                         16
113 #define CONFIG_SYS_FSL_IFC_BANK_COUNT           8
114 #define CONFIG_NUM_DDR_CONTROLLERS              3
115 #define CONFIG_SYS_FSL_CLUSTER_CLOCKS           { 1, 1, 4, 4 }
116 #else
117 #error SoC not defined
118 #endif
119
120 #ifdef CONFIG_LS2085A
121 #define CONFIG_SYS_FSL_ERRATUM_A008336
122 #define CONFIG_SYS_FSL_ERRATUM_A008514
123 #endif
124
125 #endif /* _ASM_ARMV8_FSL_LSCH3_CONFIG_ */