]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/include/asm/arch-zynqmp/hardware.h
15bd519bfbe1733f269d9fa118a77894933157c1
[karo-tx-uboot.git] / arch / arm / include / asm / arch-zynqmp / hardware.h
1 /*
2  * (C) Copyright 2014 - 2015 Xilinx, Inc.
3  * Michal Simek <michal.simek@xilinx.com>
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #ifndef _ASM_ARCH_HARDWARE_H
9 #define _ASM_ARCH_HARDWARE_H
10
11 #define ZYNQ_SERIAL_BASEADDR0   0xFF000000
12 #define ZYNQ_SERIAL_BASEADDR1   0xFF001000
13
14 #define ZYNQ_SPI_BASEADDR0      0xFF040000
15 #define ZYNQ_SPI_BASEADDR1      0xFF050000
16
17 #define ZYNQ_I2C_BASEADDR0      0xFF020000
18 #define ZYNQ_I2C_BASEADDR1      0xFF030000
19
20 #define ZYNQ_SDHCI_BASEADDR0    0xFF160000
21 #define ZYNQ_SDHCI_BASEADDR1    0xFF170000
22
23 #define ZYNQMP_CRL_APB_BASEADDR 0xFF5E0000
24 #define ZYNQMP_CRL_APB_TIMESTAMP_REF_CTRL_CLKACT        0x1000000
25
26 struct crlapb_regs {
27         u32 reserved0[36];
28         u32 cpu_r5_ctrl; /* 0x90 */
29         u32 reserved1[37];
30         u32 timestamp_ref_ctrl; /* 0x128 */
31         u32 reserved2[53];
32         u32 boot_mode; /* 0x200 */
33         u32 reserved3[14];
34         u32 rst_lpd_top; /* 0x23C */
35         u32 reserved4[26];
36 };
37
38 #define crlapb_base ((struct crlapb_regs *)ZYNQMP_CRL_APB_BASEADDR)
39
40 #define ZYNQMP_IOU_SCNTR        0xFF250000
41 #define ZYNQMP_IOU_SCNTR_COUNTER_CONTROL_REGISTER_EN    0x1
42 #define ZYNQMP_IOU_SCNTR_COUNTER_CONTROL_REGISTER_HDBG  0x2
43
44 struct iou_scntr {
45         u32 counter_control_register;
46         u32 reserved0[7];
47         u32 base_frequency_id_register;
48 };
49
50 #define iou_scntr ((struct iou_scntr *)ZYNQMP_IOU_SCNTR)
51
52 /* Bootmode setting values */
53 #define BOOT_MODES_MASK 0x0000000F
54 #define SD_MODE         0x00000003
55 #define EMMC_MODE       0x00000006
56 #define JTAG_MODE       0x00000000
57
58 #define ZYNQMP_IOU_SLCR_BASEADDR        0xFF180000
59
60 struct iou_slcr_regs {
61         u32 mio_pin[78];
62         u32 reserved[442];
63 };
64
65 #define slcr_base ((struct iou_slcr_regs *)ZYNQMP_IOU_SLCR_BASEADDR)
66
67 #define ZYNQMP_RPU_BASEADDR     0xFF9A0000
68
69 struct rpu_regs {
70         u32 rpu_glbl_ctrl;
71         u32 reserved0[63];
72         u32 rpu0_cfg; /* 0x100 */
73         u32 reserved1[63];
74         u32 rpu1_cfg; /* 0x200 */
75 };
76
77 #define rpu_base ((struct rpu_regs *)ZYNQMP_RPU_BASEADDR)
78
79 #define ZYNQMP_CRF_APB_BASEADDR 0xFD1A0000
80
81 struct crfapb_regs {
82         u32 reserved0[65];
83         u32 rst_fpd_apu; /* 0x104 */
84         u32 reserved1;
85 };
86
87 #define crfapb_base ((struct crfapb_regs *)ZYNQMP_CRF_APB_BASEADDR)
88
89 #define ZYNQMP_APU_BASEADDR     0xFD5C0000
90
91 struct apu_regs {
92         u32 reserved0[16];
93         u32 rvbar_addr0_l; /* 0x40 */
94         u32 rvbar_addr0_h; /* 0x44 */
95         u32 reserved1[20];
96 };
97
98 #define apu_base ((struct apu_regs *)ZYNQMP_APU_BASEADDR)
99
100 /* Board version value */
101 #define ZYNQMP_CSU_VERSION_SILICON      0x0
102 #define ZYNQMP_CSU_VERSION_EP108        0x1
103 #define ZYNQMP_CSU_VERSION_VELOCE       0x2
104 #define ZYNQMP_CSU_VERSION_QEMU         0x3
105
106 #endif /* _ASM_ARCH_HARDWARE_H */