]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/powerpc/cpu/mpc8xxx/ddr/ddr3_dimm_params.c
Merge branch 'sr@denx.de' of git://git.denx.de/u-boot-staging
[karo-tx-uboot.git] / arch / powerpc / cpu / mpc8xxx / ddr / ddr3_dimm_params.c
1 /*
2  * Copyright 2008-2009 Freescale Semiconductor, Inc.
3  *      Dave Liu <daveliu@freescale.com>
4  *
5  * calculate the organization and timing parameter
6  * from ddr3 spd, please refer to the spec
7  * JEDEC standard No.21-C 4_01_02_11R18.pdf
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License
11  * Version 2 as published by the Free Software Foundation.
12  */
13
14 #include <common.h>
15 #include <asm/fsl_ddr_sdram.h>
16
17 #include "ddr.h"
18
19 /*
20  * Calculate the Density of each Physical Rank.
21  * Returned size is in bytes.
22  *
23  * each rank size =
24  * sdram capacity(bit) / 8 * primary bus width / sdram width
25  *
26  * where: sdram capacity  = spd byte4[3:0]
27  *        primary bus width = spd byte8[2:0]
28  *        sdram width = spd byte7[2:0]
29  *
30  * SPD byte4 - sdram density and banks
31  *      bit[3:0]        size(bit)       size(byte)
32  *      0000            256Mb           32MB
33  *      0001            512Mb           64MB
34  *      0010            1Gb             128MB
35  *      0011            2Gb             256MB
36  *      0100            4Gb             512MB
37  *      0101            8Gb             1GB
38  *      0110            16Gb            2GB
39  *
40  * SPD byte8 - module memory bus width
41  *      bit[2:0]        primary bus width
42  *      000             8bits
43  *      001             16bits
44  *      010             32bits
45  *      011             64bits
46  *
47  * SPD byte7 - module organiztion
48  *      bit[2:0]        sdram device width
49  *      000             4bits
50  *      001             8bits
51  *      010             16bits
52  *      011             32bits
53  *
54  */
55 static unsigned long long
56 compute_ranksize(const ddr3_spd_eeprom_t *spd)
57 {
58         unsigned long long bsize;
59
60         int nbit_sdram_cap_bsize = 0;
61         int nbit_primary_bus_width = 0;
62         int nbit_sdram_width = 0;
63
64         if ((spd->density_banks & 0xf) < 7)
65                 nbit_sdram_cap_bsize = (spd->density_banks & 0xf) + 28;
66         if ((spd->bus_width & 0x7) < 4)
67                 nbit_primary_bus_width = (spd->bus_width & 0x7) + 3;
68         if ((spd->organization & 0x7) < 4)
69                 nbit_sdram_width = (spd->organization & 0x7) + 2;
70
71         bsize = 1ULL << (nbit_sdram_cap_bsize - 3
72                     + nbit_primary_bus_width - nbit_sdram_width);
73
74         debug("DDR: DDR III rank density = 0x%16llx\n", bsize);
75
76         return bsize;
77 }
78
79 /*
80  * ddr_compute_dimm_parameters for DDR3 SPD
81  *
82  * Compute DIMM parameters based upon the SPD information in spd.
83  * Writes the results to the dimm_params_t structure pointed by pdimm.
84  *
85  */
86 unsigned int
87 ddr_compute_dimm_parameters(const ddr3_spd_eeprom_t *spd,
88                              dimm_params_t *pdimm,
89                              unsigned int dimm_number)
90 {
91         unsigned int retval;
92         unsigned int mtb_ps;
93         int i;
94
95         if (spd->mem_type) {
96                 if (spd->mem_type != SPD_MEMTYPE_DDR3) {
97                         printf("DIMM %u: is not a DDR3 SPD.\n", dimm_number);
98                         return 1;
99                 }
100         } else {
101                 memset(pdimm, 0, sizeof(dimm_params_t));
102                 return 1;
103         }
104
105         retval = ddr3_spd_check(spd);
106         if (retval) {
107                 printf("DIMM %u: failed checksum\n", dimm_number);
108                 return 2;
109         }
110
111         /*
112          * The part name in ASCII in the SPD EEPROM is not null terminated.
113          * Guarantee null termination here by presetting all bytes to 0
114          * and copying the part name in ASCII from the SPD onto it
115          */
116         memset(pdimm->mpart, 0, sizeof(pdimm->mpart));
117         if ((spd->info_size_crc & 0xF) > 1)
118                 memcpy(pdimm->mpart, spd->mpart, sizeof(pdimm->mpart) - 1);
119
120         /* DIMM organization parameters */
121         pdimm->n_ranks = ((spd->organization >> 3) & 0x7) + 1;
122         pdimm->rank_density = compute_ranksize(spd);
123         pdimm->capacity = pdimm->n_ranks * pdimm->rank_density;
124         pdimm->primary_sdram_width = 1 << (3 + (spd->bus_width & 0x7));
125         if ((spd->bus_width >> 3) & 0x3)
126                 pdimm->ec_sdram_width = 8;
127         else
128                 pdimm->ec_sdram_width = 0;
129         pdimm->data_width = pdimm->primary_sdram_width
130                           + pdimm->ec_sdram_width;
131
132         /* These are the types defined by the JEDEC DDR3 SPD spec */
133         pdimm->mirrored_dimm = 0;
134         pdimm->registered_dimm = 0;
135         switch (spd->module_type & DDR3_SPD_MODULETYPE_MASK) {
136         case DDR3_SPD_MODULETYPE_RDIMM:
137         case DDR3_SPD_MODULETYPE_MINI_RDIMM:
138         case DDR3_SPD_MODULETYPE_72B_SO_RDIMM:
139                 /* Registered/buffered DIMMs */
140                 pdimm->registered_dimm = 1;
141                 for (i = 0; i < 16; i += 2) {
142                         u8 rcw = spd->mod_section.registered.rcw[i/2];
143                         pdimm->rcw[i]   = (rcw >> 0) & 0x0F;
144                         pdimm->rcw[i+1] = (rcw >> 4) & 0x0F;
145                 }
146                 break;
147
148         case DDR3_SPD_MODULETYPE_UDIMM:
149         case DDR3_SPD_MODULETYPE_SO_DIMM:
150         case DDR3_SPD_MODULETYPE_MICRO_DIMM:
151         case DDR3_SPD_MODULETYPE_MINI_UDIMM:
152         case DDR3_SPD_MODULETYPE_MINI_CDIMM:
153         case DDR3_SPD_MODULETYPE_72B_SO_UDIMM:
154         case DDR3_SPD_MODULETYPE_72B_SO_CDIMM:
155         case DDR3_SPD_MODULETYPE_LRDIMM:
156         case DDR3_SPD_MODULETYPE_16B_SO_DIMM:
157         case DDR3_SPD_MODULETYPE_32B_SO_DIMM:
158                 /* Unbuffered DIMMs */
159                 if (spd->mod_section.unbuffered.addr_mapping & 0x1)
160                         pdimm->mirrored_dimm = 1;
161                 break;
162
163         default:
164                 printf("unknown module_type 0x%02X\n", spd->module_type);
165                 return 1;
166         }
167
168         /* SDRAM device parameters */
169         pdimm->n_row_addr = ((spd->addressing >> 3) & 0x7) + 12;
170         pdimm->n_col_addr = (spd->addressing & 0x7) + 9;
171         pdimm->n_banks_per_sdram_device = 8 << ((spd->density_banks >> 4) & 0x7);
172
173         /*
174          * The SPD spec has not the ECC bit,
175          * We consider the DIMM as ECC capability
176          * when the extension bus exist
177          */
178         if (pdimm->ec_sdram_width)
179                 pdimm->edc_config = 0x02;
180         else
181                 pdimm->edc_config = 0x00;
182
183         /*
184          * The SPD spec has not the burst length byte
185          * but DDR3 spec has nature BL8 and BC4,
186          * BL8 -bit3, BC4 -bit2
187          */
188         pdimm->burst_lengths_bitmask = 0x0c;
189         pdimm->row_density = __ilog2(pdimm->rank_density);
190
191         /* MTB - medium timebase
192          * The unit in the SPD spec is ns,
193          * We convert it to ps.
194          * eg: MTB = 0.125ns (125ps)
195          */
196         mtb_ps = (spd->mtb_dividend * 1000) /spd->mtb_divisor;
197         pdimm->mtb_ps = mtb_ps;
198
199         /*
200          * sdram minimum cycle time
201          * we assume the MTB is 0.125ns
202          * eg:
203          * tCK_min=15 MTB (1.875ns) ->DDR3-1066
204          *        =12 MTB (1.5ns) ->DDR3-1333
205          *        =10 MTB (1.25ns) ->DDR3-1600
206          */
207         pdimm->tCKmin_X_ps = spd->tCK_min * mtb_ps;
208
209         /*
210          * CAS latency supported
211          * bit4 - CL4
212          * bit5 - CL5
213          * bit18 - CL18
214          */
215         pdimm->caslat_X  = ((spd->caslat_msb << 8) | spd->caslat_lsb) << 4;
216
217         /*
218          * min CAS latency time
219          * eg: tAA_min =
220          * DDR3-800D    100 MTB (12.5ns)
221          * DDR3-1066F   105 MTB (13.125ns)
222          * DDR3-1333H   108 MTB (13.5ns)
223          * DDR3-1600H   90 MTB (11.25ns)
224          */
225         pdimm->tAA_ps = spd->tAA_min * mtb_ps;
226
227         /*
228          * min write recovery time
229          * eg:
230          * tWR_min = 120 MTB (15ns) -> all speed grades.
231          */
232         pdimm->tWR_ps = spd->tWR_min * mtb_ps;
233
234         /*
235          * min RAS to CAS delay time
236          * eg: tRCD_min =
237          * DDR3-800     100 MTB (12.5ns)
238          * DDR3-1066F   105 MTB (13.125ns)
239          * DDR3-1333H   108 MTB (13.5ns)
240          * DDR3-1600H   90 MTB (11.25)
241          */
242         pdimm->tRCD_ps = spd->tRCD_min * mtb_ps;
243
244         /*
245          * min row active to row active delay time
246          * eg: tRRD_min =
247          * DDR3-800(1KB page)   80 MTB (10ns)
248          * DDR3-1333(1KB page)  48 MTB (6ns)
249          */
250         pdimm->tRRD_ps = spd->tRRD_min * mtb_ps;
251
252         /*
253          * min row precharge delay time
254          * eg: tRP_min =
255          * DDR3-800D    100 MTB (12.5ns)
256          * DDR3-1066F   105 MTB (13.125ns)
257          * DDR3-1333H   108 MTB (13.5ns)
258          * DDR3-1600H   90 MTB (11.25ns)
259          */
260         pdimm->tRP_ps = spd->tRP_min * mtb_ps;
261
262         /* min active to precharge delay time
263          * eg: tRAS_min =
264          * DDR3-800D    300 MTB (37.5ns)
265          * DDR3-1066F   300 MTB (37.5ns)
266          * DDR3-1333H   288 MTB (36ns)
267          * DDR3-1600H   280 MTB (35ns)
268          */
269         pdimm->tRAS_ps = (((spd->tRAS_tRC_ext & 0xf) << 8) | spd->tRAS_min_lsb)
270                         * mtb_ps;
271         /*
272          * min active to actice/refresh delay time
273          * eg: tRC_min =
274          * DDR3-800D    400 MTB (50ns)
275          * DDR3-1066F   405 MTB (50.625ns)
276          * DDR3-1333H   396 MTB (49.5ns)
277          * DDR3-1600H   370 MTB (46.25ns)
278          */
279         pdimm->tRC_ps = (((spd->tRAS_tRC_ext & 0xf0) << 4) | spd->tRC_min_lsb)
280                         * mtb_ps;
281         /*
282          * min refresh recovery delay time
283          * eg: tRFC_min =
284          * 512Mb        720 MTB (90ns)
285          * 1Gb          880 MTB (110ns)
286          * 2Gb          1280 MTB (160ns)
287          */
288         pdimm->tRFC_ps = ((spd->tRFC_min_msb << 8) | spd->tRFC_min_lsb)
289                         * mtb_ps;
290         /*
291          * min internal write to read command delay time
292          * eg: tWTR_min = 40 MTB (7.5ns) - all speed bins.
293          * tWRT is at least 4 mclk independent of operating freq.
294          */
295         pdimm->tWTR_ps = spd->tWTR_min * mtb_ps;
296
297         /*
298          * min internal read to precharge command delay time
299          * eg: tRTP_min = 40 MTB (7.5ns) - all speed bins.
300          * tRTP is at least 4 mclk independent of operating freq.
301          */
302         pdimm->tRTP_ps = spd->tRTP_min * mtb_ps;
303
304         /*
305          * Average periodic refresh interval
306          * tREFI = 7.8 us at normal temperature range
307          *       = 3.9 us at ext temperature range
308          */
309         pdimm->refresh_rate_ps = 7800000;
310
311         /*
312          * min four active window delay time
313          * eg: tFAW_min =
314          * DDR3-800(1KB page)   320 MTB (40ns)
315          * DDR3-1066(1KB page)  300 MTB (37.5ns)
316          * DDR3-1333(1KB page)  240 MTB (30ns)
317          * DDR3-1600(1KB page)  240 MTB (30ns)
318          */
319         pdimm->tFAW_ps = (((spd->tFAW_msb & 0xf) << 8) | spd->tFAW_min)
320                         * mtb_ps;
321
322         return 0;
323 }