]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - board/esd/common/s1d13806_640_480_16bpp.h
mxc_ipuv3: fix memory alignment of framebuffer
[karo-tx-uboot.git] / board / esd / common / s1d13806_640_480_16bpp.h
1 /*
2  * Copyright (c) 2000,2001 Epson Research and Development, Inc.
3  *
4  * See file CREDITS for list of people who contributed to this
5  * project.
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  *
22  * File generated by S1D13806CFG.EXE
23  * Panel:  (active)   640x480 59Hz TFT Single 18-bit (PCLK=CLKI2=25.000MHz)
24  * Memory: Embedded SDRAM (MCLK=CLKI=49.152MHz) (BUSCLK=33.333MHz)
25  */
26
27 static S1D_REGS regs_13806_640_480_16bpp[] =
28 {
29         {0x0001,0x00},   /* Miscellaneous Register */
30         {0x01FC,0x00},   /* Display Mode Register */
31         {0x0004,0x18},   /* General IO Pins Configuration Register 0 */
32         {0x0005,0x00},   /* General IO Pins Configuration Register 1 */
33         {0x0008,0x18},   /* General IO Pins Control Register 0 */
34         {0x0009,0x00},   /* General IO Pins Control Register 1 */
35         {0x0010,0x00},   /* Memory Clock Configuration Register */
36         {0x0014,0x02},   /* LCD Pixel Clock Configuration Register */
37         {0x0018,0x02},   /* CRT/TV Pixel Clock Configuration Register */
38         {0x001C,0x02},   /* MediaPlug Clock Configuration Register */
39         {0x001E,0x01},   /* CPU To Memory Wait State Select Register */
40         {0x0021,0x03},   /* DRAM Refresh Rate Register */
41         {0x002A,0x00},   /* DRAM Timings Control Register 0 */
42         {0x002B,0x01},   /* DRAM Timings Control Register 1 */
43         {0x0020,0x80},   /* Memory Configuration Register */
44         {0x0030,0x25},   /* Panel Type Register */
45         {0x0031,0x00},   /* MOD Rate Register */
46         {0x0032,0x4F},   /* LCD Horizontal Display Width Register */
47         {0x0034,0x13},   /* LCD Horizontal Non-Display Period Register */
48         {0x0035,0x00},   /* TFT FPLINE Start Position Register */
49         {0x0036,0x0B},   /* TFT FPLINE Pulse Width Register */
50         {0x0038,0xDF},   /* LCD Vertical Display Height Register 0 */
51         {0x0039,0x01},   /* LCD Vertical Display Height Register 1 */
52         {0x003A,0x24},   /* LCD Vertical Non-Display Period Register */
53         {0x003B,0x00},   /* TFT FPFRAME Start Position Register */
54         {0x003C,0x01},   /* TFT FPFRAME Pulse Width Register */
55         {0x0040,0x05},   /* LCD Display Mode Register */
56         {0x0041,0x00},   /* LCD Miscellaneous Register */
57         {0x0042,0x00},   /* LCD Display Start Address Register 0 */
58         {0x0043,0x00},   /* LCD Display Start Address Register 1 */
59         {0x0044,0x00},   /* LCD Display Start Address Register 2 */
60         {0x0046,0x80},   /* LCD Memory Address Offset Register 0 */
61         {0x0047,0x02},   /* LCD Memory Address Offset Register 1 */
62         {0x0048,0x00},   /* LCD Pixel Panning Register */
63         {0x004A,0x00},   /* LCD Display FIFO High Threshold Control Register */
64         {0x004B,0x00},   /* LCD Display FIFO Low Threshold Control Register */
65         {0x0050,0x4F},   /* CRT/TV Horizontal Display Width Register */
66         {0x0052,0x13},   /* CRT/TV Horizontal Non-Display Period Register */
67         {0x0053,0x01},   /* CRT/TV HRTC Start Position Register */
68         {0x0054,0x0B},   /* CRT/TV HRTC Pulse Width Register */
69         {0x0056,0xDF},   /* CRT/TV Vertical Display Height Register 0 */
70         {0x0057,0x01},   /* CRT/TV Vertical Display Height Register 1 */
71         {0x0058,0x2B},   /* CRT/TV Vertical Non-Display Period Register */
72         {0x0059,0x09},   /* CRT/TV VRTC Start Position Register */
73         {0x005A,0x01},   /* CRT/TV VRTC Pulse Width Register */
74         {0x005B,0x10},   /* TV Output Control Register */
75         {0x0060,0x05},   /* CRT/TV Display Mode Register */
76         {0x0062,0x00},   /* CRT/TV Display Start Address Register 0 */
77         {0x0063,0x00},   /* CRT/TV Display Start Address Register 1 */
78         {0x0064,0x00},   /* CRT/TV Display Start Address Register 2 */
79         {0x0066,0x80},   /* CRT/TV Memory Address Offset Register 0 */
80         {0x0067,0x02},   /* CRT/TV Memory Address Offset Register 1 */
81         {0x0068,0x00},   /* CRT/TV Pixel Panning Register */
82         {0x006A,0x00},   /* CRT/TV Display FIFO High Threshold Control Register */
83         {0x006B,0x00},   /* CRT/TV Display FIFO Low Threshold Control Register */
84         {0x0070,0x00},   /* LCD Ink/Cursor Control Register */
85         {0x0071,0x01},   /* LCD Ink/Cursor Start Address Register */
86         {0x0072,0x00},   /* LCD Cursor X Position Register 0 */
87         {0x0073,0x00},   /* LCD Cursor X Position Register 1 */
88         {0x0074,0x00},   /* LCD Cursor Y Position Register 0 */
89         {0x0075,0x00},   /* LCD Cursor Y Position Register 1 */
90         {0x0076,0x00},   /* LCD Ink/Cursor Blue Color 0 Register */
91         {0x0077,0x00},   /* LCD Ink/Cursor Green Color 0 Register */
92         {0x0078,0x00},   /* LCD Ink/Cursor Red Color 0 Register */
93         {0x007A,0x1F},   /* LCD Ink/Cursor Blue Color 1 Register */
94         {0x007B,0x3F},   /* LCD Ink/Cursor Green Color 1 Register */
95         {0x007C,0x1F},   /* LCD Ink/Cursor Red Color 1 Register */
96         {0x007E,0x00},   /* LCD Ink/Cursor FIFO Threshold Register */
97         {0x0080,0x00},   /* CRT/TV Ink/Cursor Control Register */
98         {0x0081,0x01},   /* CRT/TV Ink/Cursor Start Address Register */
99         {0x0082,0x00},   /* CRT/TV Cursor X Position Register 0 */
100         {0x0083,0x00},   /* CRT/TV Cursor X Position Register 1 */
101         {0x0084,0x00},   /* CRT/TV Cursor Y Position Register 0 */
102         {0x0085,0x00},   /* CRT/TV Cursor Y Position Register 1 */
103         {0x0086,0x00},   /* CRT/TV Ink/Cursor Blue Color 0 Register */
104         {0x0087,0x00},   /* CRT/TV Ink/Cursor Green Color 0 Register */
105         {0x0088,0x00},   /* CRT/TV Ink/Cursor Red Color 0 Register */
106         {0x008A,0x1F},   /* CRT/TV Ink/Cursor Blue Color 1 Register */
107         {0x008B,0x3F},   /* CRT/TV Ink/Cursor Green Color 1 Register */
108         {0x008C,0x1F},   /* CRT/TV Ink/Cursor Red Color 1 Register */
109         {0x008E,0x00},   /* CRT/TV Ink/Cursor FIFO Threshold Register */
110         {0x0100,0x00},   /* BitBlt Control Register 0 */
111         {0x0101,0x00},   /* BitBlt Control Register 1 */
112         {0x0102,0x00},   /* BitBlt ROP Code/Color Expansion Register */
113         {0x0103,0x00},   /* BitBlt Operation Register */
114         {0x0104,0x00},   /* BitBlt Source Start Address Register 0 */
115         {0x0105,0x00},   /* BitBlt Source Start Address Register 1 */
116         {0x0106,0x00},   /* BitBlt Source Start Address Register 2 */
117         {0x0108,0x00},   /* BitBlt Destination Start Address Register 0 */
118         {0x0109,0x00},   /* BitBlt Destination Start Address Register 1 */
119         {0x010A,0x00},   /* BitBlt Destination Start Address Register 2 */
120         {0x010C,0x00},   /* BitBlt Memory Address Offset Register 0 */
121         {0x010D,0x00},   /* BitBlt Memory Address Offset Register 1 */
122         {0x0110,0x00},   /* BitBlt Width Register 0 */
123         {0x0111,0x00},   /* BitBlt Width Register 1 */
124         {0x0112,0x00},   /* BitBlt Height Register 0 */
125         {0x0113,0x00},   /* BitBlt Height Register 1 */
126         {0x0114,0x00},   /* BitBlt Background Color Register 0 */
127         {0x0115,0x00},   /* BitBlt Background Color Register 1 */
128         {0x0118,0x00},   /* BitBlt Foreground Color Register 0 */
129         {0x0119,0x00},   /* BitBlt Foreground Color Register 1 */
130         {0x01E0,0x00},   /* Look-Up Table Mode Register */
131         {0x01E2,0x00},   /* Look-Up Table Address Register */
132         {0x01F0,0x10},   /* Power Save Configuration Register */
133         {0x01F1,0x00},   /* Power Save Status Register */
134         {0x01F4,0x00},   /* CPU-to-Memory Access Watchdog Timer Register */
135         {0x01FC,0x01},   /* Display Mode Register */
136 };