]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - board/xilinx/zynq/board.c
zynq: Do not explicitely enable icache
[karo-tx-uboot.git] / board / xilinx / zynq / board.c
1 /*
2  * (C) Copyright 2012 Michal Simek <monstr@monstr.eu>
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #include <common.h>
8 #include <netdev.h>
9 #include <zynqpl.h>
10 #include <asm/arch/hardware.h>
11 #include <asm/arch/sys_proto.h>
12
13 DECLARE_GLOBAL_DATA_PTR;
14
15 /* Bootmode setting values */
16 #define ZYNQ_BM_MASK            0x0F
17 #define ZYNQ_BM_NOR             0x02
18 #define ZYNQ_BM_SD              0x05
19 #define ZYNQ_BM_JTAG            0x0
20
21 #ifdef CONFIG_FPGA
22 Xilinx_desc fpga;
23
24 /* It can be done differently */
25 Xilinx_desc fpga010 = XILINX_XC7Z010_DESC(0x10);
26 Xilinx_desc fpga015 = XILINX_XC7Z015_DESC(0x15);
27 Xilinx_desc fpga020 = XILINX_XC7Z020_DESC(0x20);
28 Xilinx_desc fpga030 = XILINX_XC7Z030_DESC(0x30);
29 Xilinx_desc fpga045 = XILINX_XC7Z045_DESC(0x45);
30 Xilinx_desc fpga100 = XILINX_XC7Z100_DESC(0x100);
31 #endif
32
33 int board_init(void)
34 {
35 #ifdef CONFIG_FPGA
36         u32 idcode;
37
38         idcode = zynq_slcr_get_idcode();
39
40         switch (idcode) {
41         case XILINX_ZYNQ_7010:
42                 fpga = fpga010;
43                 break;
44         case XILINX_ZYNQ_7015:
45                 fpga = fpga015;
46                 break;
47         case XILINX_ZYNQ_7020:
48                 fpga = fpga020;
49                 break;
50         case XILINX_ZYNQ_7030:
51                 fpga = fpga030;
52                 break;
53         case XILINX_ZYNQ_7045:
54                 fpga = fpga045;
55                 break;
56         case XILINX_ZYNQ_7100:
57                 fpga = fpga100;
58                 break;
59         }
60 #endif
61
62 #ifdef CONFIG_FPGA
63         fpga_init();
64         fpga_add(fpga_xilinx, &fpga);
65 #endif
66
67         return 0;
68 }
69
70 int board_late_init(void)
71 {
72         switch ((zynq_slcr_get_boot_mode()) & ZYNQ_BM_MASK) {
73         case ZYNQ_BM_NOR:
74                 setenv("modeboot", "norboot");
75                 break;
76         case ZYNQ_BM_SD:
77                 setenv("modeboot", "sdboot");
78                 break;
79         case ZYNQ_BM_JTAG:
80                 setenv("modeboot", "jtagboot");
81                 break;
82         default:
83                 setenv("modeboot", "");
84                 break;
85         }
86
87         return 0;
88 }
89
90 #ifdef CONFIG_CMD_NET
91 int board_eth_init(bd_t *bis)
92 {
93         u32 ret = 0;
94
95 #ifdef CONFIG_XILINX_AXIEMAC
96         ret |= xilinx_axiemac_initialize(bis, XILINX_AXIEMAC_BASEADDR,
97                                                 XILINX_AXIDMA_BASEADDR);
98 #endif
99 #ifdef CONFIG_XILINX_EMACLITE
100         u32 txpp = 0;
101         u32 rxpp = 0;
102 # ifdef CONFIG_XILINX_EMACLITE_TX_PING_PONG
103         txpp = 1;
104 # endif
105 # ifdef CONFIG_XILINX_EMACLITE_RX_PING_PONG
106         rxpp = 1;
107 # endif
108         ret |= xilinx_emaclite_initialize(bis, XILINX_EMACLITE_BASEADDR,
109                         txpp, rxpp);
110 #endif
111
112 #if defined(CONFIG_ZYNQ_GEM)
113 # if defined(CONFIG_ZYNQ_GEM0)
114         ret |= zynq_gem_initialize(bis, ZYNQ_GEM_BASEADDR0,
115                                                 CONFIG_ZYNQ_GEM_PHY_ADDR0, 0);
116 # endif
117 # if defined(CONFIG_ZYNQ_GEM1)
118         ret |= zynq_gem_initialize(bis, ZYNQ_GEM_BASEADDR1,
119                                                 CONFIG_ZYNQ_GEM_PHY_ADDR1, 0);
120 # endif
121 #endif
122         return ret;
123 }
124 #endif
125
126 #ifdef CONFIG_CMD_MMC
127 int board_mmc_init(bd_t *bd)
128 {
129         int ret = 0;
130
131 #if defined(CONFIG_ZYNQ_SDHCI)
132 # if defined(CONFIG_ZYNQ_SDHCI0)
133         ret = zynq_sdhci_init(ZYNQ_SDHCI_BASEADDR0);
134 # endif
135 # if defined(CONFIG_ZYNQ_SDHCI1)
136         ret |= zynq_sdhci_init(ZYNQ_SDHCI_BASEADDR1);
137 # endif
138 #endif
139         return ret;
140 }
141 #endif
142
143 int dram_init(void)
144 {
145         gd->ram_size = CONFIG_SYS_SDRAM_SIZE;
146
147         zynq_ddrc_init();
148
149         return 0;
150 }