]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/CATcenter.h
Merge branch 'master' of git://git.denx.de/u-boot-spi
[karo-tx-uboot.git] / include / configs / CATcenter.h
1 /*
2  * ueberarbeitet durch Christoph Seyfert
3  *
4  * (C) Copyright 2004-2005 DENX Software Engineering,
5  *     Wolfgang Grandegger <wg@denx.de>
6  * (C) Copyright 2003
7  *     DAVE Srl
8  *
9  * http://www.dave-tech.it
10  * http://www.wawnet.biz
11  * mailto:info@wawnet.biz
12  *
13  * Credits: Stefan Roese, Wolfgang Denk
14  *
15  * This program is free software; you can redistribute it and/or
16  * modify it under the terms of the GNU General Public License as
17  * published by the Free Software Foundation; either version 2 of
18  * the License, or (at your option) any later version.
19  *
20  * This program is distributed in the hope that it will be useful,
21  * but WITHOUT ANY WARRANTY; without even the implied warranty of
22  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
23  * GNU General Public License for more details.
24  *
25  * You should have received a copy of the GNU General Public License
26  * along with this program; if not, write to the Free Software
27  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
28  * MA 02111-1307 USA
29  */
30
31 /*
32  * board/config.h - configuration options, board specific
33  */
34
35 #ifndef __CONFIG_H
36 #define __CONFIG_H
37
38 #define CONFIG_PPCHAMELEON_MODULE_BA    0       /* Basic    Model */
39 #define CONFIG_PPCHAMELEON_MODULE_ME    1       /* Medium   Model */
40 #define CONFIG_PPCHAMELEON_MODULE_HI    2       /* High-End Model */
41 #ifndef CONFIG_PPCHAMELEON_MODULE_MODEL
42 #define CONFIG_PPCHAMELEON_MODULE_MODEL CONFIG_PPCHAMELEON_MODULE_BA
43 #endif
44
45 /* Only one of the following two symbols must be defined (default is 25 MHz)
46  * CONFIG_PPCHAMELEON_CLK_25
47  * CONFIG_PPCHAMELEON_CLK_33
48  */
49 #if (!defined(CONFIG_PPCHAMELEON_CLK_25) && !defined(CONFIG_PPCHAMELEON_CLK_33))
50 #define CONFIG_PPCHAMELEON_CLK_25
51 #endif
52
53 #if (defined(CONFIG_PPCHAMELEON_CLK_25) && defined(CONFIG_PPCHAMELEON_CLK_33))
54 #error "* Two external frequencies (SysClk) are defined! *"
55 #endif
56
57 #undef CONFIG_PPCHAMELEON_SMI712
58
59 /*
60  * Debug stuff
61  */
62 #undef  __DEBUG_START_FROM_SRAM__
63 #define __DISABLE_MACHINE_EXCEPTION__
64
65 #ifdef __DEBUG_START_FROM_SRAM__
66 #define CONFIG_SYS_DUMMY_FLASH_SIZE             1024*1024*4
67 #endif
68
69 /*
70  * High Level Configuration Options
71  * (easy to change)
72  */
73
74 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
75 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
76 #define CONFIG_PPCHAMELEONEVB   1       /* ...on a PPChameleonEVB board */
77
78 #define CONFIG_SYS_TEXT_BASE    0xFFFB0000      /* Reserve 320 kB for Monitor */
79 #define CONFIG_SYS_LDSCRIPT     "board/dave/PPChameleonEVB/u-boot.lds"
80
81 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
82 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
83
84 #ifdef CONFIG_PPCHAMELEON_CLK_25
85 # define CONFIG_SYS_CLK_FREQ    25000000 /* external frequency to pll   */
86 #elif (defined (CONFIG_PPCHAMELEON_CLK_33))
87 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
88 #else
89 # error "* External frequency (SysClk) not defined! *"
90 #endif
91
92 #define CONFIG_CONS_INDEX       2       /* Use UART1                    */
93 #define CONFIG_SYS_NS16550
94 #define CONFIG_SYS_NS16550_SERIAL
95 #define CONFIG_SYS_NS16550_REG_SIZE     1
96 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
97 #define CONFIG_BAUDRATE         115200
98 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
99
100 #define CONFIG_VERSION_VARIABLE 1       /* add version variable         */
101 #define CONFIG_IDENT_STRING     "1"
102
103 #undef  CONFIG_BOOTARGS
104
105 /* Ethernet stuff */
106 #define CONFIG_ENV_OVERWRITE /* Let the user to change the Ethernet MAC addresses */
107 #define CONFIG_ETHADDR  00:50:C2:1E:AF:FE
108 #define CONFIG_HAS_ETH1
109 #define CONFIG_ETH1ADDR 00:50:C2:1E:AF:FD
110
111 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
112 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
113
114
115 #define CONFIG_PPC4xx_EMAC
116 #undef CONFIG_EXT_PHY
117
118 #define CONFIG_MII              1       /* MII PHY management           */
119 #ifndef  CONFIG_EXT_PHY
120 #define CONFIG_PHY_ADDR         1       /* EMAC0 PHY address            */
121 #define CONFIG_PHY1_ADDR        16      /* EMAC1 PHY address            */
122 #else
123 #define CONFIG_PHY_ADDR         2       /* PHY address                  */
124 #endif
125 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ
126
127 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
128
129
130 /*
131  * BOOTP options
132  */
133 #define CONFIG_BOOTP_BOOTFILESIZE
134 #define CONFIG_BOOTP_BOOTPATH
135 #define CONFIG_BOOTP_GATEWAY
136 #define CONFIG_BOOTP_HOSTNAME
137
138
139 /*
140  * Command line configuration.
141  */
142 #include <config_cmd_default.h>
143
144 #define CONFIG_CMD_DHCP
145 #define CONFIG_CMD_ELF
146 #define CONFIG_CMD_EEPROM
147 #define CONFIG_CMD_I2C
148 #define CONFIG_CMD_IRQ
149 #define CONFIG_CMD_JFFS2
150 #define CONFIG_CMD_MII
151 #define CONFIG_CMD_NAND
152 #define CONFIG_CMD_NFS
153 #define CONFIG_CMD_SNTP
154
155
156 #define CONFIG_MAC_PARTITION
157 #define CONFIG_DOS_PARTITION
158
159 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
160
161 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
162 #define CONFIG_SYS_RTC_REG_BASE_ADDR     0xF0000500 /* RTC Base Address         */
163
164 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
165
166 /*
167  * Miscellaneous configurable options
168  */
169 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
170 #define CONFIG_SYS_PROMPT               "=> "   /* Monitor Command Prompt       */
171
172 #define CONFIG_SYS_HUSH_PARSER                  /* use "hush" command parser    */
173
174 #if defined(CONFIG_CMD_KGDB)
175 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
176 #else
177 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
178 #endif
179 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
180 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
181 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
182
183 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
184
185 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console @ startup*/
186
187 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
188 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
189
190 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK             /* no external serial clock used */
191 #define CONFIG_SYS_BASE_BAUD            691200
192
193 /* The following table includes the supported baudrates */
194 #define CONFIG_SYS_BAUDRATE_TABLE       \
195         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
196          57600, 115200, 230400, 460800, 921600 }
197
198 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
199 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
200
201 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
202
203 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
204
205 /*-----------------------------------------------------------------------
206  * NAND-FLASH stuff
207  *-----------------------------------------------------------------------
208  */
209 #define CONFIG_SYS_NAND0_BASE 0xFF400000
210 #define CONFIG_SYS_NAND1_BASE 0xFF000000
211 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND0_BASE }
212 #define NAND_BIG_DELAY_US       25
213
214 /* For CATcenter there is only NAND on the module */
215 #define CONFIG_SYS_MAX_NAND_DEVICE      1       /* Max number of NAND devices           */
216 #define NAND_NO_RB
217
218 #define CONFIG_SYS_NAND0_CE  (0x80000000 >> 1)   /* our CE is GPIO1 */
219 #define CONFIG_SYS_NAND0_CLE (0x80000000 >> 2)   /* our CLE is GPIO2 */
220 #define CONFIG_SYS_NAND0_ALE (0x80000000 >> 3)   /* our ALE is GPIO3 */
221 #define CONFIG_SYS_NAND0_RDY (0x80000000 >> 4)   /* our RDY is GPIO4 */
222
223 #define CONFIG_SYS_NAND1_CE  (0x80000000 >> 14)  /* our CE is GPIO14 */
224 #define CONFIG_SYS_NAND1_CLE (0x80000000 >> 15)  /* our CLE is GPIO15 */
225 #define CONFIG_SYS_NAND1_ALE (0x80000000 >> 16)  /* our ALE is GPIO16 */
226 #define CONFIG_SYS_NAND1_RDY (0x80000000 >> 31)  /* our RDY is GPIO31 */
227
228
229 #define MACRO_NAND_DISABLE_CE(nandptr) do \
230 { \
231         switch((unsigned long)nandptr) \
232         { \
233             case CONFIG_SYS_NAND0_BASE: \
234                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND0_CE); \
235                 break; \
236             case CONFIG_SYS_NAND1_BASE: \
237                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND1_CE); \
238                 break; \
239         } \
240 } while(0)
241
242 #define MACRO_NAND_ENABLE_CE(nandptr) do \
243 { \
244         switch((unsigned long)nandptr) \
245         { \
246             case CONFIG_SYS_NAND0_BASE: \
247                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND0_CE); \
248                 break; \
249             case CONFIG_SYS_NAND1_BASE: \
250                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND1_CE); \
251                 break; \
252         } \
253 } while(0)
254
255 #define MACRO_NAND_CTL_CLRALE(nandptr) do \
256 { \
257         switch((unsigned long)nandptr) \
258         { \
259             case CONFIG_SYS_NAND0_BASE: \
260                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND0_ALE); \
261                 break; \
262             case CONFIG_SYS_NAND1_BASE: \
263                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND1_ALE); \
264                 break; \
265         } \
266 } while(0)
267
268 #define MACRO_NAND_CTL_SETALE(nandptr) do \
269 { \
270         switch((unsigned long)nandptr) \
271         { \
272             case CONFIG_SYS_NAND0_BASE: \
273                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND0_ALE); \
274                 break; \
275             case CONFIG_SYS_NAND1_BASE: \
276                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND1_ALE); \
277                 break; \
278         } \
279 } while(0)
280
281 #define MACRO_NAND_CTL_CLRCLE(nandptr) do \
282 { \
283         switch((unsigned long)nandptr) \
284         { \
285             case CONFIG_SYS_NAND0_BASE: \
286                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND0_CLE); \
287                 break; \
288             case CONFIG_SYS_NAND1_BASE: \
289                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND1_CLE); \
290                 break; \
291         } \
292 } while(0)
293
294 #define MACRO_NAND_CTL_SETCLE(nandptr) do { \
295         switch((unsigned long)nandptr) { \
296         case CONFIG_SYS_NAND0_BASE: \
297                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND0_CLE); \
298                 break; \
299         case CONFIG_SYS_NAND1_BASE: \
300                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND1_CLE); \
301                 break; \
302         } \
303 } while(0)
304
305 #ifdef NAND_NO_RB
306 /* constant delay (see also tR in the datasheet) */
307 #define NAND_WAIT_READY(nand) do { \
308         udelay(12); \
309 } while (0)
310 #else
311 /* use the R/B pin */
312 /* TBD */
313 #endif
314
315 #define WRITE_NAND_COMMAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
316 #define WRITE_NAND_ADDRESS(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
317 #define WRITE_NAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)d; } while(0)
318 #define READ_NAND(adr) ((volatile unsigned char)(*(volatile __u8 *)(unsigned long)adr))
319
320 /*-----------------------------------------------------------------------
321  * PCI stuff
322  *-----------------------------------------------------------------------
323  */
324 #if 0   /* No PCI on CATcenter */
325 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
326 #define PCI_HOST_FORCE  1               /* configure as pci host        */
327 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
328
329 #define CONFIG_PCI                      /* include pci support          */
330 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
331 #define CONFIG_PCI_HOST PCI_HOST_FORCE   /* select pci host function     */
332 #undef  CONFIG_PCI_PNP                  /* do pci plug-and-play         */
333                                         /* resource configuration       */
334
335 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
336
337 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x1014   /* PCI Vendor ID: IBM   */
338 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0000   /* PCI Device ID: ---   */
339 #define CONFIG_SYS_PCI_CLASSCODE        0x0b20  /* PCI Class Code: Processor/PPC*/
340
341 #define CONFIG_SYS_PCI_PTM1LA   0x00000000      /* point to sdram               */
342 #define CONFIG_SYS_PCI_PTM1MS   0xfc000001      /* 64MB, enable hard-wired to 1 */
343 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000       /* Host: use this pci address   */
344 #define CONFIG_SYS_PCI_PTM2LA   0xffc00000      /* point to flash               */
345 #define CONFIG_SYS_PCI_PTM2MS   0xffc00001      /* 4MB, enable                  */
346 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000       /* Host: use this pci address   */
347 #endif  /* No PCI */
348
349 /*-----------------------------------------------------------------------
350  * Start addresses for the final memory configuration
351  * (Set up by the startup code)
352  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
353  */
354 #define CONFIG_SYS_SDRAM_BASE           0x00000000
355 #define CONFIG_SYS_FLASH_BASE           0xFFFC0000
356 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
357 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Monitor   */
358 #define CONFIG_SYS_MALLOC_LEN           (256 * 1024)    /* Reserve 256 kB for malloc()  */
359
360 /*
361  * For booting Linux, the board info and command line data
362  * have to be in the first 8 MB of memory, since this is
363  * the maximum mapped by the Linux kernel during initialization.
364  */
365 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
366 /*-----------------------------------------------------------------------
367  * FLASH organization
368  */
369 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
370 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip    */
371
372 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
373 #define CONFIG_SYS_FLASH_WRITE_TOUT     1000    /* Timeout for Flash Write (in ms)      */
374
375 #define CONFIG_SYS_FLASH_WORD_SIZE      unsigned short  /* flash word size (width)      */
376 #define CONFIG_SYS_FLASH_ADDR0          0x5555  /* 1st address for flash config cycles  */
377 #define CONFIG_SYS_FLASH_ADDR1          0x2AAA  /* 2nd address for flash config cycles  */
378 /*
379  * The following defines are added for buggy IOP480 byte interface.
380  * All other boards should use the standard values (CPCI405 etc.)
381  */
382 #define CONFIG_SYS_FLASH_READ0          0x0000  /* 0 is standard                        */
383 #define CONFIG_SYS_FLASH_READ1          0x0001  /* 1 is standard                        */
384 #define CONFIG_SYS_FLASH_READ2          0x0002  /* 2 is standard                        */
385
386 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
387
388 /*-----------------------------------------------------------------------
389  * Environment Variable setup
390  */
391 #define CONFIG_ENV_IS_IN_FLASH  1       /* use FLASH for environment vars */
392 #define CONFIG_ENV_ADDR         0xFFFF8000      /* environment starts at the first small sector */
393 #define CONFIG_ENV_SECT_SIZE    0x2000  /* 8196 bytes may be used for env vars*/
394 #define CONFIG_ENV_ADDR_REDUND  0xFFFFA000
395 #define CONFIG_ENV_SIZE_REDUND  0x2000
396
397 #define CONFIG_SYS_USE_PPCENV                   /* Environment embedded in sect .ppcenv */
398
399 #define CONFIG_SYS_NVRAM_BASE_ADDR      0xF0000500              /* NVRAM base address   */
400 #define CONFIG_SYS_NVRAM_SIZE           242                     /* NVRAM size           */
401
402 /*-----------------------------------------------------------------------
403  * I2C EEPROM (CAT24WC16) for environment
404  */
405 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
406 #define CONFIG_PPC4XX_I2C               /* use PPC4xx driver            */
407 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address */
408 #define CONFIG_SYS_I2C_SLAVE            0x7F
409
410 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT28WC08             */
411 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address             */
412 /* mask of address bits that overflow into the "EEPROM chip address"    */
413 /*#define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW   0x07*/
414 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24WC08 has   */
415                                         /* 16 byte page write mode using*/
416                                         /* last 4 bits of the address   */
417 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
418
419 /*
420  * Init Memory Controller:
421  *
422  * BR0/1 and OR0/1 (FLASH)
423  */
424
425 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
426
427 /*-----------------------------------------------------------------------
428  * External Bus Controller (EBC) Setup
429  */
430
431 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
432 #define CONFIG_SYS_EBC_PB0AP            0x92015480
433 #define CONFIG_SYS_EBC_PB0CR            0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
434
435 /* Memory Bank 1 (External SRAM) initialization                                 */
436 /* Since this must replace NOR Flash, we use the same settings for CS0          */
437 #define CONFIG_SYS_EBC_PB1AP            0x92015480
438 #define CONFIG_SYS_EBC_PB1CR            0xFF85A000  /* BAS=0xFF8,BS=4MB,BU=R/W,BW=8bit  */
439
440 /* Memory Bank 2 (Flash Bank 1, NAND-FLASH) initialization                      */
441 #define CONFIG_SYS_EBC_PB2AP            0x92015480
442 #define CONFIG_SYS_EBC_PB2CR            0xFF458000  /* BAS=0xFF4,BS=4MB,BU=R/W,BW=8bit  */
443
444 /* Memory Bank 3 (Flash Bank 2, NAND-FLASH) initialization                      */
445 #define CONFIG_SYS_EBC_PB3AP            0x92015480
446 #define CONFIG_SYS_EBC_PB3CR            0xFF058000  /* BAS=0xFF0,BS=4MB,BU=R/W,BW=8bit  */
447
448 #ifdef CONFIG_PPCHAMELEON_SMI712
449 /*
450  * Video console (graphic: SMI LynxEM)
451  */
452 #define CONFIG_VIDEO
453 #define CONFIG_CFB_CONSOLE
454 #define CONFIG_VIDEO_SMI_LYNXEM
455 #define CONFIG_VIDEO_LOGO
456 /*#define CONFIG_VIDEO_BMP_LOGO*/
457 #define CONFIG_CONSOLE_EXTRA_INFO
458 #define CONFIG_VGA_AS_SINGLE_DEVICE
459 /* This is the base address (on 405EP-side) used to generate I/O accesses on PCI bus */
460 #define CONFIG_SYS_ISA_IO 0xE8000000
461 /* see also drivers/video/videomodes.c */
462 #define CONFIG_SYS_DEFAULT_VIDEO_MODE 0x303
463 #endif
464
465 /*-----------------------------------------------------------------------
466  * FPGA stuff
467  */
468 /* FPGA internal regs */
469 #define CONFIG_SYS_FPGA_MODE            0x00
470 #define CONFIG_SYS_FPGA_STATUS          0x02
471 #define CONFIG_SYS_FPGA_TS              0x04
472 #define CONFIG_SYS_FPGA_TS_LOW          0x06
473 #define CONFIG_SYS_FPGA_TS_CAP0 0x10
474 #define CONFIG_SYS_FPGA_TS_CAP0_LOW     0x12
475 #define CONFIG_SYS_FPGA_TS_CAP1 0x14
476 #define CONFIG_SYS_FPGA_TS_CAP1_LOW     0x16
477 #define CONFIG_SYS_FPGA_TS_CAP2 0x18
478 #define CONFIG_SYS_FPGA_TS_CAP2_LOW     0x1a
479 #define CONFIG_SYS_FPGA_TS_CAP3 0x1c
480 #define CONFIG_SYS_FPGA_TS_CAP3_LOW     0x1e
481
482 /* FPGA Mode Reg */
483 #define CONFIG_SYS_FPGA_MODE_CF_RESET   0x0001
484 #define CONFIG_SYS_FPGA_MODE_TS_IRQ_ENABLE 0x0100
485 #define CONFIG_SYS_FPGA_MODE_TS_IRQ_CLEAR  0x1000
486 #define CONFIG_SYS_FPGA_MODE_TS_CLEAR   0x2000
487
488 /* FPGA Status Reg */
489 #define CONFIG_SYS_FPGA_STATUS_DIP0     0x0001
490 #define CONFIG_SYS_FPGA_STATUS_DIP1     0x0002
491 #define CONFIG_SYS_FPGA_STATUS_DIP2     0x0004
492 #define CONFIG_SYS_FPGA_STATUS_FLASH    0x0008
493 #define CONFIG_SYS_FPGA_STATUS_TS_IRQ   0x1000
494
495 #define CONFIG_SYS_FPGA_SPARTAN2        1               /* using Xilinx Spartan 2 now   */
496 #define CONFIG_SYS_FPGA_MAX_SIZE        128*1024        /* 128kByte is enough for XC2S50E*/
497
498 /* FPGA program pin configuration */
499 #define CONFIG_SYS_FPGA_PRG             0x04000000      /* FPGA program pin (ppc output) */
500 #define CONFIG_SYS_FPGA_CLK             0x02000000      /* FPGA clk pin (ppc output)    */
501 #define CONFIG_SYS_FPGA_DATA            0x01000000      /* FPGA data pin (ppc output)   */
502 #define CONFIG_SYS_FPGA_INIT            0x00010000      /* FPGA init pin (ppc input)    */
503 #define CONFIG_SYS_FPGA_DONE            0x00008000      /* FPGA done pin (ppc input)    */
504
505 /*-----------------------------------------------------------------------
506  * Definitions for initial stack pointer and data area (in data cache)
507  */
508 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
509 #define CONFIG_SYS_TEMP_STACK_OCM       1
510
511 /* On Chip Memory location */
512 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
513 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
514 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM             */
515 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE /* Size of used area in RAM    */
516
517 #define CONFIG_SYS_GBL_DATA_OFFSET    (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
518 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
519
520 /*-----------------------------------------------------------------------
521  * Definitions for GPIO setup (PPC405EP specific)
522  *
523  * GPIO0[0]     - External Bus Controller BLAST output
524  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
525  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
526  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
527  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
528  * GPIO0[24-27] - UART0 control signal inputs/outputs
529  * GPIO0[28-29] - UART1 data signal input/output
530  * GPIO0[30]    - EMAC0 input
531  * GPIO0[31]    - EMAC1 reject packet as output
532  */
533 #define CONFIG_SYS_GPIO0_OSRL           0x40000550
534 #define CONFIG_SYS_GPIO0_OSRH           0x00000110
535 #define CONFIG_SYS_GPIO0_ISR1L          0x00000000
536 /*#define CONFIG_SYS_GPIO0_ISR1H        0x15555445*/
537 #define CONFIG_SYS_GPIO0_ISR1H          0x15555444
538 #define CONFIG_SYS_GPIO0_TSRL           0x00000000
539 #define CONFIG_SYS_GPIO0_TSRH           0x00000000
540 #define CONFIG_SYS_GPIO0_TCR            0xF7FF8014
541
542 #define CONFIG_NO_SERIAL_EEPROM
543
544 /*--------------------------------------------------------------------*/
545
546 #ifdef CONFIG_NO_SERIAL_EEPROM
547
548 /*
549 !-----------------------------------------------------------------------
550 ! Defines for entry options.
551 ! Note: Because the 405EP SDRAM controller does not support ECC, ECC DIMMs that
552 !       are plugged in the board will be utilized as non-ECC DIMMs.
553 !-----------------------------------------------------------------------
554 */
555 #undef          AUTO_MEMORY_CONFIG
556 #define         DIMM_READ_ADDR 0xAB
557 #define         DIMM_WRITE_ADDR 0xAA
558
559 /* Defines for CPC0_PLLMR1 Register fields */
560 #define PLL_ACTIVE              0x80000000
561 #define CPC0_PLLMR1_SSCS        0x80000000
562 #define PLL_RESET               0x40000000
563 #define CPC0_PLLMR1_PLLR        0x40000000
564     /* Feedback multiplier */
565 #define PLL_FBKDIV              0x00F00000
566 #define CPC0_PLLMR1_FBDV        0x00F00000
567 #define PLL_FBKDIV_16           0x00000000
568 #define PLL_FBKDIV_1            0x00100000
569 #define PLL_FBKDIV_2            0x00200000
570 #define PLL_FBKDIV_3            0x00300000
571 #define PLL_FBKDIV_4            0x00400000
572 #define PLL_FBKDIV_5            0x00500000
573 #define PLL_FBKDIV_6            0x00600000
574 #define PLL_FBKDIV_7            0x00700000
575 #define PLL_FBKDIV_8            0x00800000
576 #define PLL_FBKDIV_9            0x00900000
577 #define PLL_FBKDIV_10           0x00A00000
578 #define PLL_FBKDIV_11           0x00B00000
579 #define PLL_FBKDIV_12           0x00C00000
580 #define PLL_FBKDIV_13           0x00D00000
581 #define PLL_FBKDIV_14           0x00E00000
582 #define PLL_FBKDIV_15           0x00F00000
583     /* Forward A divisor */
584 #define PLL_FWDDIVA             0x00070000
585 #define CPC0_PLLMR1_FWDVA       0x00070000
586 #define PLL_FWDDIVA_8           0x00000000
587 #define PLL_FWDDIVA_7           0x00010000
588 #define PLL_FWDDIVA_6           0x00020000
589 #define PLL_FWDDIVA_5           0x00030000
590 #define PLL_FWDDIVA_4           0x00040000
591 #define PLL_FWDDIVA_3           0x00050000
592 #define PLL_FWDDIVA_2           0x00060000
593 #define PLL_FWDDIVA_1           0x00070000
594     /* Forward B divisor */
595 #define PLL_FWDDIVB             0x00007000
596 #define CPC0_PLLMR1_FWDVB       0x00007000
597 #define PLL_FWDDIVB_8           0x00000000
598 #define PLL_FWDDIVB_7           0x00001000
599 #define PLL_FWDDIVB_6           0x00002000
600 #define PLL_FWDDIVB_5           0x00003000
601 #define PLL_FWDDIVB_4           0x00004000
602 #define PLL_FWDDIVB_3           0x00005000
603 #define PLL_FWDDIVB_2           0x00006000
604 #define PLL_FWDDIVB_1           0x00007000
605     /* PLL tune bits */
606 #define PLL_TUNE_MASK           0x000003FF
607 #define PLL_TUNE_2_M_3          0x00000133      /*  2 <= M <= 3                 */
608 #define PLL_TUNE_4_M_6          0x00000134      /*  3 <  M <= 6                 */
609 #define PLL_TUNE_7_M_10         0x00000138      /*  6 <  M <= 10                */
610 #define PLL_TUNE_11_M_14        0x0000013C      /* 10 <  M <= 14                */
611 #define PLL_TUNE_15_M_40        0x0000023E      /* 14 <  M <= 40                */
612 #define PLL_TUNE_VCO_LOW        0x00000000      /* 500MHz <= VCO <=  800MHz     */
613 #define PLL_TUNE_VCO_HI         0x00000080      /* 800MHz <  VCO <= 1000MHz     */
614
615 /* Defines for CPC0_PLLMR0 Register fields */
616     /* CPU divisor */
617 #define PLL_CPUDIV              0x00300000
618 #define CPC0_PLLMR0_CCDV        0x00300000
619 #define PLL_CPUDIV_1            0x00000000
620 #define PLL_CPUDIV_2            0x00100000
621 #define PLL_CPUDIV_3            0x00200000
622 #define PLL_CPUDIV_4            0x00300000
623     /* PLB divisor */
624 #define PLL_PLBDIV              0x00030000
625 #define CPC0_PLLMR0_CBDV        0x00030000
626 #define PLL_PLBDIV_1            0x00000000
627 #define PLL_PLBDIV_2            0x00010000
628 #define PLL_PLBDIV_3            0x00020000
629 #define PLL_PLBDIV_4            0x00030000
630     /* OPB divisor */
631 #define PLL_OPBDIV              0x00003000
632 #define CPC0_PLLMR0_OPDV        0x00003000
633 #define PLL_OPBDIV_1            0x00000000
634 #define PLL_OPBDIV_2            0x00001000
635 #define PLL_OPBDIV_3            0x00002000
636 #define PLL_OPBDIV_4            0x00003000
637     /* EBC divisor */
638 #define PLL_EXTBUSDIV           0x00000300
639 #define CPC0_PLLMR0_EPDV        0x00000300
640 #define PLL_EXTBUSDIV_2         0x00000000
641 #define PLL_EXTBUSDIV_3         0x00000100
642 #define PLL_EXTBUSDIV_4         0x00000200
643 #define PLL_EXTBUSDIV_5         0x00000300
644     /* MAL divisor */
645 #define PLL_MALDIV              0x00000030
646 #define CPC0_PLLMR0_MPDV        0x00000030
647 #define PLL_MALDIV_1            0x00000000
648 #define PLL_MALDIV_2            0x00000010
649 #define PLL_MALDIV_3            0x00000020
650 #define PLL_MALDIV_4            0x00000030
651     /* PCI divisor */
652 #define PLL_PCIDIV              0x00000003
653 #define CPC0_PLLMR0_PPFD        0x00000003
654 #define PLL_PCIDIV_1            0x00000000
655 #define PLL_PCIDIV_2            0x00000001
656 #define PLL_PCIDIV_3            0x00000002
657 #define PLL_PCIDIV_4            0x00000003
658
659 #ifdef CONFIG_PPCHAMELEON_CLK_25
660 /* CPU - PLB/SDRAM - EBC - OPB - PCI (assuming a 25.0 MHz input clock to the 405EP) */
661 #define PPCHAMELEON_PLLMR0_133_133_33_66_33      (PLL_CPUDIV_1 | PLL_PLBDIV_1 |  \
662                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |  \
663                               PLL_MALDIV_1 | PLL_PCIDIV_4)
664 #define PPCHAMELEON_PLLMR1_133_133_33_66_33      (PLL_FBKDIV_8  |  \
665                               PLL_FWDDIVA_6 | PLL_FWDDIVB_4 |  \
666                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
667
668 #define PPCHAMELEON_PLLMR0_200_100_50_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |  \
669                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |  \
670                               PLL_MALDIV_1 | PLL_PCIDIV_4)
671 #define PPCHAMELEON_PLLMR1_200_100_50_33 (PLL_FBKDIV_8  |  \
672                               PLL_FWDDIVA_4 | PLL_FWDDIVB_4 |  \
673                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
674
675 #define PPCHAMELEON_PLLMR0_266_133_33_66_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |      \
676                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |  \
677                               PLL_MALDIV_1 | PLL_PCIDIV_4)
678 #define PPCHAMELEON_PLLMR1_266_133_33_66_33 (PLL_FBKDIV_8  |  \
679                               PLL_FWDDIVA_3 | PLL_FWDDIVB_4 |  \
680                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
681
682 #define PPCHAMELEON_PLLMR0_333_111_37_55_55 (PLL_CPUDIV_1 | PLL_PLBDIV_3 |      \
683                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |  \
684                               PLL_MALDIV_1 | PLL_PCIDIV_2)
685 #define PPCHAMELEON_PLLMR1_333_111_37_55_55 (PLL_FBKDIV_10      |  \
686                               PLL_FWDDIVA_3 | PLL_FWDDIVB_4 |  \
687                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
688
689 #elif (defined (CONFIG_PPCHAMELEON_CLK_33))
690
691 /* CPU - PLB/SDRAM - EBC - OPB - PCI (assuming a 33.3MHz input clock to the 405EP) */
692 #define PPCHAMELEON_PLLMR0_133_133_33_66_33      (PLL_CPUDIV_1 | PLL_PLBDIV_1 |  \
693                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
694                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
695 #define PPCHAMELEON_PLLMR1_133_133_33_66_33      (PLL_FBKDIV_4  |  \
696                                   PLL_FWDDIVA_6 | PLL_FWDDIVB_6 |  \
697                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
698
699 #define PPCHAMELEON_PLLMR0_200_100_50_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |  \
700                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
701                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
702 #define PPCHAMELEON_PLLMR1_200_100_50_33 (PLL_FBKDIV_6  |  \
703                                   PLL_FWDDIVA_4 | PLL_FWDDIVB_4 |  \
704                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
705
706 #define PPCHAMELEON_PLLMR0_266_133_33_66_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |      \
707                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
708                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
709 #define PPCHAMELEON_PLLMR1_266_133_33_66_33 (PLL_FBKDIV_8  |  \
710                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
711                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
712
713 #define PPCHAMELEON_PLLMR0_333_111_37_55_55 (PLL_CPUDIV_1 | PLL_PLBDIV_3 |      \
714                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
715                                   PLL_MALDIV_1 | PLL_PCIDIV_2)
716 #define PPCHAMELEON_PLLMR1_333_111_37_55_55 (PLL_FBKDIV_10      |  \
717                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
718                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
719
720 #else
721 #error "* External frequency (SysClk) not defined! *"
722 #endif
723
724 #if   (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_HI)
725 /* Model HI */
726 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_333_111_37_55_55
727 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_333_111_37_55_55
728 #define CONFIG_SYS_OPB_FREQ     55555555
729 /* Model ME */
730 #elif (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_ME)
731 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_266_133_33_66_33
732 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_266_133_33_66_33
733 #define CONFIG_SYS_OPB_FREQ     66666666
734 #else
735 /* Model BA (default) */
736 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_133_133_33_66_33
737 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_133_133_33_66_33
738 #define CONFIG_SYS_OPB_FREQ     66666666
739 #endif
740
741 #endif /* CONFIG_NO_SERIAL_EEPROM */
742
743 #define CONFIG_JFFS2_NAND 1                     /* jffs2 on nand support */
744 #define NAND_CACHE_PAGES 16                     /* size of nand cache in 512 bytes pages */
745
746 /*
747  * JFFS2 partitions
748  *
749  */
750 /* No command line, one static partition */
751 #undef CONFIG_CMD_MTDPARTS
752 #define CONFIG_JFFS2_DEV                "nand"
753 #define CONFIG_JFFS2_PART_SIZE          0x00200000
754 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
755
756 /* mtdparts command line support
757  *
758  * Note: fake mtd_id used, no linux mtd map file
759  */
760 /*
761 #define CONFIG_CMD_MTDPARTS
762 #define MTDIDS_DEFAULT          "nand0=catcenter"
763 #define MTDPARTS_DEFAULT        "mtdparts=catcenter:2m(nand)"
764 */
765
766 #endif  /* __CONFIG_H */