]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/M5253EVBE.h
Merge branch 'next' of git://www.denx.de/git/u-boot-cfi-flash into next
[karo-tx-uboot.git] / include / configs / M5253EVBE.h
1 /*
2  * Copyright (C) 2004-2007 Freescale Semiconductor, Inc.
3  * Hayden Fraser (Hayden.Fraser@freescale.com)
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef _M5253EVBE_H
25 #define _M5253EVBE_H
26
27 #define CONFIG_MCF52x2          /* define processor family */
28 #define CONFIG_M5253            /* define processor type */
29 #define CONFIG_M5253EVBE        /* define board type */
30
31 #define CONFIG_MCFTMR
32
33 #define CONFIG_MCFUART
34 #define CONFIG_SYS_UART_PORT            (0)
35 #define CONFIG_BAUDRATE         115200
36 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600 , 19200 , 38400 , 57600, 115200 }
37
38 #undef CONFIG_WATCHDOG          /* disable watchdog */
39
40 #define CONFIG_BOOTDELAY        5
41
42 /* Configuration for environment
43  * Environment is embedded in u-boot in the second sector of the flash
44  */
45 #ifndef CONFIG_MONITOR_IS_IN_RAM
46 #define CONFIG_ENV_OFFSET               0x4000
47 #define CONFIG_ENV_SECT_SIZE    0x2000
48 #define CONFIG_ENV_IS_IN_FLASH  1
49 #else
50 #define CONFIG_ENV_ADDR         0xffe04000
51 #define CONFIG_ENV_SECT_SIZE    0x2000
52 #define CONFIG_ENV_IS_IN_FLASH  1
53 #endif
54
55 /*
56  * BOOTP options
57  */
58 #undef CONFIG_BOOTP_BOOTFILESIZE
59 #undef CONFIG_BOOTP_BOOTPATH
60 #undef CONFIG_BOOTP_GATEWAY
61 #undef CONFIG_BOOTP_HOSTNAME
62
63 /*
64  * Command line configuration.
65  */
66 #include <config_cmd_default.h>
67 #define CONFIG_CMD_CACHE
68 #undef CONFIG_CMD_NET
69 #define CONFIG_CMD_LOADB
70 #define CONFIG_CMD_LOADS
71 #define CONFIG_CMD_EXT2
72 #define CONFIG_CMD_FAT
73 #define CONFIG_CMD_IDE
74 #define CONFIG_CMD_MEMORY
75 #define CONFIG_CMD_MISC
76
77 /* ATA */
78 #define CONFIG_DOS_PARTITION
79 #define CONFIG_MAC_PARTITION
80 #define CONFIG_IDE_RESET        1
81 #define CONFIG_IDE_PREINIT      1
82 #define CONFIG_ATAPI
83 #undef CONFIG_LBA48
84
85 #define CONFIG_SYS_IDE_MAXBUS           1
86 #define CONFIG_SYS_IDE_MAXDEVICE        2
87
88 #define CONFIG_SYS_ATA_BASE_ADDR        (CONFIG_SYS_MBAR2 + 0x800)
89 #define CONFIG_SYS_ATA_IDE0_OFFSET      0
90
91 #define CONFIG_SYS_ATA_DATA_OFFSET      0xA0    /* Offset for data I/O */
92 #define CONFIG_SYS_ATA_REG_OFFSET       0xA0    /* Offset for normal register accesses */
93 #define CONFIG_SYS_ATA_ALT_OFFSET       0xC0    /* Offset for alternate registers */
94 #define CONFIG_SYS_ATA_STRIDE           4       /* Interval between registers */
95
96 #define CONFIG_SYS_PROMPT               "=> "
97 #define CONFIG_SYS_LONGHELP             /* undef to save memory */
98
99 #if defined(CONFIG_CMD_KGDB)
100 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size */
101 #else
102 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size */
103 #endif
104 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)      /* Print Buffer Size */
105 #define CONFIG_SYS_MAXARGS              16      /* max number of command args */
106 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
107
108 #define CONFIG_SYS_LOAD_ADDR            0x00100000
109
110 #define CONFIG_SYS_MEMTEST_START        0x400
111 #define CONFIG_SYS_MEMTEST_END          0x380000
112
113 #define CONFIG_SYS_HZ                   1000
114
115 #undef CONFIG_SYS_PLL_BYPASS            /* bypass PLL for test purpose */
116 #define CONFIG_SYS_FAST_CLK
117 #ifdef CONFIG_SYS_FAST_CLK
118 #       define CONFIG_SYS_PLLCR 0x1243E054
119 #       define CONFIG_SYS_CLK           140000000
120 #else
121 #       define CONFIG_SYS_PLLCR 0x135a4140
122 #       define CONFIG_SYS_CLK           70000000
123 #endif
124
125 /*
126  * Low Level Configuration Settings
127  * (address mappings, register initial values, etc.)
128  * You should know what you are doing if you make changes here.
129  */
130
131 #define CONFIG_SYS_MBAR         0x10000000      /* Register Base Addrs */
132 #define CONFIG_SYS_MBAR2                0x80000000      /* Module Base Addrs 2 */
133
134 /*
135  * Definitions for initial stack pointer and data area (in DPRAM)
136  */
137 #define CONFIG_SYS_INIT_RAM_ADDR        0x20000000
138 #define CONFIG_SYS_INIT_RAM_END 0x10000 /* End of used area in internal SRAM */
139 #define CONFIG_SYS_GBL_DATA_SIZE        128     /* size in bytes reserved for initial data */
140 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
141 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
142
143 /*
144  * Start addresses for the final memory configuration
145  * (Set up by the startup code)
146  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
147  */
148 #define CONFIG_SYS_SDRAM_BASE           0x00000000
149 #define CONFIG_SYS_SDRAM_SIZE           8       /* SDRAM size in MB */
150
151 #ifdef CONFIG_MONITOR_IS_IN_RAM
152 #define CONFIG_SYS_MONITOR_BASE 0x20000
153 #else
154 #define CONFIG_SYS_MONITOR_BASE (CONFIG_SYS_FLASH_BASE + 0x400)
155 #endif
156
157 #define CONFIG_SYS_MONITOR_LEN          0x40000
158 #define CONFIG_SYS_MALLOC_LEN           (256 << 10)
159 #define CONFIG_SYS_BOOTPARAMS_LEN       (64*1024)
160
161 /*
162  * For booting Linux, the board info and command line data
163  * have to be in the first 8 MB of memory, since this is
164  * the maximum mapped by the Linux kernel during initialization ??
165  */
166 #define CONFIG_SYS_BOOTMAPSZ            (CONFIG_SYS_SDRAM_BASE + (CONFIG_SYS_SDRAM_SIZE << 20))
167 #define CONFIG_SYS_BOOTM_LEN            (CONFIG_SYS_SDRAM_SIZE << 20)
168
169 /* FLASH organization */
170 #define CONFIG_SYS_FLASH_BASE           CONFIG_SYS_CS0_BASE
171 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks */
172 #define CONFIG_SYS_MAX_FLASH_SECT       35      /* max number of sectors on one chip */
173 #define CONFIG_SYS_FLASH_ERASE_TOUT     1000
174
175 #define CONFIG_SYS_FLASH_CFI            1
176 #define CONFIG_FLASH_CFI_DRIVER 1
177 #define CONFIG_SYS_FLASH_SIZE           0x200000
178 #define CONFIG_SYS_FLASH_CFI_WIDTH      FLASH_CFI_16BIT
179
180 /* Cache Configuration */
181 #define CONFIG_SYS_CACHELINE_SIZE       16
182
183 #define ICACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
184                                          CONFIG_SYS_INIT_RAM_END - 8)
185 #define DCACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
186                                          CONFIG_SYS_INIT_RAM_END - 4)
187 #define CONFIG_SYS_ICACHE_INV           (CF_CACR_DCM)
188 #define CONFIG_SYS_CACHE_ACR0           (CONFIG_SYS_FLASH_BASE | \
189                                          CF_ADDRMASK(2) | \
190                                          CF_ACR_EN | CF_ACR_SM_ALL)
191 #define CONFIG_SYS_CACHE_ACR1           (CONFIG_SYS_SDRAM_BASE | \
192                                          CF_ADDRMASK(CONFIG_SYS_SDRAM_SIZE) | \
193                                          CF_ACR_EN | CF_ACR_SM_ALL)
194 #define CONFIG_SYS_CACHE_ICACR          (CF_CACR_CENB | CF_CACR_CEIB | \
195                                          CF_CACR_DBWE)
196
197 /* Port configuration */
198 #define CONFIG_SYS_FECI2C               0xF0
199
200 #define CONFIG_SYS_CS0_BASE             0xFFE00000
201 #define CONFIG_SYS_CS0_MASK             0x001F0021
202 #define CONFIG_SYS_CS0_CTRL             0x00001D80
203
204 /*-----------------------------------------------------------------------
205  * Port configuration
206  */
207 #define CONFIG_SYS_GPIO_FUNC            0x00000008      /* Set gpio pins: none */
208 #define CONFIG_SYS_GPIO1_FUNC           0x00df00f0      /* 36-39(SWITCH),48-52(FPGAs),54 */
209 #define CONFIG_SYS_GPIO_EN              0x00000008      /* Set gpio output enable */
210 #define CONFIG_SYS_GPIO1_EN             0x00c70000      /* Set gpio output enable */
211 #define CONFIG_SYS_GPIO_OUT             0x00000008      /* Set outputs to default state */
212 #define CONFIG_SYS_GPIO1_OUT            0x00c70000      /* Set outputs to default state */
213 #define CONFIG_SYS_GPIO1_LED            0x00400000      /* user led */
214
215 #endif                          /* _M5253EVB_H */