]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/MPC8560ADS.h
Removed unused CONFIG_L1_INIT_RAM symbol.
[karo-tx-uboot.git] / include / configs / MPC8560ADS.h
1 /*
2  * Copyright 2004 Freescale Semiconductor.
3  * (C) Copyright 2002,2003 Motorola,Inc.
4  * Xianghua Xiao <X.Xiao@motorola.com>
5  *
6  * See file CREDITS for list of people who contributed to this
7  * project.
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License as
11  * published by the Free Software Foundation; either version 2 of
12  * the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
22  * MA 02111-1307 USA
23  */
24
25 /*
26  * mpc8560ads board configuration file
27  *
28  * Please refer to doc/README.mpc85xx for more info.
29  *
30  * Make sure you change the MAC address and other network params first,
31  * search for CONFIG_ETHADDR, CONFIG_SERVERIP, etc in this file.
32  */
33
34 #ifndef __CONFIG_H
35 #define __CONFIG_H
36
37 /* High Level Configuration Options */
38 #define CONFIG_BOOKE            1       /* BOOKE */
39 #define CONFIG_E500             1       /* BOOKE e500 family */
40 #define CONFIG_MPC85xx          1       /* MPC8540/MPC8560 */
41 #define CONFIG_CPM2             1       /* has CPM2 */
42 #define CONFIG_MPC8560ADS       1       /* MPC8560ADS board specific */
43 #define CONFIG_MPC8560          1
44
45 #define CONFIG_PCI
46 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
47 #define CONFIG_TSEC_ENET                /* tsec ethernet support */
48 #undef CONFIG_ETHER_ON_FCC             /* cpm FCC ethernet support */
49 #define CONFIG_ENV_OVERWRITE
50 #define CONFIG_FSL_LAW          1       /* Use common FSL init code */
51
52 /*
53  * sysclk for MPC85xx
54  *
55  * Two valid values are:
56  *    33000000
57  *    66000000
58  *
59  * Most PCI cards are still 33Mhz, so in the presence of PCI, 33MHz
60  * is likely the desired value here, so that is now the default.
61  * The board, however, can run at 66MHz.  In any event, this value
62  * must match the settings of some switches.  Details can be found
63  * in the README.mpc85xxads.
64  */
65
66 #ifndef CONFIG_SYS_CLK_FREQ
67 #define CONFIG_SYS_CLK_FREQ     33000000
68 #endif
69
70
71 /*
72  * These can be toggled for performance analysis, otherwise use default.
73  */
74 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
75 #define CONFIG_BTB                      /* toggle branch predition */
76 #define CONFIG_ADDR_STREAMING           /* toggle addr streaming */
77
78 #define CONFIG_SYS_INIT_DBCR DBCR_IDM           /* Enable Debug Exceptions */
79
80 #define CONFIG_SYS_MEMTEST_START        0x00200000      /* memtest region */
81 #define CONFIG_SYS_MEMTEST_END          0x00400000
82
83
84 /*
85  * Base addresses -- Note these are effective addresses where the
86  * actual resources get mapped (not physical addresses)
87  */
88 #define CONFIG_SYS_CCSRBAR_DEFAULT      0xff700000      /* CCSRBAR Default */
89 #define CONFIG_SYS_CCSRBAR              0xe0000000      /* relocated CCSRBAR */
90 #define CONFIG_SYS_CCSRBAR_PHYS CONFIG_SYS_CCSRBAR      /* physical addr of CCSRBAR */
91 #define CONFIG_SYS_IMMR         CONFIG_SYS_CCSRBAR      /* PQII uses CONFIG_SYS_IMMR */
92
93 /* DDR Setup */
94 #define CONFIG_FSL_DDR1
95 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
96 #define CONFIG_DDR_SPD
97 #undef CONFIG_FSL_DDR_INTERACTIVE
98
99 #define CONFIG_MEM_INIT_VALUE           0xDeadBeef
100
101 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
102 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
103
104 #define CONFIG_NUM_DDR_CONTROLLERS      1
105 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
106 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
107
108 /* I2C addresses of SPD EEPROMs */
109 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
110
111 /* These are used when DDR doesn't use SPD.  */
112 #define CONFIG_SYS_SDRAM_SIZE   128             /* DDR is 128MB */
113 #define CONFIG_SYS_DDR_CS0_BNDS 0x00000007      /* 0-128MB */
114 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80000002
115 #define CONFIG_SYS_DDR_TIMING_1 0x37344321
116 #define CONFIG_SYS_DDR_TIMING_2 0x00000800      /* P9-45,may need tuning */
117 #define CONFIG_SYS_DDR_CONTROL          0xc2000000      /* unbuffered,no DYN_PWR */
118 #define CONFIG_SYS_DDR_MODE             0x00000062      /* DLL,normal,seq,4/2.5 */
119 #define CONFIG_SYS_DDR_INTERVAL 0x05200100      /* autocharge,no open page */
120
121 /*
122  * SDRAM on the Local Bus
123  */
124 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM */
125 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
126
127 #define CONFIG_SYS_FLASH_BASE           0xff000000      /* start of FLASH 16M */
128 #define CONFIG_SYS_BR0_PRELIM           0xff001801      /* port size 32bit */
129
130 #define CONFIG_SYS_OR0_PRELIM           0xff006ff7      /* 16MB Flash */
131 #define CONFIG_SYS_MAX_FLASH_BANKS      1               /* number of banks */
132 #define CONFIG_SYS_MAX_FLASH_SECT       64              /* sectors per device */
133 #undef  CONFIG_SYS_FLASH_CHECKSUM
134 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
135 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
136
137 #define CONFIG_SYS_MONITOR_BASE TEXT_BASE       /* start of monitor */
138
139 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
140 #define CONFIG_SYS_RAMBOOT
141 #else
142 #undef  CONFIG_SYS_RAMBOOT
143 #endif
144
145 #define CONFIG_FLASH_CFI_DRIVER
146 #define CONFIG_SYS_FLASH_CFI
147 #define CONFIG_SYS_FLASH_EMPTY_INFO
148
149 #undef CONFIG_CLOCKS_IN_MHZ
150
151
152 /*
153  * Local Bus Definitions
154  */
155
156 /*
157  * Base Register 2 and Option Register 2 configure SDRAM.
158  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
159  *
160  * For BR2, need:
161  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
162  *    port-size = 32-bits = BR2[19:20] = 11
163  *    no parity checking = BR2[21:22] = 00
164  *    SDRAM for MSEL = BR2[24:26] = 011
165  *    Valid = BR[31] = 1
166  *
167  * 0    4    8    12   16   20   24   28
168  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
169  *
170  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
171  * FIXME: the top 17 bits of BR2.
172  */
173
174 #define CONFIG_SYS_BR2_PRELIM           0xf0001861
175
176 /*
177  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
178  *
179  * For OR2, need:
180  *    64MB mask for AM, OR2[0:7] = 1111 1100
181  *                 XAM, OR2[17:18] = 11
182  *    9 columns OR2[19-21] = 010
183  *    13 rows   OR2[23-25] = 100
184  *    EAD set for extra time OR[31] = 1
185  *
186  * 0    4    8    12   16   20   24   28
187  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
188  */
189
190 #define CONFIG_SYS_OR2_PRELIM           0xfc006901
191
192 #define CONFIG_SYS_LBC_LCRR             0x00030004    /* LB clock ratio reg */
193 #define CONFIG_SYS_LBC_LBCR             0x00000000    /* LB config reg */
194 #define CONFIG_SYS_LBC_LSRT             0x20000000    /* LB sdram refresh timer */
195 #define CONFIG_SYS_LBC_MRTPR            0x20000000    /* LB refresh timer prescal*/
196
197 /*
198  * LSDMR masks
199  */
200 #define CONFIG_SYS_LBC_LSDMR_RFEN       (1 << (31 -  1))
201 #define CONFIG_SYS_LBC_LSDMR_BSMA1516   (3 << (31 - 10))
202 #define CONFIG_SYS_LBC_LSDMR_BSMA1617   (4 << (31 - 10))
203 #define CONFIG_SYS_LBC_LSDMR_RFCR5      (3 << (31 - 16))
204 #define CONFIG_SYS_LBC_LSDMR_RFCR16     (7 << (31 - 16))
205 #define CONFIG_SYS_LBC_LSDMR_PRETOACT3  (3 << (31 - 19))
206 #define CONFIG_SYS_LBC_LSDMR_PRETOACT7  (7 << (31 - 19))
207 #define CONFIG_SYS_LBC_LSDMR_ACTTORW3   (3 << (31 - 22))
208 #define CONFIG_SYS_LBC_LSDMR_ACTTORW7   (7 << (31 - 22))
209 #define CONFIG_SYS_LBC_LSDMR_ACTTORW6   (6 << (31 - 22))
210 #define CONFIG_SYS_LBC_LSDMR_BL8        (1 << (31 - 23))
211 #define CONFIG_SYS_LBC_LSDMR_WRC2       (2 << (31 - 27))
212 #define CONFIG_SYS_LBC_LSDMR_WRC4       (0 << (31 - 27))
213 #define CONFIG_SYS_LBC_LSDMR_BUFCMD     (1 << (31 - 29))
214 #define CONFIG_SYS_LBC_LSDMR_CL3        (3 << (31 - 31))
215
216 #define CONFIG_SYS_LBC_LSDMR_OP_NORMAL  (0 << (31 - 4))
217 #define CONFIG_SYS_LBC_LSDMR_OP_ARFRSH  (1 << (31 - 4))
218 #define CONFIG_SYS_LBC_LSDMR_OP_SRFRSH  (2 << (31 - 4))
219 #define CONFIG_SYS_LBC_LSDMR_OP_MRW     (3 << (31 - 4))
220 #define CONFIG_SYS_LBC_LSDMR_OP_PRECH   (4 << (31 - 4))
221 #define CONFIG_SYS_LBC_LSDMR_OP_PCHALL  (5 << (31 - 4))
222 #define CONFIG_SYS_LBC_LSDMR_OP_ACTBNK  (6 << (31 - 4))
223 #define CONFIG_SYS_LBC_LSDMR_OP_RWINV   (7 << (31 - 4))
224
225 #define CONFIG_SYS_LBC_LSDMR_COMMON     ( CONFIG_SYS_LBC_LSDMR_BSMA1516 \
226                                 | CONFIG_SYS_LBC_LSDMR_RFCR5            \
227                                 | CONFIG_SYS_LBC_LSDMR_PRETOACT3        \
228                                 | CONFIG_SYS_LBC_LSDMR_ACTTORW3 \
229                                 | CONFIG_SYS_LBC_LSDMR_BL8              \
230                                 | CONFIG_SYS_LBC_LSDMR_WRC2             \
231                                 | CONFIG_SYS_LBC_LSDMR_CL3              \
232                                 | CONFIG_SYS_LBC_LSDMR_RFEN             \
233                                 )
234
235 /*
236  * SDRAM Controller configuration sequence.
237  */
238 #define CONFIG_SYS_LBC_LSDMR_1          ( CONFIG_SYS_LBC_LSDMR_COMMON \
239                                 | CONFIG_SYS_LBC_LSDMR_OP_PCHALL)
240 #define CONFIG_SYS_LBC_LSDMR_2          ( CONFIG_SYS_LBC_LSDMR_COMMON \
241                                 | CONFIG_SYS_LBC_LSDMR_OP_ARFRSH)
242 #define CONFIG_SYS_LBC_LSDMR_3          ( CONFIG_SYS_LBC_LSDMR_COMMON \
243                                 | CONFIG_SYS_LBC_LSDMR_OP_ARFRSH)
244 #define CONFIG_SYS_LBC_LSDMR_4          ( CONFIG_SYS_LBC_LSDMR_COMMON \
245                                 | CONFIG_SYS_LBC_LSDMR_OP_MRW)
246 #define CONFIG_SYS_LBC_LSDMR_5          ( CONFIG_SYS_LBC_LSDMR_COMMON \
247                                 | CONFIG_SYS_LBC_LSDMR_OP_NORMAL)
248
249
250 /*
251  * 32KB, 8-bit wide for ADS config reg
252  */
253 #define CONFIG_SYS_BR4_PRELIM          0xf8000801
254 #define CONFIG_SYS_OR4_PRELIM           0xffffe1f1
255 #define CONFIG_SYS_BCSR         (CONFIG_SYS_BR4_PRELIM & 0xffff8000)
256
257 #define CONFIG_SYS_INIT_RAM_LOCK        1
258 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
259 #define CONFIG_SYS_INIT_RAM_END 0x4000          /* End of used area in RAM */
260
261 #define CONFIG_SYS_GBL_DATA_SIZE        128             /* num bytes initial data */
262 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
263 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
264
265 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Mon */
266 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024)    /* Reserved for malloc */
267
268 /* Serial Port */
269 #define CONFIG_CONS_ON_SCC      /* define if console on SCC */
270 #undef  CONFIG_CONS_NONE        /* define if console on something else */
271 #define CONFIG_CONS_INDEX       1  /* which serial channel for console */
272
273 #define CONFIG_BAUDRATE         115200
274
275 #define CONFIG_SYS_BAUDRATE_TABLE  \
276         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
277
278 /* Use the HUSH parser */
279 #define CONFIG_SYS_HUSH_PARSER
280 #ifdef  CONFIG_SYS_HUSH_PARSER
281 #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
282 #endif
283
284 /* pass open firmware flat tree */
285 #define CONFIG_OF_LIBFDT                1
286 #define CONFIG_OF_BOARD_SETUP           1
287 #define CONFIG_OF_STDOUT_VIA_ALIAS      1
288
289 #define CONFIG_SYS_64BIT_VSPRINTF       1
290 #define CONFIG_SYS_64BIT_STRTOUL        1
291
292 /*
293  * I2C
294  */
295 #define CONFIG_FSL_I2C          /* Use FSL common I2C driver */
296 #define CONFIG_HARD_I2C         /* I2C with hardware support*/
297 #undef  CONFIG_SOFT_I2C                 /* I2C bit-banged */
298 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address */
299 #define CONFIG_SYS_I2C_SLAVE            0x7F
300 #define CONFIG_SYS_I2C_NOPROBES        {0x69}   /* Don't probe these addrs */
301 #define CONFIG_SYS_I2C_OFFSET           0x3000
302
303 /* RapidIO MMU */
304 #define CONFIG_SYS_RIO_MEM_BASE 0xc0000000      /* base address */
305 #define CONFIG_SYS_RIO_MEM_PHYS CONFIG_SYS_RIO_MEM_BASE
306 #define CONFIG_SYS_RIO_MEM_SIZE 0x20000000      /* 128M */
307
308 /*
309  * General PCI
310  * Memory space is mapped 1-1, but I/O space must start from 0.
311  */
312 #define CONFIG_SYS_PCI1_MEM_BASE        0x80000000
313 #define CONFIG_SYS_PCI1_MEM_PHYS        CONFIG_SYS_PCI1_MEM_BASE
314 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
315 #define CONFIG_SYS_PCI1_IO_BASE 0x00000000
316 #define CONFIG_SYS_PCI1_IO_PHYS 0xe2000000
317 #define CONFIG_SYS_PCI1_IO_SIZE 0x100000        /* 1M */
318
319 #if defined(CONFIG_PCI)
320
321 #define CONFIG_NET_MULTI
322 #define CONFIG_PCI_PNP                  /* do pci plug-and-play */
323
324 #undef CONFIG_EEPRO100
325 #undef CONFIG_TULIP
326
327 #if !defined(CONFIG_PCI_PNP)
328     #define PCI_ENET0_IOADDR    0xe0000000
329     #define PCI_ENET0_MEMADDR   0xe0000000
330     #define PCI_IDSEL_NUMBER    0x0c    /* slot0->3(IDSEL)=12->15 */
331 #endif
332
333 #undef CONFIG_PCI_SCAN_SHOW             /* show pci devices on startup */
334 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x1057  /* Motorola */
335
336 #endif  /* CONFIG_PCI */
337
338
339 #ifdef CONFIG_TSEC_ENET
340
341 #ifndef CONFIG_NET_MULTI
342 #define CONFIG_NET_MULTI        1
343 #endif
344
345 #ifndef CONFIG_MII
346 #define CONFIG_MII              1       /* MII PHY management */
347 #endif
348 #define CONFIG_TSEC1    1
349 #define CONFIG_TSEC1_NAME       "TSEC0"
350 #define CONFIG_TSEC2    1
351 #define CONFIG_TSEC2_NAME       "TSEC1"
352 #define TSEC1_PHY_ADDR          0
353 #define TSEC2_PHY_ADDR          1
354 #define TSEC1_PHYIDX            0
355 #define TSEC2_PHYIDX            0
356 #define TSEC1_FLAGS             TSEC_GIGABIT
357 #define TSEC2_FLAGS             TSEC_GIGABIT
358
359 /* Options are: TSEC[0-1] */
360 #define CONFIG_ETHPRIME         "TSEC0"
361
362 #endif /* CONFIG_TSEC_ENET */
363
364 #ifdef CONFIG_ETHER_ON_FCC              /* CPM FCC Ethernet */
365
366 #undef  CONFIG_ETHER_NONE               /* define if ether on something else */
367 #define CONFIG_ETHER_INDEX      2       /* which channel for ether */
368
369 #if (CONFIG_ETHER_INDEX == 2)
370   /*
371    * - Rx-CLK is CLK13
372    * - Tx-CLK is CLK14
373    * - Select bus for bd/buffers
374    * - Full duplex
375    */
376   #define CONFIG_SYS_CMXFCR_MASK       (CMXFCR_FC2 | CMXFCR_RF2CS_MSK | CMXFCR_TF2CS_MSK)
377   #define CONFIG_SYS_CMXFCR_VALUE      (CMXFCR_RF2CS_CLK13 | CMXFCR_TF2CS_CLK14)
378   #define CONFIG_SYS_CPMFCR_RAMTYPE    0
379   #define CONFIG_SYS_FCC_PSMR          (FCC_PSMR_FDE)
380   #define FETH2_RST             0x01
381 #elif (CONFIG_ETHER_INDEX == 3)
382   /* need more definitions here for FE3 */
383   #define FETH3_RST             0x80
384 #endif                                  /* CONFIG_ETHER_INDEX */
385
386 #ifndef CONFIG_MII
387 #define CONFIG_MII              1       /* MII PHY management */
388 #endif
389
390 #define CONFIG_BITBANGMII               /* bit-bang MII PHY management */
391
392 /*
393  * GPIO pins used for bit-banged MII communications
394  */
395 #define MDIO_PORT       2               /* Port C */
396 #define MDIO_ACTIVE     (iop->pdir |=  0x00400000)
397 #define MDIO_TRISTATE   (iop->pdir &= ~0x00400000)
398 #define MDIO_READ       ((iop->pdat &  0x00400000) != 0)
399
400 #define MDIO(bit)       if(bit) iop->pdat |=  0x00400000; \
401                         else    iop->pdat &= ~0x00400000
402
403 #define MDC(bit)        if(bit) iop->pdat |=  0x00200000; \
404                         else    iop->pdat &= ~0x00200000
405
406 #define MIIDELAY        udelay(1)
407
408 #endif
409
410
411 /*
412  * Environment
413  */
414 #ifndef CONFIG_SYS_RAMBOOT
415   #define CONFIG_ENV_IS_IN_FLASH        1
416   #define CONFIG_ENV_ADDR               (CONFIG_SYS_MONITOR_BASE + 0x40000)
417   #define CONFIG_ENV_SECT_SIZE  0x40000 /* 256K(one sector) for env */
418   #define CONFIG_ENV_SIZE               0x2000
419 #else
420   #define CONFIG_SYS_NO_FLASH           1       /* Flash is not usable now */
421   #define CONFIG_ENV_IS_NOWHERE 1       /* Store ENV in memory only */
422   #define CONFIG_ENV_ADDR               (CONFIG_SYS_MONITOR_BASE - 0x1000)
423   #define CONFIG_ENV_SIZE               0x2000
424 #endif
425
426 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
427 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
428
429 /*
430  * BOOTP options
431  */
432 #define CONFIG_BOOTP_BOOTFILESIZE
433 #define CONFIG_BOOTP_BOOTPATH
434 #define CONFIG_BOOTP_GATEWAY
435 #define CONFIG_BOOTP_HOSTNAME
436
437
438 /*
439  * Command line configuration.
440  */
441 #include <config_cmd_default.h>
442
443 #define CONFIG_CMD_PING
444 #define CONFIG_CMD_I2C
445 #define CONFIG_CMD_ELF
446 #define CONFIG_CMD_IRQ
447 #define CONFIG_CMD_SETEXPR
448
449 #if defined(CONFIG_PCI)
450     #define CONFIG_CMD_PCI
451 #endif
452
453 #if defined(CONFIG_ETHER_ON_FCC)
454     #define CONFIG_CMD_MII
455 #endif
456
457 #if defined(CONFIG_SYS_RAMBOOT)
458     #undef CONFIG_CMD_ENV
459     #undef CONFIG_CMD_LOADS
460 #endif
461
462
463 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
464
465 /*
466  * Miscellaneous configurable options
467  */
468 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
469 #define CONFIG_CMDLINE_EDITING          /* Command-line editing */
470 #define CONFIG_SYS_LOAD_ADDR    0x1000000       /* default load address */
471 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt */
472
473 #if defined(CONFIG_CMD_KGDB)
474     #define CONFIG_SYS_CBSIZE   1024            /* Console I/O Buffer Size */
475 #else
476     #define CONFIG_SYS_CBSIZE   256             /* Console I/O Buffer Size */
477 #endif
478
479 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
480 #define CONFIG_SYS_MAXARGS      16              /* max number of command args */
481 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
482 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1ms ticks */
483
484 /*
485  * For booting Linux, the board info and command line data
486  * have to be in the first 8 MB of memory, since this is
487  * the maximum mapped by the Linux kernel during initialization.
488  */
489 #define CONFIG_SYS_BOOTMAPSZ    (8 << 20)       /* Initial Memory map for Linux*/
490
491 /*
492  * Internal Definitions
493  *
494  * Boot Flags
495  */
496 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH */
497 #define BOOTFLAG_WARM   0x02            /* Software reboot */
498
499 #if defined(CONFIG_CMD_KGDB)
500 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
501 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
502 #endif
503
504
505 /*
506  * Environment Configuration
507  */
508
509 /* The mac addresses for all ethernet interface */
510 #if defined(CONFIG_TSEC_ENET) || defined(CONFIG_ETHER_ON_FCC)
511 #define CONFIG_HAS_ETH0
512 #define CONFIG_ETHADDR   00:E0:0C:00:00:FD
513 #define CONFIG_HAS_ETH1
514 #define CONFIG_ETH1ADDR  00:E0:0C:00:01:FD
515 #define CONFIG_HAS_ETH2
516 #define CONFIG_ETH2ADDR  00:E0:0C:00:02:FD
517 #define CONFIG_HAS_ETH3
518 #define CONFIG_ETH3ADDR  00:E0:0C:00:03:FD
519 #endif
520
521 #define CONFIG_IPADDR    192.168.1.253
522
523 #define CONFIG_HOSTNAME         unknown
524 #define CONFIG_ROOTPATH         /nfsroot
525 #define CONFIG_BOOTFILE         your.uImage
526
527 #define CONFIG_SERVERIP  192.168.1.1
528 #define CONFIG_GATEWAYIP 192.168.1.1
529 #define CONFIG_NETMASK   255.255.255.0
530
531 #define CONFIG_LOADADDR  200000 /* default location for tftp and bootm */
532
533 #define CONFIG_BOOTDELAY 10     /* -1 disables auto-boot */
534 #undef  CONFIG_BOOTARGS         /* the boot command will set bootargs */
535
536 #define CONFIG_BAUDRATE 115200
537
538 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
539         "netdev=eth0\0"                                                 \
540         "consoledev=ttyCPM\0"                                           \
541         "ramdiskaddr=1000000\0"                                         \
542         "ramdiskfile=your.ramdisk.u-boot\0"                             \
543         "fdtaddr=400000\0"                                              \
544         "fdtfile=mpc8560ads.dtb\0"
545
546 #define CONFIG_NFSBOOTCOMMAND                                           \
547         "setenv bootargs root=/dev/nfs rw "                             \
548                 "nfsroot=$serverip:$rootpath "                          \
549                 "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
550                 "console=$consoledev,$baudrate $othbootargs;"           \
551         "tftp $loadaddr $bootfile;"                                     \
552         "tftp $fdtaddr $fdtfile;"                                       \
553         "bootm $loadaddr - $fdtaddr"
554
555 #define CONFIG_RAMBOOTCOMMAND \
556         "setenv bootargs root=/dev/ram rw "                             \
557                 "console=$consoledev,$baudrate $othbootargs;"           \
558         "tftp $ramdiskaddr $ramdiskfile;"                               \
559         "tftp $loadaddr $bootfile;"                                     \
560         "tftp $fdtaddr $fdtfile;"                                       \
561         "bootm $loadaddr $ramdiskaddr $fdtaddr"
562
563 #define CONFIG_BOOTCOMMAND  CONFIG_NFSBOOTCOMMAND
564
565 #endif  /* __CONFIG_H */