]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/MPC8641HPCN.h
Merge branch 'master' of git://git.denx.de/u-boot-arm
[karo-tx-uboot.git] / include / configs / MPC8641HPCN.h
1 /*
2  * Copyright 2006 Freescale Semiconductor.
3  *
4  * Srikanth Srinivasan (srikanth.srinivasan@freescale.com)
5  *
6  * See file CREDITS for list of people who contributed to this
7  * project.
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License as
11  * published by the Free Software Foundation; either version 2 of
12  * the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
22  * MA 02111-1307 USA
23  */
24
25 /*
26  * MPC8641HPCN board configuration file
27  *
28  * Make sure you change the MAC address and other network params first,
29  * search for CONFIG_ETHADDR, CONFIG_SERVERIP, etc in this file.
30  */
31
32 #ifndef __CONFIG_H
33 #define __CONFIG_H
34
35 /* High Level Configuration Options */
36 #define CONFIG_MPC86xx          1       /* MPC86xx */
37 #define CONFIG_MPC8641          1       /* MPC8641 specific */
38 #define CONFIG_MPC8641HPCN      1       /* MPC8641HPCN board specific */
39 #define CONFIG_MP               1       /* support multiple processors */
40 #define CONFIG_LINUX_RESET_VEC  0x100   /* Reset vector used by Linux */
41 /*#define CONFIG_PHYS_64BIT     1*/     /* Place devices in 36-bit space */
42 #define CONFIG_ADDR_MAP         1       /* Use addr map */
43
44 #ifdef RUN_DIAG
45 #define CONFIG_SYS_DIAG_ADDR         CONFIG_SYS_FLASH_BASE
46 #endif
47
48 /*
49  * virtual address to be used for temporary mappings.  There
50  * should be 128k free at this VA.
51  */
52 #define CONFIG_SYS_SCRATCH_VA   0xe0000000
53
54 /*
55  * set this to enable Rapid IO.  PCI and RIO are mutually exclusive
56  */
57 /*#define CONFIG_RIO            1*/
58
59 #ifndef CONFIG_RIO                      /* RIO/PCI are mutually exclusive */
60 #define CONFIG_PCI              1       /* Enable PCI/PCIE */
61 #define CONFIG_PCI1             1       /* PCIE controler 1 (ULI bridge) */
62 #define CONFIG_PCI2             1       /* PCIE controler 2 (slot) */
63 #define CONFIG_FSL_PCI_INIT     1       /* Use common FSL init code */
64 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
65 #endif
66 #define CONFIG_FSL_LAW          1       /* Use common FSL law init code */
67
68 #define CONFIG_TSEC_ENET                /* tsec ethernet support */
69 #define CONFIG_ENV_OVERWRITE
70
71 #define CONFIG_HIGH_BATS        1       /* High BATs supported and enabled */
72 #define CONFIG_SYS_NUM_ADDR_MAP 8       /* Number of addr map slots = 8 dbats */
73
74 #define CONFIG_ALTIVEC          1
75
76 /*
77  * L2CR setup -- make sure this is right for your board!
78  */
79 #define CONFIG_SYS_L2
80 #define L2_INIT         0
81 #define L2_ENABLE       (L2CR_L2E)
82
83 #ifndef CONFIG_SYS_CLK_FREQ
84 #ifndef __ASSEMBLY__
85 extern unsigned long get_board_sys_clk(unsigned long dummy);
86 #endif
87 #define CONFIG_SYS_CLK_FREQ     get_board_sys_clk(0)
88 #endif
89
90 #define CONFIG_BOARD_EARLY_INIT_F       1       /* Call board_pre_init */
91
92 #define CONFIG_SYS_MEMTEST_START        0x00200000      /* memtest region */
93 #define CONFIG_SYS_MEMTEST_END          0x00400000
94
95 /*
96  * With the exception of PCI Memory and Rapid IO, most devices will simply
97  * add CONFIG_SYS_PHYS_ADDR_HIGH to the front of the 32-bit VA to get the PA
98  * when 36-bit is enabled.  When 36-bit is not enabled, these bits are 0.
99  */
100 #ifdef CONFIG_PHYS_64BIT
101 #define CONFIG_SYS_PHYS_ADDR_HIGH 0x0000000f00000000ULL
102 #else
103 #define CONFIG_SYS_PHYS_ADDR_HIGH 0x0
104 #endif
105
106 /*
107  * Base addresses -- Note these are effective addresses where the
108  * actual resources get mapped (not physical addresses)
109  */
110 #define CONFIG_SYS_CCSRBAR_DEFAULT      0xff700000      /* CCSRBAR Default */
111 #define CONFIG_SYS_CCSRBAR              0xffe00000      /* relocated CCSRBAR */
112 #define CONFIG_SYS_IMMR         CONFIG_SYS_CCSRBAR      /* PQII uses CONFIG_SYS_IMMR */
113
114 /* Physical addresses */
115 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
116 #ifdef CONFIG_PHYS_64BIT
117 #define CONFIG_SYS_CCSRBAR_PHYS_HIGH    0xf
118 #define CONFIG_SYS_CCSRBAR_PHYS         (CONFIG_SYS_CCSRBAR_PHYS_LOW \
119                                          | ((u64)CONFIG_SYS_CCSRBAR_PHYS_HIGH << 32))
120 #else
121 #define CONFIG_SYS_CCSRBAR_PHYS_HIGH    0x0
122 #define CONFIG_SYS_CCSRBAR_PHYS         CONFIG_SYS_CCSRBAR_PHYS_LOW
123 #endif
124
125 #define CONFIG_SYS_PCI1_ADDR            (CONFIG_SYS_CCSRBAR+0x8000)
126 #define CONFIG_SYS_PCI2_ADDR            (CONFIG_SYS_CCSRBAR+0x9000)
127
128 /*
129  * DDR Setup
130  */
131 #define CONFIG_FSL_DDR2
132 #undef CONFIG_FSL_DDR_INTERACTIVE
133 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup */
134 #define CONFIG_DDR_SPD
135
136 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER       /* DDR controller or DMA? */
137 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
138
139 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
140 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
141 #define CONFIG_SYS_MAX_DDR_BAT_SIZE     0x80000000      /* BAT mapping size */
142 #define CONFIG_VERY_BIG_RAM
143
144 #define CONFIG_NUM_DDR_CONTROLLERS      2
145 #define CONFIG_DIMM_SLOTS_PER_CTLR      2
146 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
147
148 /*
149  * I2C addresses of SPD EEPROMs
150  */
151 #define SPD_EEPROM_ADDRESS1     0x51    /* CTLR 0 DIMM 0 */
152 #define SPD_EEPROM_ADDRESS2     0x52    /* CTLR 0 DIMM 1 */
153 #define SPD_EEPROM_ADDRESS3     0x53    /* CTLR 1 DIMM 0 */
154 #define SPD_EEPROM_ADDRESS4     0x54    /* CTLR 1 DIMM 1 */
155
156
157 /*
158  * These are used when DDR doesn't use SPD.
159  */
160 #define CONFIG_SYS_SDRAM_SIZE           256             /* DDR is 256MB */
161 #define CONFIG_SYS_DDR_CS0_BNDS 0x0000000F
162 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80010102      /* Enable, no interleaving */
163 #define CONFIG_SYS_DDR_TIMING_3 0x00000000
164 #define CONFIG_SYS_DDR_TIMING_0 0x00260802
165 #define CONFIG_SYS_DDR_TIMING_1 0x39357322
166 #define CONFIG_SYS_DDR_TIMING_2 0x14904cc8
167 #define CONFIG_SYS_DDR_MODE_1           0x00480432
168 #define CONFIG_SYS_DDR_MODE_2           0x00000000
169 #define CONFIG_SYS_DDR_INTERVAL 0x06090100
170 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
171 #define CONFIG_SYS_DDR_CLK_CTRL 0x03800000
172 #define CONFIG_SYS_DDR_OCD_CTRL 0x00000000
173 #define CONFIG_SYS_DDR_OCD_STATUS       0x00000000
174 #define CONFIG_SYS_DDR_CONTROL          0xe3008000      /* Type = DDR2 */
175 #define CONFIG_SYS_DDR_CONTROL2 0x04400000
176
177 #define CONFIG_ID_EEPROM
178 #define CONFIG_SYS_I2C_EEPROM_NXID
179 #define CONFIG_ID_EEPROM
180 #define CONFIG_SYS_I2C_EEPROM_ADDR     0x57
181 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1
182
183 #define CONFIG_SYS_FLASH_BASE           0xef800000     /* start of FLASH 8M */
184 #define CONFIG_SYS_FLASH_BASE_PHYS      (CONFIG_SYS_FLASH_BASE \
185                                          | CONFIG_SYS_PHYS_ADDR_HIGH)
186
187 #define CONFIG_SYS_FLASH_BANKS_LIST {CONFIG_SYS_FLASH_BASE_PHYS}
188
189 #define CONFIG_SYS_BR0_PRELIM   (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
190                                  | 0x00001001)  /* port size 16bit */
191 #define CONFIG_SYS_OR0_PRELIM   0xff806ff7      /* 8MB Boot Flash area*/
192
193 #define CONFIG_SYS_BR2_PRELIM   (BR_PHYS_ADDR(CF_BASE_PHYS)             \
194                                  | 0x00001001)  /* port size 16bit */
195 #define CONFIG_SYS_OR2_PRELIM   0xffffeff7      /* 32k Compact Flash */
196
197 #define CONFIG_SYS_BR3_PRELIM   (BR_PHYS_ADDR(PIXIS_BASE_PHYS)  \
198                                  | 0x00000801) /* port size 8bit */
199 #define CONFIG_SYS_OR3_PRELIM   0xffffeff7      /* 32k PIXIS area*/
200
201 /*
202  * The LBC_BASE is the base of the region that contains the PIXIS and the CF.
203  * The PIXIS and CF by themselves aren't large enough to take up the 128k
204  * required for the smallest BAT mapping, so there's a 64k hole.
205  */
206 #define CONFIG_SYS_LBC_BASE             0xffde0000
207 #define CONFIG_SYS_LBC_BASE_PHYS        (CONFIG_SYS_LBC_BASE \
208                                          | CONFIG_SYS_PHYS_ADDR_HIGH)
209
210 #define CONFIG_FSL_PIXIS        1       /* use common PIXIS code */
211 #define PIXIS_BASE              (CONFIG_SYS_LBC_BASE + 0x00010000)
212 #define PIXIS_BASE_PHYS         (CONFIG_SYS_LBC_BASE_PHYS + 0x00010000)
213 #define PIXIS_SIZE              0x00008000      /* 32k */
214 #define PIXIS_ID                0x0     /* Board ID at offset 0 */
215 #define PIXIS_VER               0x1     /* Board version at offset 1 */
216 #define PIXIS_PVER              0x2     /* PIXIS FPGA version at offset 2 */
217 #define PIXIS_RST               0x4     /* PIXIS Reset Control register */
218 #define PIXIS_AUX               0x6     /* PIXIS Auxiliary register; Scratch register */
219 #define PIXIS_SPD               0x7     /* Register for SYSCLK speed */
220 #define PIXIS_VCTL              0x10    /* VELA Control Register */
221 #define PIXIS_VCFGEN0           0x12    /* VELA Config Enable 0 */
222 #define PIXIS_VCFGEN1           0x13    /* VELA Config Enable 1 */
223 #define PIXIS_VBOOT             0x16    /* VELA VBOOT Register */
224 #define PIXIS_VBOOT_FMAP        0x80    /* VBOOT - CFG_FLASHMAP */
225 #define PIXIS_VBOOT_FBANK       0x40    /* VBOOT - CFG_FLASHBANK */
226 #define PIXIS_VSPEED0           0x17    /* VELA VSpeed 0 */
227 #define PIXIS_VSPEED1           0x18    /* VELA VSpeed 1 */
228 #define PIXIS_VCLKH             0x19    /* VELA VCLKH register */
229 #define PIXIS_VCLKL             0x1A    /* VELA VCLKL register */
230 #define CONFIG_SYS_PIXIS_VBOOT_MASK     0x40    /* Reset altbank mask*/
231
232 /* Compact flash shares a BAT with PIXIS; make sure they're contiguous */
233 #define CF_BASE                 (PIXIS_BASE + PIXIS_SIZE)
234 #define CF_BASE_PHYS            (PIXIS_BASE_PHYS + PIXIS_SIZE)
235
236 #define CONFIG_SYS_MAX_FLASH_BANKS      1               /* number of banks */
237 #define CONFIG_SYS_MAX_FLASH_SECT       128             /* sectors per device */
238
239 #undef  CONFIG_SYS_FLASH_CHECKSUM
240 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
241 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
242 #define CONFIG_SYS_MONITOR_BASE         TEXT_BASE       /* start of monitor */
243 #define CONFIG_SYS_MONITOR_BASE_EARLY   0xfff00000      /* early monitor loc */
244
245 #define CONFIG_FLASH_CFI_DRIVER
246 #define CONFIG_SYS_FLASH_CFI
247 #define CONFIG_SYS_FLASH_EMPTY_INFO
248
249 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
250 #define CONFIG_SYS_RAMBOOT
251 #else
252 #undef  CONFIG_SYS_RAMBOOT
253 #endif
254
255 #if defined(CONFIG_SYS_RAMBOOT)
256 #undef CONFIG_SPD_EEPROM
257 #define CONFIG_SYS_SDRAM_SIZE   256
258 #endif
259
260 #undef CONFIG_CLOCKS_IN_MHZ
261
262 #define CONFIG_SYS_INIT_RAM_LOCK        1
263 #ifndef CONFIG_SYS_INIT_RAM_LOCK
264 #define CONFIG_SYS_INIT_RAM_ADDR        0x0fd00000      /* Initial RAM address */
265 #else
266 #define CONFIG_SYS_INIT_RAM_ADDR        0xf8400000      /* Initial RAM address */
267 #endif
268 #define CONFIG_SYS_INIT_RAM_END 0x4000          /* End of used area in RAM */
269
270 #define CONFIG_SYS_GBL_DATA_SIZE        128             /* num bytes initial data */
271 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
272 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
273
274 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Mon */
275 #define CONFIG_SYS_MALLOC_LEN           (1024 * 1024)    /* Reserved for malloc */
276
277 /* Serial Port */
278 #define CONFIG_CONS_INDEX     1
279 #undef  CONFIG_SERIAL_SOFTWARE_FIFO
280 #define CONFIG_SYS_NS16550
281 #define CONFIG_SYS_NS16550_SERIAL
282 #define CONFIG_SYS_NS16550_REG_SIZE     1
283 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
284
285 #define CONFIG_SYS_BAUDRATE_TABLE  \
286         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
287
288 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
289 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
290
291 /* Use the HUSH parser */
292 #define CONFIG_SYS_HUSH_PARSER
293 #ifdef  CONFIG_SYS_HUSH_PARSER
294 #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
295 #endif
296
297 /*
298  * Pass open firmware flat tree to kernel
299  */
300 #define CONFIG_OF_LIBFDT                1
301 #define CONFIG_OF_BOARD_SETUP           1
302 #define CONFIG_OF_STDOUT_VIA_ALIAS      1
303
304 /*
305  * I2C
306  */
307 #define CONFIG_FSL_I2C          /* Use FSL common I2C driver */
308 #define CONFIG_HARD_I2C         /* I2C with hardware support*/
309 #undef  CONFIG_SOFT_I2C                 /* I2C bit-banged */
310 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address */
311 #define CONFIG_SYS_I2C_SLAVE            0x7F
312 #define CONFIG_SYS_I2C_NOPROBES {0x69}  /* Don't probe these addrs */
313 #define CONFIG_SYS_I2C_OFFSET           0x3100
314
315 /*
316  * RapidIO MMU
317  */
318 #define CONFIG_SYS_RIO_MEM_BASE 0x80000000      /* base address */
319 #ifdef CONFIG_PHYS_64BIT
320 #define CONFIG_SYS_RIO_MEM_PHYS  0x0000000c00000000ULL
321 #else
322 #define CONFIG_SYS_RIO_MEM_PHYS CONFIG_SYS_RIO_MEM_BASE
323 #endif
324 #define CONFIG_SYS_RIO_MEM_SIZE 0x20000000      /* 128M */
325
326 /*
327  * General PCI
328  * Addresses are mapped 1-1.
329  */
330
331 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
332 #ifdef CONFIG_PHYS_64BIT
333 #define CONFIG_SYS_PCI1_MEM_BUS         0xe0000000
334 #define CONFIG_SYS_PCI1_MEM_PHYS        0x0000000c00000000ULL
335 #else
336 #define CONFIG_SYS_PCI1_MEM_BUS         CONFIG_SYS_PCI1_MEM_VIRT
337 #define CONFIG_SYS_PCI1_MEM_PHYS        CONFIG_SYS_PCI1_MEM_VIRT
338 #endif
339 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
340 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
341 #define CONFIG_SYS_PCI1_IO_VIRT 0xffc00000
342 #define CONFIG_SYS_PCI1_IO_PHYS (CONFIG_SYS_PCI1_IO_VIRT \
343                                  | CONFIG_SYS_PHYS_ADDR_HIGH)
344 #define CONFIG_SYS_PCI1_IO_SIZE 0x00010000      /* 64K */
345
346 #ifdef CONFIG_PHYS_64BIT
347 /*
348  * Use the same PCI bus address on PCI1 and PCI2 if we have PHYS_64BIT.
349  * This will increase the amount of PCI address space available for
350  * for mapping RAM.
351  */
352 #define CONFIG_SYS_PCI2_MEM_BUS         CONFIG_SYS_PCI1_MEM_BUS
353 #else
354 #define CONFIG_SYS_PCI2_MEM_BUS         (CONFIG_SYS_PCI1_MEM_BUS \
355                                          + CONFIG_SYS_PCI1_MEM_SIZE)
356 #endif
357 #define CONFIG_SYS_PCI2_MEM_VIRT        (CONFIG_SYS_PCI1_MEM_VIRT \
358                                          + CONFIG_SYS_PCI1_MEM_SIZE)
359 #define CONFIG_SYS_PCI2_MEM_PHYS        (CONFIG_SYS_PCI1_MEM_PHYS \
360                                          + CONFIG_SYS_PCI1_MEM_SIZE)
361 #define CONFIG_SYS_PCI2_MEM_SIZE        0x20000000      /* 512M */
362 #define CONFIG_SYS_PCI2_IO_BUS  0x00000000
363 #define CONFIG_SYS_PCI2_IO_VIRT (CONFIG_SYS_PCI1_IO_VIRT \
364                                  + CONFIG_SYS_PCI1_IO_SIZE)
365 #define CONFIG_SYS_PCI2_IO_PHYS (CONFIG_SYS_PCI1_IO_PHYS \
366                                  + CONFIG_SYS_PCI1_IO_SIZE)
367 #define CONFIG_SYS_PCI2_IO_SIZE CONFIG_SYS_PCI1_IO_SIZE
368
369 #if defined(CONFIG_PCI)
370
371 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
372
373 #undef CONFIG_SYS_SCSI_SCAN_BUS_REVERSE
374
375 #define CONFIG_NET_MULTI
376 #define CONFIG_PCI_PNP                  /* do pci plug-and-play */
377
378 #define CONFIG_RTL8139
379
380 #undef CONFIG_EEPRO100
381 #undef CONFIG_TULIP
382
383 /************************************************************
384  * USB support
385  ************************************************************/
386 #define CONFIG_PCI_OHCI                 1
387 #define CONFIG_USB_OHCI_NEW             1
388 #define CONFIG_USB_KEYBOARD             1
389 #define CONFIG_SYS_STDIO_DEREGISTER
390 #define CONFIG_SYS_USB_EVENT_POLL               1
391 #define CONFIG_SYS_USB_OHCI_SLOT_NAME           "ohci_pci"
392 #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS      15
393 #define CONFIG_SYS_OHCI_SWAP_REG_ACCESS 1
394
395 /*PCIE video card used*/
396 #define VIDEO_IO_OFFSET         CONFIG_SYS_PCI2_IO_VIRT
397
398 /*PCI video card used*/
399 /*#define VIDEO_IO_OFFSET       CONFIG_SYS_PCI1_IO_VIRT*/
400
401 /* video */
402 #define CONFIG_VIDEO
403
404 #if defined(CONFIG_VIDEO)
405 #define CONFIG_BIOSEMU
406 #define CONFIG_CFB_CONSOLE
407 #define CONFIG_VIDEO_SW_CURSOR
408 #define CONFIG_VGA_AS_SINGLE_DEVICE
409 #define CONFIG_ATI_RADEON_FB
410 #define CONFIG_VIDEO_LOGO
411 /*#define CONFIG_CONSOLE_CURSOR*/
412 #define CONFIG_SYS_ISA_IO_BASE_ADDRESS CONFIG_SYS_PCI2_IO_VIRT
413 #endif
414
415 #undef CONFIG_PCI_SCAN_SHOW             /* show pci devices on startup */
416
417 #define CONFIG_DOS_PARTITION
418 #define CONFIG_SCSI_AHCI
419
420 #ifdef CONFIG_SCSI_AHCI
421 #define CONFIG_SATA_ULI5288
422 #define CONFIG_SYS_SCSI_MAX_SCSI_ID     4
423 #define CONFIG_SYS_SCSI_MAX_LUN 1
424 #define CONFIG_SYS_SCSI_MAX_DEVICE      (CONFIG_SYS_SCSI_MAX_SCSI_ID * CONFIG_SYS_SCSI_MAX_LUN)
425 #define CONFIG_SYS_SCSI_MAXDEVICE       CONFIG_SYS_SCSI_MAX_DEVICE
426 #endif
427
428 #define CONFIG_MPC86XX_PCI2
429
430 #endif  /* CONFIG_PCI */
431
432 #if defined(CONFIG_TSEC_ENET)
433
434 #ifndef CONFIG_NET_MULTI
435 #define CONFIG_NET_MULTI        1
436 #endif
437
438 #define CONFIG_MII              1       /* MII PHY management */
439
440 #define CONFIG_TSEC1            1
441 #define CONFIG_TSEC1_NAME       "eTSEC1"
442 #define CONFIG_TSEC2            1
443 #define CONFIG_TSEC2_NAME       "eTSEC2"
444 #define CONFIG_TSEC3            1
445 #define CONFIG_TSEC3_NAME       "eTSEC3"
446 #define CONFIG_TSEC4            1
447 #define CONFIG_TSEC4_NAME       "eTSEC4"
448
449 #define TSEC1_PHY_ADDR          0
450 #define TSEC2_PHY_ADDR          1
451 #define TSEC3_PHY_ADDR          2
452 #define TSEC4_PHY_ADDR          3
453 #define TSEC1_PHYIDX            0
454 #define TSEC2_PHYIDX            0
455 #define TSEC3_PHYIDX            0
456 #define TSEC4_PHYIDX            0
457 #define TSEC1_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
458 #define TSEC2_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
459 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
460 #define TSEC4_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
461
462 #define CONFIG_ETHPRIME         "eTSEC1"
463
464 #endif  /* CONFIG_TSEC_ENET */
465
466 /*  Contort an addr into the format needed for BATs */
467 #ifdef CONFIG_PHYS_64BIT
468 #define BAT_PHYS_ADDR(x)         ((unsigned long) \
469                                   ((x & 0x00000000ffffffffULL) |        \
470                                    ((x & 0x0000000e00000000ULL) >> 24) | \
471                                    ((x & 0x0000000100000000ULL) >> 30)))
472 #else
473 #define BAT_PHYS_ADDR(x)        (x)
474 #endif
475
476
477 /* Put high physical address bits into the BAT format */
478 #define PHYS_HIGH_TO_BXPN(x) ((x & 0x0000000e) << 8)
479 #define PHYS_HIGH_TO_BX(x) ((x & 0x00000001) << 2)
480
481 /*
482  * BAT0         DDR
483  */
484 #define CONFIG_SYS_DBAT0L       (BATL_PP_RW | BATL_MEMCOHERENCE)
485 #define CONFIG_SYS_IBAT0L       (BATL_PP_RW | BATL_MEMCOHERENCE)
486
487 /*
488  * BAT1         LBC (PIXIS/CF)
489  */
490 #define CONFIG_SYS_DBAT1L       (BAT_PHYS_ADDR(CONFIG_SYS_LBC_BASE_PHYS) \
491                                  | BATL_PP_RW | BATL_CACHEINHIBIT | \
492                                  BATL_GUARDEDSTORAGE)
493 #define CONFIG_SYS_DBAT1U       (CONFIG_SYS_LBC_BASE | BATU_BL_128K \
494                                  | BATU_VS | BATU_VP)
495 #define CONFIG_SYS_IBAT1L       (BAT_PHYS_ADDR(CONFIG_SYS_LBC_BASE_PHYS) \
496                                  | BATL_PP_RW | BATL_MEMCOHERENCE)
497 #define CONFIG_SYS_IBAT1U       CONFIG_SYS_DBAT1U
498
499 /* if CONFIG_PCI:
500  * BAT2         PCI1 and PCI1 MEM
501  * if CONFIG_RIO
502  * BAT2         Rapidio Memory
503  */
504 #ifdef CONFIG_PCI
505 #define CONFIG_SYS_DBAT2L       (BAT_PHYS_ADDR(CONFIG_SYS_PCI1_MEM_PHYS) \
506                                  | BATL_PP_RW | BATL_CACHEINHIBIT \
507                                  | BATL_GUARDEDSTORAGE)
508 #define CONFIG_SYS_DBAT2U       (CONFIG_SYS_PCI1_MEM_VIRT | BATU_BL_1G \
509                                  | BATU_VS | BATU_VP)
510 #define CONFIG_SYS_IBAT2L       (BAT_PHYS_ADDR(CONFIG_SYS_PCI1_MEM_PHYS) \
511                                  | BATL_PP_RW | BATL_CACHEINHIBIT)
512 #define CONFIG_SYS_IBAT2U       CONFIG_SYS_DBAT2U
513 #else /* CONFIG_RIO */
514 #define CONFIG_SYS_DBAT2L       (BAT_PHYS_ADDR(CONFIG_SYS_RIO_MEM_PHYS) \
515                                  | BATL_PP_RW | BATL_CACHEINHIBIT | \
516                                  BATL_GUARDEDSTORAGE)
517 #define CONFIG_SYS_DBAT2U       (CONFIG_SYS_RIO_MEM_BASE | BATU_BL_512M \
518                                  | BATU_VS | BATU_VP)
519 #define CONFIG_SYS_IBAT2L       (BAT_PHYS_ADDR(CONFIG_SYS_RIO_MEM_PHYS) \
520                                  | BATL_PP_RW | BATL_CACHEINHIBIT)
521
522 #define CONFIG_SYS_DBAT2L       (CONFIG_SYS_RIO_MEM_PHYS | BATL_PP_RW \
523                         | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE)
524 #define CONFIG_SYS_DBAT2U       (CONFIG_SYS_RIO_MEM_PHYS | BATU_BL_512M | BATU_VS | BATU_VP)
525 #define CONFIG_SYS_IBAT2L       (CONFIG_SYS_RIO_MEM_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT)
526 #define CONFIG_SYS_IBAT2U       CONFIG_SYS_DBAT2U
527 #endif
528
529 /*
530  * BAT3         CCSR Space
531  * This BAT is used early; don't use any macros with ULL - use HIGH/LOW pairs
532  * instead.  The assembler chokes on ULL.
533  */
534 #define CONFIG_SYS_DBAT3L       (CONFIG_SYS_CCSRBAR_PHYS_LOW \
535                                  | PHYS_HIGH_TO_BXPN(CONFIG_SYS_CCSRBAR_PHYS_HIGH) \
536                                  | PHYS_HIGH_TO_BX(CONFIG_SYS_CCSRBAR_PHYS_HIGH) \
537                                  | BATL_PP_RW | BATL_CACHEINHIBIT \
538                                  | BATL_GUARDEDSTORAGE)
539 #define CONFIG_SYS_DBAT3U       (CONFIG_SYS_CCSRBAR | BATU_BL_1M | BATU_VS \
540                                  | BATU_VP)
541 #define CONFIG_SYS_IBAT3L       (CONFIG_SYS_CCSRBAR_PHYS_LOW \
542                                  | PHYS_HIGH_TO_BXPN(CONFIG_SYS_CCSRBAR_PHYS_HIGH) \
543                                  | PHYS_HIGH_TO_BX(CONFIG_SYS_CCSRBAR_PHYS_HIGH) \
544                                  | BATL_PP_RW | BATL_CACHEINHIBIT)
545 #define CONFIG_SYS_IBAT3U       CONFIG_SYS_DBAT3U
546
547 #if (CONFIG_SYS_CCSRBAR_DEFAULT != CONFIG_SYS_CCSRBAR)
548 #define CONFIG_SYS_CCSR_DEFAULT_DBATL (CONFIG_SYS_CCSRBAR_DEFAULT \
549                                        | BATL_PP_RW | BATL_CACHEINHIBIT \
550                                        | BATL_GUARDEDSTORAGE)
551 #define CONFIG_SYS_CCSR_DEFAULT_DBATU (CONFIG_SYS_CCSRBAR_DEFAULT \
552                                        | BATU_BL_1M | BATU_VS | BATU_VP)
553 #define CONFIG_SYS_CCSR_DEFAULT_IBATL (CONFIG_SYS_CCSRBAR_DEFAULT \
554                                        | BATL_PP_RW | BATL_CACHEINHIBIT)
555 #define CONFIG_SYS_CCSR_DEFAULT_IBATU CONFIG_SYS_CCSR_DEFAULT_DBATU
556 #endif
557
558 /*
559  * BAT4         PCI1_IO and PCI2_IO
560  */
561 #define CONFIG_SYS_DBAT4L       (BAT_PHYS_ADDR(CONFIG_SYS_PCI1_IO_PHYS) \
562                                  | BATL_PP_RW | BATL_CACHEINHIBIT \
563                                  | BATL_GUARDEDSTORAGE)
564 #define CONFIG_SYS_DBAT4U       (CONFIG_SYS_PCI1_IO_VIRT | BATU_BL_128K \
565                                  | BATU_VS | BATU_VP)
566 #define CONFIG_SYS_IBAT4L       (BAT_PHYS_ADDR(CONFIG_SYS_PCI1_IO_PHYS) \
567                                  | BATL_PP_RW | BATL_CACHEINHIBIT)
568 #define CONFIG_SYS_IBAT4U       CONFIG_SYS_DBAT4U
569
570 /*
571  * BAT5         Init RAM for stack in the CPU DCache (no backing memory)
572  */
573 #define CONFIG_SYS_DBAT5L       (CONFIG_SYS_INIT_RAM_ADDR | BATL_PP_RW | BATL_MEMCOHERENCE)
574 #define CONFIG_SYS_DBAT5U       (CONFIG_SYS_INIT_RAM_ADDR | BATU_BL_128K | BATU_VS | BATU_VP)
575 #define CONFIG_SYS_IBAT5L       CONFIG_SYS_DBAT5L
576 #define CONFIG_SYS_IBAT5U       CONFIG_SYS_DBAT5U
577
578 /*
579  * BAT6         FLASH
580  */
581 #define CONFIG_SYS_DBAT6L       (BAT_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
582                                  | BATL_PP_RW | BATL_CACHEINHIBIT \
583                                  | BATL_GUARDEDSTORAGE)
584 #define CONFIG_SYS_DBAT6U       (CONFIG_SYS_FLASH_BASE | BATU_BL_8M | BATU_VS \
585                                  | BATU_VP)
586 #define CONFIG_SYS_IBAT6L       (BAT_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
587                                  | BATL_PP_RW | BATL_MEMCOHERENCE)
588 #define CONFIG_SYS_IBAT6U       CONFIG_SYS_DBAT6U
589
590 /* Map the last 1M of flash where we're running from reset */
591 #define CONFIG_SYS_DBAT6L_EARLY (CONFIG_SYS_MONITOR_BASE_EARLY | BATL_PP_RW \
592                                  | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE)
593 #define CONFIG_SYS_DBAT6U_EARLY (TEXT_BASE | BATU_BL_1M | BATU_VS | BATU_VP)
594 #define CONFIG_SYS_IBAT6L_EARLY (CONFIG_SYS_MONITOR_BASE_EARLY | BATL_PP_RW \
595                                  | BATL_MEMCOHERENCE)
596 #define CONFIG_SYS_IBAT6U_EARLY CONFIG_SYS_DBAT6U_EARLY
597
598 /*
599  * BAT7         FREE - used later for tmp mappings
600  */
601 #define CONFIG_SYS_DBAT7L 0x00000000
602 #define CONFIG_SYS_DBAT7U 0x00000000
603 #define CONFIG_SYS_IBAT7L 0x00000000
604 #define CONFIG_SYS_IBAT7U 0x00000000
605
606 /*
607  * Environment
608  */
609 #ifndef CONFIG_SYS_RAMBOOT
610     #define CONFIG_ENV_IS_IN_FLASH      1
611     #define CONFIG_ENV_ADDR             (CONFIG_SYS_MONITOR_BASE + 0x60000)
612     #define CONFIG_ENV_SECT_SIZE                0x10000 /* 64K(one sector) for env */
613 #else
614     #define CONFIG_ENV_IS_NOWHERE       1       /* Store ENV in memory only */
615     #define CONFIG_ENV_ADDR             (CONFIG_SYS_MONITOR_BASE - 0x1000)
616 #endif
617 #define CONFIG_ENV_SIZE         0x2000
618
619 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
620 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
621
622
623 /*
624  * BOOTP options
625  */
626 #define CONFIG_BOOTP_BOOTFILESIZE
627 #define CONFIG_BOOTP_BOOTPATH
628 #define CONFIG_BOOTP_GATEWAY
629 #define CONFIG_BOOTP_HOSTNAME
630
631
632 /*
633  * Command line configuration.
634  */
635 #include <config_cmd_default.h>
636
637 #define CONFIG_CMD_PING
638 #define CONFIG_CMD_I2C
639 #define CONFIG_CMD_REGINFO
640
641 #if defined(CONFIG_SYS_RAMBOOT)
642     #undef CONFIG_CMD_SAVEENV
643 #endif
644
645 #if defined(CONFIG_PCI)
646     #define CONFIG_CMD_PCI
647     #define CONFIG_CMD_SCSI
648     #define CONFIG_CMD_EXT2
649     #define CONFIG_CMD_USB
650 #endif
651
652
653 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
654
655 /*
656  * Miscellaneous configurable options
657  */
658 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
659 #define CONFIG_CMDLINE_EDITING          /* Command-line editing */
660 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
661 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt */
662
663 #if defined(CONFIG_CMD_KGDB)
664     #define CONFIG_SYS_CBSIZE   1024            /* Console I/O Buffer Size */
665 #else
666     #define CONFIG_SYS_CBSIZE   256             /* Console I/O Buffer Size */
667 #endif
668
669 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
670 #define CONFIG_SYS_MAXARGS      16              /* max number of command args */
671 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
672 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1ms ticks */
673
674 /*
675  * For booting Linux, the board info and command line data
676  * have to be in the first 8 MB of memory, since this is
677  * the maximum mapped by the Linux kernel during initialization.
678  */
679 #define CONFIG_SYS_BOOTMAPSZ    (8 << 20)       /* Initial Memory map for Linux*/
680
681 /*
682  * Internal Definitions
683  *
684  * Boot Flags
685  */
686 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH */
687 #define BOOTFLAG_WARM   0x02            /* Software reboot */
688
689 #if defined(CONFIG_CMD_KGDB)
690     #define CONFIG_KGDB_BAUDRATE        230400  /* speed to run kgdb serial port */
691     #define CONFIG_KGDB_SER_INDEX       2       /* which serial port to use */
692 #endif
693
694 /*
695  * Environment Configuration
696  */
697
698 /* The mac addresses for all ethernet interface */
699 #if defined(CONFIG_TSEC_ENET)
700 #define CONFIG_ETHADDR   00:E0:0C:00:00:01
701 #define CONFIG_ETH1ADDR  00:E0:0C:00:01:FD
702 #define CONFIG_ETH2ADDR  00:E0:0C:00:02:FD
703 #define CONFIG_ETH3ADDR  00:E0:0C:00:03:FD
704 #endif
705
706 #define CONFIG_HAS_ETH0         1
707 #define CONFIG_HAS_ETH1         1
708 #define CONFIG_HAS_ETH2         1
709 #define CONFIG_HAS_ETH3         1
710
711 #define CONFIG_IPADDR           192.168.1.100
712
713 #define CONFIG_HOSTNAME         unknown
714 #define CONFIG_ROOTPATH         /opt/nfsroot
715 #define CONFIG_BOOTFILE         uImage
716 #define CONFIG_UBOOTPATH        u-boot.bin      /* U-Boot image on TFTP server */
717
718 #define CONFIG_SERVERIP         192.168.1.1
719 #define CONFIG_GATEWAYIP        192.168.1.1
720 #define CONFIG_NETMASK          255.255.255.0
721
722 /* default location for tftp and bootm */
723 #define CONFIG_LOADADDR         1000000
724
725 #define CONFIG_BOOTDELAY 10     /* -1 disables auto-boot */
726 #undef  CONFIG_BOOTARGS         /* the boot command will set bootargs */
727
728 #define CONFIG_BAUDRATE 115200
729
730 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
731         "netdev=eth0\0"                                                 \
732         "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0"                          \
733         "tftpflash=tftpboot $loadaddr $uboot; "                         \
734                 "protect off " MK_STR(TEXT_BASE) " +$filesize; "        \
735                 "erase " MK_STR(TEXT_BASE) " +$filesize; "              \
736                 "cp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize; "      \
737                 "protect on " MK_STR(TEXT_BASE) " +$filesize; "         \
738                 "cmp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize\0"     \
739         "consoledev=ttyS0\0"                                            \
740         "ramdiskaddr=2000000\0"                                         \
741         "ramdiskfile=your.ramdisk.u-boot\0"                             \
742         "fdtaddr=c00000\0"                                              \
743         "fdtfile=mpc8641_hpcn.dtb\0"                                    \
744         "en-wd=mw.b ffdf0010 0x08; echo -expect:- 08; md.b ffdf0010 1\0"                        \
745         "dis-wd=mw.b ffdf0010 0x00; echo -expect:- 00; md.b ffdf0010 1\0" \
746         "maxcpus=2"
747
748
749 #define CONFIG_NFSBOOTCOMMAND                                           \
750         "setenv bootargs root=/dev/nfs rw "                             \
751               "nfsroot=$serverip:$rootpath "                            \
752               "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
753               "console=$consoledev,$baudrate $othbootargs;"             \
754         "tftp $loadaddr $bootfile;"                                     \
755         "tftp $fdtaddr $fdtfile;"                                       \
756         "bootm $loadaddr - $fdtaddr"
757
758 #define CONFIG_RAMBOOTCOMMAND                                           \
759         "setenv bootargs root=/dev/ram rw "                             \
760               "console=$consoledev,$baudrate $othbootargs;"             \
761         "tftp $ramdiskaddr $ramdiskfile;"                               \
762         "tftp $loadaddr $bootfile;"                                     \
763         "tftp $fdtaddr $fdtfile;"                                       \
764         "bootm $loadaddr $ramdiskaddr $fdtaddr"
765
766 #define CONFIG_BOOTCOMMAND  CONFIG_NFSBOOTCOMMAND
767
768 #endif  /* __CONFIG_H */