]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/davinci_sffsdr.h
Merge branch 'next' of git://git.denx.de/u-boot-ti into next
[karo-tx-uboot.git] / include / configs / davinci_sffsdr.h
1 /*
2  * Copyright (C) 2007 Sergey Kubushyn <ksi@koi8.net>
3  *
4  * Copyright (C) 2008 Lyrtech <www.lyrtech.com>
5  * Copyright (C) 2008 Philip Balister, OpenSDR <philip@opensdr.com>
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  */
22
23 #ifndef __CONFIG_H
24 #define __CONFIG_H
25
26 /* Board */
27 #define SFFSDR
28 #define CONFIG_SYS_NAND_LARGEPAGE
29 #define CONFIG_SYS_USE_NAND
30 #define CONFIG_SYS_USE_DSPLINK          /* don't power up the DSP. */
31 #define CONFIG_DISPLAY_CPUINFO
32 /* SoC Configuration */
33 #define CONFIG_ARM926EJS                        /* arm926ejs CPU core */
34 #define CONFIG_SYS_TIMERBASE            0x01c21400      /* use timer 0 */
35 #define CONFIG_SYS_HZ_CLOCK             27000000        /* Timer Input clock freq */
36 #define CONFIG_SYS_HZ                   1000
37 #define CONFIG_SOC_DM644X
38 /* EEPROM definitions for Atmel 24LC64 EEPROM chip */
39 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          2
40 #define CONFIG_SYS_I2C_EEPROM_ADDR              0x50
41 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       5
42 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   20
43 /* Memory Info */
44 #define CONFIG_SYS_MALLOC_LEN           (0x10000 + 256*1024)    /* malloc() len */
45 #define CONFIG_SYS_GBL_DATA_SIZE        128             /* reserved for initial data */
46 #define CONFIG_SYS_MEMTEST_START        0x80000000      /* memtest start address */
47 #define CONFIG_SYS_MEMTEST_END          0x81000000      /* 16MB RAM test */
48 #define CONFIG_NR_DRAM_BANKS    1               /* we have 1 bank of DRAM */
49 #define CONFIG_STACKSIZE        (256*1024)      /* regular stack */
50 #define PHYS_SDRAM_1            0x80000000      /* DDR Start */
51 #define PHYS_SDRAM_1_SIZE       0x08000000      /* DDR size 128MB */
52 #define DDR_4BANKS                              /* 4-bank DDR2 (128MB) */
53 /* Serial Driver info */
54 #define CONFIG_SYS_NS16550
55 #define CONFIG_SYS_NS16550_SERIAL
56 #define CONFIG_SYS_NS16550_REG_SIZE     -4      /* NS16550 register size, byteorder */
57 #define CONFIG_SYS_NS16550_COM1 0x01c20000      /* Base address of UART0 */
58 #define CONFIG_SYS_NS16550_CLK  CONFIG_SYS_HZ_CLOCK     /* Input clock to NS16550 */
59 #define CONFIG_CONS_INDEX       1               /* use UART0 for console */
60 #define CONFIG_BAUDRATE         115200          /* Default baud rate */
61 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
62 /* I2C Configuration */
63 #define CONFIG_HARD_I2C
64 #define CONFIG_DRIVER_DAVINCI_I2C
65 #define CONFIG_SYS_I2C_SPEED            80000   /* 100Kbps won't work, silicon bug */
66 #define CONFIG_SYS_I2C_SLAVE            10      /* Bogus, master-only in U-Boot */
67 /* Network & Ethernet Configuration */
68 #define CONFIG_DRIVER_TI_EMAC
69 #define CONFIG_EMAC_MDIO_PHY_NUM        1
70 #define CONFIG_MII
71 #define CONFIG_BOOTP_DEFAULT
72 #define CONFIG_BOOTP_DNS
73 #define CONFIG_BOOTP_DNS2
74 #define CONFIG_BOOTP_SEND_HOSTNAME
75 #define CONFIG_NET_RETRY_COUNT  10
76 #define CONFIG_OVERWRITE_ETHADDR_ONCE
77 #define CONFIG_NET_MULTI
78 /* Flash & Environment */
79 #undef CONFIG_ENV_IS_IN_FLASH
80 #define CONFIG_SYS_NO_FLASH
81 #define CONFIG_NAND_DAVINCI
82 #define CONFIG_SYS_NAND_CS              2
83 #define CONFIG_ENV_IS_IN_NAND           /* U-Boot env in NAND Flash  */
84 #define CONFIG_ENV_SECT_SIZE    2048    /* Env sector Size */
85 #define CONFIG_ENV_SIZE         (128 << 10)     /* 128 KiB */
86 #define CONFIG_SKIP_LOWLEVEL_INIT       /* U-Boot is loaded by a bootloader */
87 #define CONFIG_SKIP_RELOCATE_UBOOT      /* to a proper address, init done */
88 #define CONFIG_SYS_NAND_BASE            0x02000000
89 #define CONFIG_SYS_NAND_HW_ECC
90 #define CONFIG_SYS_MAX_NAND_DEVICE      1       /* Max number of NAND devices */
91 #define CONFIG_ENV_OFFSET               0x0     /* Block 0--not used by bootcode */
92 /* I2C switch definitions for PCA9543 chip */
93 #define CONFIG_SYS_I2C_PCA9543_ADDR             0x70
94 #define CONFIG_SYS_I2C_PCA9543_ADDR_LEN 0       /* Single register. */
95 #define CONFIG_SYS_I2C_PCA9543_ENABLE_CH0       0x01    /* Enable channel 0. */
96 /* U-Boot general configuration */
97 #undef CONFIG_USE_IRQ                           /* No IRQ/FIQ in U-Boot */
98 #define CONFIG_MISC_INIT_R
99 #define CONFIG_BOOTDELAY        5               /* Autoboot after 5 seconds. */
100 #define CONFIG_BOOTFILE         "uImage"        /* Boot file name */
101 #define CONFIG_SYS_PROMPT               "U-Boot > "     /* Monitor Command Prompt */
102 #define CONFIG_SYS_CBSIZE               1024            /* Console I/O Buffer Size  */
103 #define CONFIG_SYS_PBSIZE                                                       \
104                 (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)    /* Print buffer size */
105 #define CONFIG_SYS_MAXARGS              16              /* max number of command args */
106 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
107 #define CONFIG_SYS_LOAD_ADDR            0x80700000      /* Default Linux kernel
108                                                  * load address. */
109 #define CONFIG_VERSION_VARIABLE
110 #define CONFIG_AUTO_COMPLETE            /* Won't work with hush so far,
111                                          * may be later */
112 #define CONFIG_SYS_HUSH_PARSER
113 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
114 #define CONFIG_CMDLINE_EDITING
115 #define CONFIG_SYS_LONGHELP
116 #define CONFIG_CRC32_VERIFY
117 #define CONFIG_MX_CYCLIC
118 /* Linux Information */
119 #define LINUX_BOOT_PARAM_ADDR   0x80000100
120 #define CONFIG_CMDLINE_TAG
121 #define CONFIG_SETUP_MEMORY_TAGS
122 #define CONFIG_BOOTARGS                 \
123         "mem=56M "                      \
124         "console=ttyS0,115200n8 "       \
125         "root=/dev/nfs rw noinitrd ip=dhcp "    \
126         "nfsroot=${serverip}:/nfsroot/sffsdr "  \
127         "eth0=${ethaddr}"
128 #define CONFIG_BOOTCOMMAND      \
129         "nand read 87A00000 100000 300000;"     \
130         "bootelf 87A00000"
131 /* U-Boot commands */
132 #include <config_cmd_default.h>
133 #define CONFIG_CMD_ASKENV
134 #define CONFIG_CMD_DHCP
135 #define CONFIG_CMD_DIAG
136 #define CONFIG_CMD_I2C
137 #define CONFIG_CMD_MII
138 #define CONFIG_CMD_PING
139 #define CONFIG_CMD_SAVES
140 #define CONFIG_CMD_NAND
141 #define CONFIG_CMD_EEPROM
142 #define CONFIG_CMD_ELF  /* Needed to load Integrity kernel. */
143 #undef CONFIG_CMD_BDI
144 #undef CONFIG_CMD_FPGA
145 #undef CONFIG_CMD_SETGETDCR
146 #undef CONFIG_CMD_FLASH
147 #undef CONFIG_CMD_IMLS
148 /* KGDB support (if any) */
149 #ifdef CONFIG_CMD_KGDB
150 #define CONFIG_KGDB_BAUDRATE    115200  /* speed to run kgdb serial port */
151 #define CONFIG_KGDB_SER_INDEX   1       /* which serial port to use */
152 #endif
153 #endif /* __CONFIG_H */