]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/dbau1x00.h
Merge branch 'master' of git://88.191.163.10/u-boot-arm
[karo-tx-uboot.git] / include / configs / dbau1x00.h
1 /*
2  * (C) Copyright 2003
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * This file contains the configuration parameters for the dbau1x00 board.
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 #define CONFIG_MIPS32           1  /* MIPS32 CPU core   */
16 #define CONFIG_DBAU1X00         1
17 #define CONFIG_SOC_AU1X00       1  /* alchemy series cpu */
18
19 #ifdef CONFIG_DBAU1000
20 /* Also known as Merlot */
21 #define CONFIG_SOC_AU1000       1
22 #else
23 #ifdef CONFIG_DBAU1100
24 #define CONFIG_SOC_AU1100       1
25 #else
26 #ifdef CONFIG_DBAU1500
27 #define CONFIG_SOC_AU1500       1
28 #else
29 #ifdef CONFIG_DBAU1550
30 /* Cabernet */
31 #define CONFIG_SOC_AU1550       1
32 #else
33 #error "No valid board set"
34 #endif
35 #endif
36 #endif
37 #endif
38
39 #define CONFIG_ETHADDR          DE:AD:BE:EF:01:01    /* Ethernet address */
40
41 #define CONFIG_BOOTDELAY        2       /* autoboot after 2 seconds     */
42
43 #define CONFIG_BAUDRATE         115200
44
45 /* valid baudrates */
46
47 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
48 #undef  CONFIG_BOOTARGS
49
50 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
51         "addmisc=setenv bootargs ${bootargs} "                          \
52                 "console=ttyS0,${baudrate} "                            \
53                 "panic=1\0"                                             \
54         "bootfile=/tftpboot/vmlinux.srec\0"                             \
55         "load=tftp 80500000 ${u-boot}\0"                                \
56         ""
57
58 #ifdef CONFIG_DBAU1550
59 /* Boot from flash by default, revert to bootp */
60 #define CONFIG_BOOTCOMMAND      "bootm 0xbfc20000; bootp; bootm"
61 #else /* CONFIG_DBAU1550 */
62 #define CONFIG_BOOTCOMMAND      "bootp;bootm"
63 #endif /* CONFIG_DBAU1550 */
64
65
66 /*
67  * BOOTP options
68  */
69 #define CONFIG_BOOTP_BOOTFILESIZE
70 #define CONFIG_BOOTP_BOOTPATH
71 #define CONFIG_BOOTP_GATEWAY
72 #define CONFIG_BOOTP_HOSTNAME
73
74
75 /*
76  * Command line configuration.
77  */
78 #include <config_cmd_default.h>
79
80 #undef CONFIG_CMD_BDI
81 #undef CONFIG_CMD_BEDBUG
82 #undef CONFIG_CMD_ELF
83 #undef CONFIG_CMD_SAVEENV
84 #undef CONFIG_CMD_FAT
85 #undef CONFIG_CMD_FPGA
86 #undef CONFIG_CMD_MII
87 #undef CONFIG_CMD_RUN
88
89
90 #ifdef CONFIG_DBAU1550
91
92 #define CONFIG_CMD_FLASH
93 #define CONFIG_CMD_LOADB
94 #define CONFIG_CMD_NET
95
96 #undef CONFIG_CMD_I2C
97 #undef CONFIG_CMD_IDE
98 #undef CONFIG_CMD_NFS
99 #undef CONFIG_CMD_PCMCIA
100
101 #else
102
103 #define CONFIG_CMD_IDE
104 #define CONFIG_CMD_DHCP
105
106 #undef CONFIG_CMD_FLASH
107 #undef CONFIG_CMD_LOADB
108 #undef CONFIG_CMD_LOADS
109
110 #endif
111
112
113 /*
114  * Miscellaneous configurable options
115  */
116 #define CONFIG_SYS_LONGHELP                             /* undef to save memory      */
117
118 #define CONFIG_SYS_PROMPT               "DbAu1xx0 # "   /* Monitor Command Prompt    */
119
120 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size   */
121 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)  /* Print Buffer Size */
122 #define CONFIG_SYS_MAXARGS              16              /* max number of command args*/
123
124 #define CONFIG_SYS_MALLOC_LEN           128*1024
125
126 #define CONFIG_SYS_BOOTPARAMS_LEN       128*1024
127
128 #define CONFIG_SYS_MHZ                  396
129
130 #if (CONFIG_SYS_MHZ % 12) != 0
131 #error "Invalid CPU frequency - must be multiple of 12!"
132 #endif
133
134 #define CONFIG_SYS_MIPS_TIMER_FREQ      (CONFIG_SYS_MHZ * 1000000)
135
136 #define CONFIG_SYS_HZ                   1000
137
138 #define CONFIG_SYS_SDRAM_BASE           0x80000000     /* Cached addr */
139
140 #define CONFIG_SYS_LOAD_ADDR            0x81000000     /* default load address  */
141
142 #define CONFIG_SYS_MEMTEST_START        0x80100000
143 #define CONFIG_SYS_MEMTEST_END          0x80800000
144
145 /*-----------------------------------------------------------------------
146  * FLASH and environment organization
147  */
148 #ifdef CONFIG_DBAU1550
149
150 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks */
151 #define CONFIG_SYS_MAX_FLASH_SECT       (512)   /* max number of sectors on one chip */
152
153 #define PHYS_FLASH_1            0xb8000000 /* Flash Bank #1 */
154 #define PHYS_FLASH_2            0xbc000000 /* Flash Bank #2 */
155
156 #else /* CONFIG_DBAU1550 */
157
158 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks */
159 #define CONFIG_SYS_MAX_FLASH_SECT       (128)   /* max number of sectors on one chip */
160
161 #define PHYS_FLASH_1            0xbec00000 /* Flash Bank #1 */
162 #define PHYS_FLASH_2            0xbfc00000 /* Flash Bank #2 */
163
164 #endif /* CONFIG_DBAU1550 */
165
166 #define CONFIG_SYS_FLASH_BANKS_LIST {PHYS_FLASH_1, PHYS_FLASH_2}
167
168 #define CONFIG_SYS_FLASH_CFI           1
169 #define CONFIG_FLASH_CFI_DRIVER    1
170
171 /* The following #defines are needed to get flash environment right */
172 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE
173 #define CONFIG_SYS_MONITOR_LEN          (192 << 10)
174
175 #define CONFIG_SYS_INIT_SP_OFFSET       0x400000
176
177 /* We boot from this flash, selected with dip switch */
178 #define CONFIG_SYS_FLASH_BASE           PHYS_FLASH_2
179
180 /* timeout values are in ticks */
181 #define CONFIG_SYS_FLASH_ERASE_TOUT     (2 * CONFIG_SYS_HZ) /* Timeout for Flash Erase */
182 #define CONFIG_SYS_FLASH_WRITE_TOUT     (2 * CONFIG_SYS_HZ) /* Timeout for Flash Write */
183
184 #define CONFIG_ENV_IS_NOWHERE   1
185
186 /* Address and size of Primary Environment Sector       */
187 #define CONFIG_ENV_ADDR         0xB0030000
188 #define CONFIG_ENV_SIZE         0x10000
189
190 #define CONFIG_FLASH_16BIT
191
192 #define CONFIG_NR_DRAM_BANKS    2
193
194
195 #ifdef CONFIG_DBAU1550
196 #define MEM_SIZE 192
197 #else
198 #define MEM_SIZE 64
199 #endif
200
201 #define CONFIG_MEMSIZE_IN_BYTES
202
203 #ifndef CONFIG_DBAU1550
204 /*---ATA PCMCIA ------------------------------------*/
205 #define CONFIG_SYS_PCMCIA_MEM_SIZE 0x4000000 /* Offset to slot 1 FIXME!!! */
206 #define CONFIG_SYS_PCMCIA_MEM_ADDR 0x20000000
207 #define CONFIG_PCMCIA_SLOT_A
208
209 #define CONFIG_ATAPI 1
210 #define CONFIG_MAC_PARTITION 1
211
212 /* We run CF in "true ide" mode or a harddrive via pcmcia */
213 #define CONFIG_IDE_PCMCIA 1
214
215 /* We only support one slot for now */
216 #define CONFIG_SYS_IDE_MAXBUS           1       /* max. 1 IDE bus               */
217 #define CONFIG_SYS_IDE_MAXDEVICE        1       /* max. 1 drive per IDE bus     */
218
219 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
220 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
221
222 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
223
224 #define CONFIG_SYS_ATA_BASE_ADDR       CONFIG_SYS_PCMCIA_MEM_ADDR
225
226 /* Offset for data I/O                  */
227 #define CONFIG_SYS_ATA_DATA_OFFSET     8
228
229 /* Offset for normal register accesses  */
230 #define CONFIG_SYS_ATA_REG_OFFSET      0
231
232 /* Offset for alternate registers       */
233 #define CONFIG_SYS_ATA_ALT_OFFSET      0x0100
234 #endif /* CONFIG_DBAU1550 */
235
236 /*-----------------------------------------------------------------------
237  * Cache Configuration
238  */
239 #define CONFIG_SYS_DCACHE_SIZE          16384
240 #define CONFIG_SYS_ICACHE_SIZE          16384
241 #define CONFIG_SYS_CACHELINE_SIZE       32
242
243 #endif  /* __CONFIG_H */