]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/innokom.h
Merge branch 'master' of git://git.denx.de/u-boot-mpc83xx
[karo-tx-uboot.git] / include / configs / innokom.h
1 /*
2  * (C) Copyright 2000, 2001, 2002
3  * Robert Schwebel, Pengutronix, r.schwebel@pengutronix.de.
4  *
5  * Configuration for the Auerswald Innokom CPU board.
6  *
7  * See file CREDITS for list of people who contributed to this
8  * project.
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License as
12  * published by the Free Software Foundation; either version 2 of
13  * the License, or (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23  * MA 02111-1307 USA
24  */
25
26 /*
27  * include/configs/innokom.h - configuration options, board specific
28  */
29
30 #ifndef __CONFIG_H
31 #define __CONFIG_H
32
33 /*
34  * High Level Configuration Options
35  * (easy to change)
36  */
37 #define CONFIG_PXA250           1       /* This is an PXA250 CPU            */
38 #define CONFIG_INNOKOM          1       /* on an Auerswald Innokom board    */
39
40 #undef CONFIG_USE_IRQ                   /* we don't need IRQ/FIQ stuff      */
41                                         /* for timer/console/ethernet       */
42
43 #define CONFIG_SYS_TEXT_BASE    0x0
44
45 /* we will never enable dcache, because we have to setup MMU first */
46 #define CONFIG_SYS_NO_DCACHE
47
48 /*
49  * Hardware drivers
50  */
51
52 /*
53  * select serial console configuration
54  */
55 #define CONFIG_PXA_SERIAL
56 #define CONFIG_FFUART           1       /* we use FFUART on CSB226 */
57
58 /* allow to overwrite serial and ethaddr */
59 #define CONFIG_ENV_OVERWRITE
60
61 #define CONFIG_BAUDRATE         19200
62 #define CONFIG_MISC_INIT_R      1       /* we have a misc_init_r() function */
63
64
65 /*
66  * BOOTP options
67  */
68 #define CONFIG_BOOTP_BOOTFILESIZE
69 #define CONFIG_BOOTP_BOOTPATH
70 #define CONFIG_BOOTP_GATEWAY
71 #define CONFIG_BOOTP_HOSTNAME
72
73
74 /*
75  * Command line configuration.
76  */
77
78 #define CONFIG_CMD_ASKENV
79 #define CONFIG_CMD_BDI
80 #define CONFIG_CMD_CACHE
81 #define CONFIG_CMD_DHCP
82 #define CONFIG_CMD_ECHO
83 #define CONFIG_CMD_SAVEENV
84 #define CONFIG_CMD_FLASH
85 #define CONFIG_CMD_I2C
86 #define CONFIG_CMD_IMI
87 #define CONFIG_CMD_LOADB
88 #define CONFIG_CMD_MEMORY
89 #define CONFIG_CMD_NET
90 #define CONFIG_CMD_RUN
91
92
93 #define CONFIG_BOOTDELAY        3
94 /* #define CONFIG_BOOTARGS      "root=/dev/nfs ip=bootp console=ttyS0,19200" */
95 #define CONFIG_BOOTARGS         "console=ttyS0,19200"
96 #define CONFIG_ETHADDR          FF:FF:FF:FF:FF:FF
97 #define CONFIG_NETMASK          255.255.255.0
98 #define CONFIG_IPADDR           192.168.1.56
99 #define CONFIG_SERVERIP         192.168.1.2
100 #define CONFIG_BOOTCOMMAND      "bootm 0x40000"
101 #define CONFIG_SHOW_BOOT_PROGRESS
102
103 #define CONFIG_CMDLINE_TAG      1
104
105 /*
106  * Miscellaneous configurable options
107  */
108
109 /*
110  * Size of malloc() pool
111  */
112 #define CONFIG_SYS_MALLOC_LEN           (256*1024)
113
114 #define CONFIG_SYS_LONGHELP                             /* undef to save memory         */
115 #define CONFIG_SYS_PROMPT               "uboot> "       /* Monitor Command Prompt       */
116 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size      */
117 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
118 #define CONFIG_SYS_MAXARGS              16              /* max number of command args   */
119 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
120
121 #define CONFIG_SYS_MEMTEST_START        0xa0400000      /* memtest works on     */
122 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
123
124 #define CONFIG_SYS_LOAD_ADDR           0xa3000000      /* load kernel to this address   */
125
126 #define CONFIG_SYS_HZ                   1000
127                                                 /* RS: the oscillator is actually 3680130?? */
128
129 #define CONFIG_SYS_CPUSPEED            0x141           /* set core clock to 200/200/100 MHz */
130                                                 /* 0101000001 */
131                                                 /*      ^^^^^ Memory Speed 99.53 MHz         */
132                                                 /*    ^^      Run Mode Speed = 2x Mem Speed  */
133                                                 /* ^^         Turbo Mode Sp. = 1x Run M. Sp. */
134
135 #define CONFIG_SYS_MONITOR_LEN          0x20000         /* 128 KiB */
136
137                                                 /* valid baudrates */
138 #define CONFIG_SYS_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
139
140 /*
141  * I2C bus
142  */
143 #define CONFIG_I2C_MV                   1
144 #define CONFIG_MV_I2C_REG               0x40301680
145 #define CONFIG_HARD_I2C                 1
146 #define CONFIG_SYS_I2C_SPEED                    50000
147 #define CONFIG_SYS_I2C_SLAVE                    0xfe
148
149 #define CONFIG_ENV_IS_IN_EEPROM         1
150
151 #define CONFIG_ENV_OFFSET                       0x00    /* environment starts here  */
152 #define CONFIG_ENV_SIZE                 1024    /* 1 KiB                    */
153 #define CONFIG_SYS_I2C_EEPROM_ADDR              0x50    /* A0 = 0 (hardwired)       */
154 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       5       /* 5 bits = 32 octets       */
155 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   15      /* between stop and start   */
156 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          2       /* length of address        */
157 #define CONFIG_SYS_EEPROM_SIZE                  4096    /* size in bytes            */
158 #define CONFIG_SYS_I2C_INIT_BOARD               1       /* board has it's own init  */
159
160 /*
161  * SMSC91C111 Network Card
162  */
163 #define CONFIG_NET_MULTI
164 #define CONFIG_SMC91111         1
165 #define CONFIG_SMC91111_BASE            0x14000000 /* chip select 5         */
166 #undef  CONFIG_SMC_USE_32_BIT                      /* 16 bit bus access     */
167 #undef  CONFIG_SMC_91111_EXT_PHY                   /* we use internal phy   */
168 #define CONFIG_SMC_AUTONEG_TIMEOUT      10         /* timeout 10 seconds    */
169 #undef  CONFIG_SHOW_ACTIVITY
170 #define CONFIG_NET_RETRY_COUNT          10         /* # of retries          */
171
172 /*
173  * Stack sizes
174  *
175  * The stack sizes are set up in start.S using the settings below
176  */
177 #define CONFIG_STACKSIZE        (128*1024)      /* regular stack */
178 #ifdef  CONFIG_USE_IRQ
179 #define CONFIG_STACKSIZE_IRQ    (4*1024)        /* IRQ stack */
180 #define CONFIG_STACKSIZE_FIQ    (4*1024)        /* FIQ stack */
181 #endif
182
183 /*
184  * Physical Memory Map
185  */
186 #define CONFIG_NR_DRAM_BANKS    1               /* we have 1 bank of DRAM   */
187 #define PHYS_SDRAM_1            0xa0000000      /* SDRAM Bank #1            */
188 #define PHYS_SDRAM_1_SIZE       0x04000000      /* 64 MB                    */
189
190 #define PHYS_FLASH_1            0x00000000      /* Flash Bank #1            */
191 #define PHYS_FLASH_SIZE         0x01000000      /* 16 MB                    */
192
193 #define CONFIG_SYS_DRAM_BASE            0xa0000000      /* RAM starts here          */
194 #define CONFIG_SYS_DRAM_SIZE            0x04000000
195
196 #define CONFIG_SYS_FLASH_BASE          PHYS_FLASH_1
197
198 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM_1
199 #define CONFIG_SYS_INIT_SP_ADDR         (GENERATED_GBL_DATA_SIZE + PHYS_SDRAM_1)
200
201 /*
202  * JFFS2 partitions
203  *
204  */
205 /* development flash */
206 #define CONFIG_MTD_INNOKOM_16MB 1
207 #undef CONFIG_MTD_INNOKOM_64MB
208
209 /* production flash */
210 /*
211 #define CONFIG_MTD_INNOKOM_64MB 1
212 #undef CONFIG_MTD_INNOKOM_16MB
213 */
214
215 /* No command line, one static partition, whole device */
216 #undef CONFIG_CMD_MTDPARTS
217 #define CONFIG_JFFS2_DEV                "nor0"
218 #define CONFIG_JFFS2_PART_SIZE          0xFFFFFFFF
219 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
220
221 /* mtdparts command line support */
222 /* Note: fake mtd_id used, no linux mtd map file */
223 /*
224 #define CONFIG_CMD_MTDPARTS
225 #define MTDIDS_DEFAULT          "nor0=innokom-0"
226 */
227
228 /* development flash */
229 /*
230 #define MTDPARTS_DEFAULT        "mtdparts=innokom-0:256k(uboot),768k(kernel),8m(user),7m(data)"
231 */
232
233 /* production flash */
234 /*
235 #define MTDPARTS_DEFAULT        "mtdparts=innokom-0:256k(uboot),768k(kernel),16256k(user1),16256k(user2),32m(data)"
236 */
237
238 /*
239  * GPIO settings
240  *
241  * GP15 == nCS1      is 1
242  * GP24 == SFRM      is 1
243  * GP25 == TXD       is 1
244  * GP33 == nCS5      is 1
245  * GP39 == FFTXD     is 1
246  * GP41 == RTS       is 1
247  * GP47 == TXD       is 1
248  * GP49 == nPWE      is 1
249  * GP62 == LED_B     is 1
250  * GP63 == TDM_OE    is 1
251  * GP78 == nCS2      is 1
252  * GP79 == nCS3      is 1
253  * GP80 == nCS4      is 1
254  */
255 #define CONFIG_SYS_GPSR0_VAL       0x03008000
256 #define CONFIG_SYS_GPSR1_VAL       0xC0028282
257 #define CONFIG_SYS_GPSR2_VAL       0x0001C000
258
259 /* GP02 == DON_RST   is 0
260  * GP23 == SCLK      is 0
261  * GP45 == USB_ACT   is 0
262  * GP60 == PLLEN     is 0
263  * GP61 == LED_A     is 0
264  * GP73 == SWUPD_LED is 0
265  */
266 #define CONFIG_SYS_GPCR0_VAL       0x00800004
267 #define CONFIG_SYS_GPCR1_VAL       0x30002000
268 #define CONFIG_SYS_GPCR2_VAL       0x00000100
269
270 /* GP00 == DON_READY is input
271  * GP01 == DON_OK    is input
272  * GP02 == DON_RST   is output
273  * GP03 == RESET_IND is input
274  * GP07 == RES11     is input
275  * GP09 == RES12     is input
276  * GP11 == SWUPDATE  is input
277  * GP14 == nPOWEROK  is input
278  * GP15 == nCS1      is output
279  * GP17 == RES22     is input
280  * GP18 == RDY       is input
281  * GP23 == SCLK      is output
282  * GP24 == SFRM      is output
283  * GP25 == TXD       is output
284  * GP26 == RXD       is input
285  * GP32 == RES21     is input
286  * GP33 == nCS5      is output
287  * GP34 == FFRXD     is input
288  * GP35 == CTS       is input
289  * GP39 == FFTXD     is output
290  * GP41 == RTS       is output
291  * GP42 == USB_OK    is input
292  * GP45 == USB_ACT   is output
293  * GP46 == RXD       is input
294  * GP47 == TXD       is output
295  * GP49 == nPWE      is output
296  * GP58 == nCPUBUSINT is input
297  * GP59 == LANINT    is input
298  * GP60 == PLLEN     is output
299  * GP61 == LED_A     is output
300  * GP62 == LED_B     is output
301  * GP63 == TDM_OE    is output
302  * GP64 == nDSPINT   is input
303  * GP65 == STRAP0    is input
304  * GP67 == STRAP1    is input
305  * GP69 == STRAP2    is input
306  * GP70 == STRAP3    is input
307  * GP71 == STRAP4    is input
308  * GP73 == SWUPD_LED is output
309  * GP78 == nCS2      is output
310  * GP79 == nCS3      is output
311  * GP80 == nCS4      is output
312  */
313 #define CONFIG_SYS_GPDR0_VAL       0x03808004
314 #define CONFIG_SYS_GPDR1_VAL       0xF002A282
315 #define CONFIG_SYS_GPDR2_VAL       0x0001C200
316
317 /* GP15 == nCS1  is AF10
318  * GP18 == RDY   is AF01
319  * GP23 == SCLK  is AF10
320  * GP24 == SFRM  is AF10
321  * GP25 == TXD   is AF10
322  * GP26 == RXD   is AF01
323  * GP33 == nCS5  is AF10
324  * GP34 == FFRXD is AF01
325  * GP35 == CTS   is AF01
326  * GP39 == FFTXD is AF10
327  * GP41 == RTS   is AF10
328  * GP46 == RXD   is AF10
329  * GP47 == TXD   is AF01
330  * GP49 == nPWE  is AF10
331  * GP78 == nCS2  is AF10
332  * GP79 == nCS3  is AF10
333  * GP80 == nCS4  is AF10
334  */
335 #define CONFIG_SYS_GAFR0_L_VAL     0x80000000
336 #define CONFIG_SYS_GAFR0_U_VAL     0x001A8010
337 #define CONFIG_SYS_GAFR1_L_VAL     0x60088058
338 #define CONFIG_SYS_GAFR1_U_VAL     0x00000008
339 #define CONFIG_SYS_GAFR2_L_VAL     0xA0000000
340 #define CONFIG_SYS_GAFR2_U_VAL     0x00000002
341
342
343 /* FIXME: set GPIO_RER/FER */
344
345 /* RDH = 1
346  * PH  = 1
347  * VFS = 1
348  * BFS = 1
349  * SSS = 1
350  */
351 #define CONFIG_SYS_PSSR_VAL             0x37
352
353 #define CONFIG_SYS_CCCR                 CCCR_L27|CCCR_M2|CCCR_N10
354 #define CONFIG_SYS_CKEN                 0x0
355
356 /*
357  * Memory settings
358  *
359  * This is the configuration for nCS0/1 -> flash banks
360  * configuration for nCS1:
361  * [31]    0    - Slower Device
362  * [30:28] 010  - CS deselect to CS time: 2*(2*MemClk) = 40 ns
363  * [27:24] 0101 - Address to data valid in bursts: (5+1)*MemClk = 60 ns
364  * [23:20] 1011 - " for first access: (11+2)*MemClk = 130 ns
365  * [19]    1    - 16 Bit bus width
366  * [18:16] 000  - nonburst RAM or FLASH
367  * configuration for nCS0:
368  * [15]    0    - Slower Device
369  * [14:12] 010  - CS deselect to CS time: 2*(2*MemClk) = 40 ns
370  * [11:08] 0101 - Address to data valid in bursts: (5+1)*MemClk = 60 ns
371  * [07:04] 1011 - " for first access: (11+2)*MemClk = 130 ns
372  * [03]    1    - 16 Bit bus width
373  * [02:00] 000  - nonburst RAM or FLASH
374  */
375 #define CONFIG_SYS_MSC0_VAL             0x25b825b8 /* flash banks                   */
376
377 /* This is the configuration for nCS2/3 -> TDM-Switch, DSP
378  * configuration for nCS3: DSP
379  * [31]    0    - Slower Device
380  * [30:28] 001  - RRR3: CS deselect to CS time: 1*(2*MemClk) = 20 ns
381  * [27:24] 0010 - RDN3: Address to data valid in bursts: (2+1)*MemClk = 30 ns
382  * [23:20] 0011 - RDF3: Address for first access: (3+1)*MemClk = 40 ns
383  * [19]    1    - 16 Bit bus width
384  * [18:16] 100  - variable latency I/O
385  * configuration for nCS2: TDM-Switch
386  * [15]    0    - Slower Device
387  * [14:12] 101  - RRR2: CS deselect to CS time: 5*(2*MemClk) = 100 ns
388  * [11:08] 1001 - RDN2: Address to data valid in bursts: (9+1)*MemClk = 100 ns
389  * [07:04] 0011 - RDF2: Address for first access: (3+1)*MemClk = 40 ns
390  * [03]    1    - 16 Bit bus width
391  * [02:00] 100  - variable latency I/O
392  */
393 #define CONFIG_SYS_MSC1_VAL             0x123C593C /* TDM switch, DSP               */
394
395 /* This is the configuration for nCS4/5 -> ExtBus, LAN Controller
396  *
397  * configuration for nCS5: LAN Controller
398  * [31]    0    - Slower Device
399  * [30:28] 001  - RRR5: CS deselect to CS time: 1*(2*MemClk) = 20 ns
400  * [27:24] 0010 - RDN5: Address to data valid in bursts: (2+1)*MemClk = 30 ns
401  * [23:20] 0011 - RDF5: Address for first access: (3+1)*MemClk = 40 ns
402  * [19]    1    - 16 Bit bus width
403  * [18:16] 100  - variable latency I/O
404  * configuration for nCS4: ExtBus
405  * [15]    0    - Slower Device
406  * [14:12] 110  - RRR4: CS deselect to CS time: 6*(2*MemClk) = 120 ns
407  * [11:08] 1100 - RDN4: Address to data valid in bursts: (12+1)*MemClk = 130 ns
408  * [07:04] 1101 - RDF4: Address for first access: 13->(15+1)*MemClk = 160 ns
409  * [03]    1    - 16 Bit bus width
410  * [02:00] 100  - variable latency I/O
411  */
412 #define CONFIG_SYS_MSC2_VAL             0x123C6CDC /* extra bus, LAN controller     */
413
414 /* MDCNFG: SDRAM Configuration Register
415  *
416  * [31:29]   000 - reserved
417  * [28]      0   - no SA1111 compatiblity mode
418  * [27]      0   - latch return data with return clock
419  * [26]      0   - alternate addressing for pair 2/3
420  * [25:24]   00  - timings
421  * [23]      0   - internal banks in lower partition 2/3 (not used)
422  * [22:21]   00  - row address bits for partition 2/3 (not used)
423  * [20:19]   00  - column address bits for partition 2/3 (not used)
424  * [18]      0   - SDRAM partition 2/3 width is 32 bit
425  * [17]      0   - SDRAM partition 3 disabled
426  * [16]      0   - SDRAM partition 2 disabled
427  * [15:13]   000 - reserved
428  * [12]      1   - SA1111 compatiblity mode
429  * [11]      1   - latch return data with return clock
430  * [10]      0   - no alternate addressing for pair 0/1
431  * [09:08]   01  - tRP=2*MemClk CL=2 tRCD=2*MemClk tRAS=5*MemClk tRC=8*MemClk
432  * [7]       1   - 4 internal banks in lower partition pair
433  * [06:05]   10  - 13 row address bits for partition 0/1
434  * [04:03]   01  - 9 column address bits for partition 0/1
435  * [02]      0   - SDRAM partition 0/1 width is 32 bit
436  * [01]      0   - disable SDRAM partition 1
437  * [00]      1   - enable  SDRAM partition 0
438  */
439 /* use the configuration above but disable partition 0 */
440 #define CONFIG_SYS_MDCNFG_VAL           0x000019c8
441
442 /* MDREFR: SDRAM Refresh Control Register
443  *
444  * [32:26] 0     - reserved
445  * [25]    0     - K2FREE: not free running
446  * [24]    0     - K1FREE: not free running
447  * [23]    1     - K0FREE: not free running
448  * [22]    0     - SLFRSH: self refresh disabled
449  * [21]    0     - reserved
450  * [20]    0     - APD: no auto power down
451  * [19]    0     - K2DB2: SDCLK2 is MemClk
452  * [18]    0     - K2RUN: disable SDCLK2
453  * [17]    0     - K1DB2: SDCLK1 is MemClk
454  * [16]    1     - K1RUN: enable SDCLK1
455  * [15]    1     - E1PIN: SDRAM clock enable
456  * [14]    1     - K0DB2: SDCLK0 is MemClk
457  * [13]    0     - K0RUN: disable SDCLK0
458  * [12]    1     - E0PIN: disable SDCKE0
459  * [11:00] 000000011000 - (64ms/8192)*MemClkFreq/32 = 24
460  */
461 #define CONFIG_SYS_MDREFR_VAL           0x0081D018
462
463 /* MDMRS: Mode Register Set Configuration Register
464  *
465  * [31]      0       - reserved
466  * [30:23]   00000000- MDMRS2: SDRAM2/3 MRS Value. (not used)
467  * [22:20]   000     - MDCL2:  SDRAM2/3 Cas Latency.  (not used)
468  * [19]      0       - MDADD2: SDRAM2/3 burst Type. Fixed to sequential.  (not used)
469  * [18:16]   010     - MDBL2:  SDRAM2/3 burst Length. Fixed to 4.  (not used)
470  * [15]      0       - reserved
471  * [14:07]   00000000- MDMRS0: SDRAM0/1 MRS Value.
472  * [06:04]   010     - MDCL0:  SDRAM0/1 Cas Latency.
473  * [03]      0       - MDADD0: SDRAM0/1 burst Type. Fixed to sequential.
474  * [02:00]   010     - MDBL0:  SDRAM0/1 burst Length. Fixed to 4.
475  */
476 #define CONFIG_SYS_MDMRS_VAL            0x00020022
477
478 /*
479  * PCMCIA and CF Interfaces
480  */
481 #define CONFIG_SYS_MECR_VAL             0x00000000
482 #define CONFIG_SYS_MCMEM0_VAL           0x00000000
483 #define CONFIG_SYS_MCMEM1_VAL           0x00000000
484 #define CONFIG_SYS_MCATT0_VAL           0x00000000
485 #define CONFIG_SYS_MCATT1_VAL           0x00000000
486 #define CONFIG_SYS_MCIO0_VAL            0x00000000
487 #define CONFIG_SYS_MCIO1_VAL            0x00000000
488
489 #define CONFIG_SYS_FLYCNFG_VAL          0x00000000
490 #define CONFIG_SYS_SXCNFG_VAL           0x00000000
491
492 /*
493 #define CSB226_USER_LED0        0x00000008
494 #define CSB226_USER_LED1        0x00000010
495 #define CSB226_USER_LED2        0x00000020
496 */
497
498 /*
499  * FLASH and environment organization
500  */
501 #define CONFIG_SYS_MAX_FLASH_BANKS     1        /* max number of memory banks       */
502 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* max number of sect. on one chip  */
503
504 /* timeout values are in ticks */
505 #define CONFIG_SYS_FLASH_ERASE_TOUT    (2*CONFIG_SYS_HZ) /* Timeout for Flash Erase       */
506 #define CONFIG_SYS_FLASH_WRITE_TOUT    (2*CONFIG_SYS_HZ) /* Timeout for Flash Write       */
507
508 #endif  /* __CONFIG_H */