]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/lwmon5.h
ppc4xx: Big lwmon5 board support rework/update
[karo-tx-uboot.git] / include / configs / lwmon5.h
1 /*
2  * (C) Copyright 2007-2010
3  * Stefan Roese, DENX Software Engineering, sr@denx.de.
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License as
7  * published by the Free Software Foundation; either version 2 of
8  * the License, or (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
18  * MA 02111-1307 USA
19  */
20
21 /*
22  * lwmon5.h - configuration for lwmon5 board
23  */
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*
28  * Liebherr extra version info
29  */
30 #define CONFIG_IDENT_STRING     " - v2.0"
31
32 /*
33  * High Level Configuration Options
34  */
35 #define CONFIG_LWMON5           1               /* Board is lwmon5      */
36 #define CONFIG_440EPX           1               /* Specific PPC440EPx   */
37 #define CONFIG_440              1               /* ... PPC440 family    */
38 #define CONFIG_4xx              1               /* ... PPC4xx family    */
39 #define CONFIG_SYS_CLK_FREQ     33300000        /* external freq to pll */
40
41 #define CONFIG_BOARD_EARLY_INIT_F       /* Call board_early_init_f      */
42 #define CONFIG_BOARD_EARLY_INIT_R       /* Call board_early_init_r      */
43 #define CONFIG_BOARD_POSTCLK_INIT       /* Call board_postclk_init      */
44 #define CONFIG_MISC_INIT_R              /* Call misc_init_r             */
45 #define CONFIG_BOARD_RESET              /* Call board_reset             */
46
47 /*
48  * Base addresses -- Note these are effective addresses where the
49  * actual resources get mapped (not physical addresses)
50  */
51 #define CONFIG_SYS_MONITOR_BASE         TEXT_BASE       /* Start of U-Boot      */
52 #define CONFIG_SYS_MONITOR_LEN          (0xFFFFFFFF - CONFIG_SYS_MONITOR_BASE + 1)
53 #define CONFIG_SYS_MALLOC_LEN           (1 << 20)       /* Reserved for malloc  */
54
55 #define CONFIG_SYS_BOOT_BASE_ADDR       0xf0000000
56 #define CONFIG_SYS_SDRAM_BASE           0x00000000      /* _must_ be 0          */
57 #define CONFIG_SYS_FLASH_BASE           0xf8000000      /* start of FLASH       */
58 #define CONFIG_SYS_LIME_BASE_0          0xc0000000
59 #define CONFIG_SYS_LIME_BASE_1          0xc1000000
60 #define CONFIG_SYS_LIME_BASE_2          0xc2000000
61 #define CONFIG_SYS_LIME_BASE_3          0xc3000000
62 #define CONFIG_SYS_FPGA_BASE_0          0xc4000000
63 #define CONFIG_SYS_FPGA_BASE_1          0xc4200000
64 #define CONFIG_SYS_OCM_BASE             0xe0010000      /* ocm                  */
65 #define CONFIG_SYS_PCI_BASE             0xe0000000      /* Internal PCI regs    */
66 #define CONFIG_SYS_PCI_MEMBASE          0x80000000      /* mapped pci memory    */
67 #define CONFIG_SYS_PCI_MEMBASE1         (CONFIG_SYS_PCI_MEMBASE  + 0x10000000)
68 #define CONFIG_SYS_PCI_MEMBASE2         (CONFIG_SYS_PCI_MEMBASE1 + 0x10000000)
69 #define CONFIG_SYS_PCI_MEMBASE3         (CONFIG_SYS_PCI_MEMBASE2 + 0x10000000)
70
71 #define CONFIG_SYS_USB2D0_BASE          0xe0000100
72 #define CONFIG_SYS_USB_DEVICE           0xe0000000
73 #define CONFIG_SYS_USB_HOST             0xe0000400
74
75 /*
76  * Initial RAM & stack pointer
77  *
78  * On LWMON5 we use D-cache as init-ram and stack pointer. We also move
79  * the POST_WORD from OCM to a 440EPx register that preserves it's
80  * content during reset (GPT0_COMP6). This way we reserve the OCM (16k)
81  * for logbuffer only. (GPT0_COMP1-COMP5 are reserved for logbuffer header.)
82  */
83 #define CONFIG_SYS_INIT_RAM_DCACHE      1               /* d-cache as init ram  */
84 #define CONFIG_SYS_INIT_RAM_ADDR        0x70000000              /* DCache       */
85 #define CONFIG_SYS_INIT_RAM_END         (4 << 10)
86 #define CONFIG_SYS_GBL_DATA_SIZE        256             /* num bytes initial data*/
87 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_END - \
88                                          CONFIG_SYS_GBL_DATA_SIZE)
89 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
90 /* unused GPT0 COMP reg */
91 #define CONFIG_SYS_POST_WORD_ADDR       (CONFIG_SYS_PERIPHERAL_BASE + GPT0_COMP6)
92 #define CONFIG_SYS_OCM_SIZE             (16 << 10)
93 /* 440EPx errata CHIP 11: don't use last 4kbytes */
94 #define CONFIG_SYS_MEM_TOP_HIDE         (4 << 10)
95
96 /* Additional registers for watchdog timer post test */
97 #define CONFIG_SYS_WATCHDOG_TIME_ADDR   (CONFIG_SYS_PERIPHERAL_BASE + GPT0_MASK2)
98 #define CONFIG_SYS_WATCHDOG_FLAGS_ADDR  (CONFIG_SYS_PERIPHERAL_BASE + GPT0_MASK1)
99 #define CONFIG_SYS_DSPIC_TEST_ADDR      CONFIG_SYS_WATCHDOG_FLAGS_ADDR
100 #define CONFIG_SYS_OCM_STATUS_ADDR      CONFIG_SYS_WATCHDOG_FLAGS_ADDR
101 #define CONFIG_SYS_WATCHDOG_MAGIC       0x12480000
102 #define CONFIG_SYS_WATCHDOG_MAGIC_MASK  0xFFFF0000
103 #define CONFIG_SYS_DSPIC_TEST_MASK      0x00000001
104 #define CONFIG_SYS_OCM_STATUS_OK        0x00009A00
105 #define CONFIG_SYS_OCM_STATUS_FAIL      0x0000A300
106 #define CONFIG_SYS_OCM_STATUS_MASK      0x0000FF00
107
108 /*
109  * Serial Port
110  */
111 #define CONFIG_CONS_INDEX       2       /* Use UART1                    */
112 #define CONFIG_SYS_NS16550
113 #define CONFIG_SYS_NS16550_SERIAL
114 #define CONFIG_SYS_NS16550_REG_SIZE     1
115 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
116 #undef CONFIG_SYS_EXT_SERIAL_CLOCK              /* no external clock provided   */
117 #define CONFIG_BAUDRATE         115200
118 #define CONFIG_SERIAL_MULTI
119
120 #define CONFIG_SYS_BAUDRATE_TABLE                                               \
121         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
122
123 /*
124  * Environment
125  */
126 #define CONFIG_ENV_IS_IN_FLASH          /* use FLASH for environment vars       */
127
128 /*
129  * FLASH related
130  */
131 #define CONFIG_SYS_FLASH_CFI                    /* The flash is CFI compatible  */
132 #define CONFIG_FLASH_CFI_DRIVER                 /* Use common CFI driver        */
133
134 #define CONFIG_SYS_FLASH0               0xFC000000
135 #define CONFIG_SYS_FLASH1               0xF8000000
136 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH1, CONFIG_SYS_FLASH0 }
137
138 #define CONFIG_SYS_MAX_FLASH_BANKS_DETECT 2     /* max number of memory banks           */
139 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max number of sectors on one chip    */
140
141 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
142 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
143
144 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE       /* use buffered writes (20x faster)     */
145 #define CONFIG_SYS_FLASH_PROTECTION             /* use hardware flash protection        */
146
147 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
148 #define CONFIG_SYS_FLASH_QUIET_TEST             /* don't warn upon unknown flash        */
149
150 #define CONFIG_ENV_SECT_SIZE    0x40000 /* size of one complete sector          */
151 #define CONFIG_ENV_ADDR         ((-CONFIG_SYS_MONITOR_LEN) - CONFIG_ENV_SECT_SIZE)
152 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector     */
153
154 /* Address and size of Redundant Environment Sector     */
155 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR - CONFIG_ENV_SECT_SIZE)
156 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
157
158 /*
159  * DDR SDRAM
160  */
161 #define CONFIG_SYS_MBYTES_SDRAM         256
162 #define CONFIG_SYS_DDR_CACHED_ADDR      0x40000000      /* setup 2nd TLB cached here    */
163 #define CONFIG_DDR_DATA_EYE                     /* use DDR2 optimization        */
164 #define CONFIG_DDR_ECC                          /* enable ECC                   */
165
166 /* POST support */
167 #define CONFIG_POST             (CONFIG_SYS_POST_CACHE          | \
168                                  CONFIG_SYS_POST_CPU            | \
169                                  CONFIG_SYS_POST_ECC            | \
170                                  CONFIG_SYS_POST_ETHER          | \
171                                  CONFIG_SYS_POST_FPU            | \
172                                  CONFIG_SYS_POST_I2C            | \
173                                  CONFIG_SYS_POST_MEMORY         | \
174                                  CONFIG_SYS_POST_OCM            | \
175                                  CONFIG_SYS_POST_RTC            | \
176                                  CONFIG_SYS_POST_SPR            | \
177                                  CONFIG_SYS_POST_UART           | \
178                                  CONFIG_SYS_POST_SYSMON         | \
179                                  CONFIG_SYS_POST_WATCHDOG       | \
180                                  CONFIG_SYS_POST_DSP            | \
181                                  CONFIG_SYS_POST_BSPEC1         | \
182                                  CONFIG_SYS_POST_BSPEC2         | \
183                                  CONFIG_SYS_POST_BSPEC3         | \
184                                  CONFIG_SYS_POST_BSPEC4         | \
185                                  CONFIG_SYS_POST_BSPEC5)
186
187 /* Define here the base-addresses of the UARTs to test in POST */
188 #define CONFIG_SYS_POST_UART_TABLE      { UART0_BASE, UART1_BASE }
189
190 #define CONFIG_POST_WATCHDOG  {                         \
191         "Watchdog timer test",                          \
192         "watchdog",                                     \
193         "This test checks the watchdog timer.",         \
194         POST_RAM | POST_POWERON | POST_SLOWTEST | POST_MANUAL | POST_REBOOT, \
195         &lwmon5_watchdog_post_test,                     \
196         NULL,                                           \
197         NULL,                                           \
198         CONFIG_SYS_POST_WATCHDOG                        \
199         }
200
201 #define CONFIG_POST_BSPEC1    {                         \
202         "dsPIC init test",                              \
203         "dspic_init",                                   \
204         "This test returns result of dsPIC READY test run earlier.",    \
205         POST_RAM | POST_ALWAYS,                         \
206         &dspic_init_post_test,                          \
207         NULL,                                           \
208         NULL,                                           \
209         CONFIG_SYS_POST_BSPEC1                          \
210         }
211
212 #define CONFIG_POST_BSPEC2    {                         \
213         "dsPIC test",                                   \
214         "dspic",                                        \
215         "This test gets result of dsPIC POST and dsPIC version.",       \
216         POST_RAM | POST_ALWAYS,                         \
217         &dspic_post_test,                               \
218         NULL,                                           \
219         NULL,                                           \
220         CONFIG_SYS_POST_BSPEC2                          \
221         }
222
223 #define CONFIG_POST_BSPEC3    {                         \
224         "FPGA test",                                    \
225         "fpga",                                         \
226         "This test checks FPGA registers and memory.",  \
227         POST_RAM | POST_ALWAYS | POST_MANUAL,           \
228         &fpga_post_test,                                \
229         NULL,                                           \
230         NULL,                                           \
231         CONFIG_SYS_POST_BSPEC3                          \
232         }
233
234 #define CONFIG_POST_BSPEC4    {                         \
235         "GDC test",                                     \
236         "gdc",                                          \
237         "This test checks GDC registers and memory.",   \
238         POST_RAM | POST_ALWAYS | POST_MANUAL,\
239         &gdc_post_test,                                 \
240         NULL,                                           \
241         NULL,                                           \
242         CONFIG_SYS_POST_BSPEC4                          \
243         }
244
245 #define CONFIG_POST_BSPEC5    {                         \
246         "SYSMON1 test",                                 \
247         "sysmon1",                                      \
248         "This test checks GPIO_62_EPX pin indicating power failure.",   \
249         POST_RAM | POST_MANUAL | POST_NORMAL | POST_SLOWTEST,   \
250         &sysmon1_post_test,                             \
251         NULL,                                           \
252         NULL,                                           \
253         CONFIG_SYS_POST_BSPEC5                          \
254         }
255
256 #define CONFIG_SYS_POST_CACHE_ADDR      0x7fff0000 /* free virtual address      */
257 #define CONFIG_LOGBUFFER
258 /* Reserve GPT0_COMP1-COMP5 for logbuffer header */
259 #define CONFIG_ALT_LH_ADDR      (CONFIG_SYS_PERIPHERAL_BASE + GPT0_COMP1)
260 #define CONFIG_ALT_LB_ADDR      (CONFIG_SYS_OCM_BASE)
261 #define CONFIG_SYS_CONSOLE_IS_IN_ENV /* Otherwise it catches logbuffer as output */
262
263 /*
264  * I2C
265  */
266 #define CONFIG_HARD_I2C                         /* I2C with hardware support    */
267 #undef  CONFIG_SOFT_I2C                         /* I2C bit-banged               */
268 #define CONFIG_PPC4XX_I2C               /* use PPC4xx driver            */
269 #define CONFIG_SYS_I2C_SPEED            100000          /* I2C speed and slave address  */
270 #define CONFIG_SYS_I2C_SLAVE            0x7F
271
272 #define CONFIG_SYS_I2C_RTC_ADDR 0x51    /* RTC                          */
273 #define CONFIG_SYS_I2C_EEPROM_CPU_ADDR  0x52    /* EEPROM          (CPU Modul)  */
274 #define CONFIG_SYS_I2C_EEPROM_MB_ADDR   0x53    /* EEPROM AT24C128 (MainBoard)  */
275 #define CONFIG_SYS_I2C_DSPIC_ADDR       0x54    /* dsPIC                        */
276 #define CONFIG_SYS_I2C_DSPIC_2_ADDR     0x55    /* dsPIC                        */
277 #define CONFIG_SYS_I2C_DSPIC_KEYB_ADDR  0x56    /* dsPIC                        */
278 #define CONFIG_SYS_I2C_DSPIC_IO_ADDR    0x57    /* dsPIC                        */
279
280 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2        /* Bytes of address             */
281 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 6     /* The Atmel AT24C128 has       */
282                                         /* 64 byte page write mode using*/
283                                         /* last 6 bits of the address   */
284 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
285 #define CONFIG_SYS_EEPROM_PAGE_WRITE_ENABLE
286
287 #define CONFIG_RTC_PCF8563                      /* enable Philips PCF8563 RTC   */
288 #define CONFIG_SYS_I2C_RTC_ADDR         0x51    /* Philips PCF8563 RTC address  */
289 #define CONFIG_SYS_I2C_KEYBD_ADDR       0x56    /* PIC LWE keyboard             */
290 #define CONFIG_SYS_I2C_DSPIC_IO_ADDR    0x57    /* PIC I/O addr               */
291
292 #define I2C_ADDR_LIST   {                                               \
293                         CONFIG_SYS_I2C_RTC_ADDR,                        \
294                         CONFIG_SYS_I2C_EEPROM_CPU_ADDR,                 \
295                         CONFIG_SYS_I2C_EEPROM_MB_ADDR,                  \
296                         CONFIG_SYS_I2C_DSPIC_ADDR,                      \
297                         CONFIG_SYS_I2C_DSPIC_2_ADDR,                    \
298                         CONFIG_SYS_I2C_DSPIC_KEYB_ADDR,                 \
299                         CONFIG_SYS_I2C_DSPIC_IO_ADDR }
300
301 /*
302  * Pass open firmware flat tree
303  */
304 #define CONFIG_OF_LIBFDT
305 #define CONFIG_OF_BOARD_SETUP
306 /* Update size in "reg" property of NOR FLASH device tree nodes */
307 #define CONFIG_FDT_FIXUP_NOR_FLASH_SIZE
308
309 #define CONFIG_POST_KEY_MAGIC   "3C+3E" /* press F3 + F5 keys to force POST */
310
311 #define CONFIG_PREBOOT          "setenv bootdelay 15"
312
313 #undef  CONFIG_BOOTARGS
314
315 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
316         "hostname=lwmon5\0"                                             \
317         "netdev=eth0\0"                                                 \
318         "unlock=yes\0"                                                  \
319         "logversion=2\0"                                                \
320         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
321                 "nfsroot=${serverip}:${rootpath}\0"                     \
322         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
323         "addip=setenv bootargs ${bootargs} "                            \
324                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
325                 ":${hostname}:${netdev}:off panic=1\0"                  \
326         "addtty=setenv bootargs ${bootargs} console=ttyS1,${baudrate}\0"\
327         "addmisc=setenv bootargs ${bootargs} rtc-pcf8563.probe=0,0x51\0"\
328         "flash_nfs=run nfsargs addip addtty addmisc;"                   \
329                 "bootm ${kernel_addr}\0"                                \
330         "flash_self=run ramargs addip addtty addmisc;"                  \
331                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
332         "net_nfs=tftp 200000 ${bootfile};"                              \
333                 "run nfsargs addip addtty addmisc;bootm\0"              \
334         "rootpath=/opt/eldk/ppc_4xxFP\0"                                \
335         "bootfile=/tftpboot/lwmon5/uImage\0"                            \
336         "kernel_addr=FC000000\0"                                        \
337         "ramdisk_addr=FC180000\0"                                       \
338         "load=tftp 200000 /tftpboot/${hostname}/u-boot.bin\0"           \
339         "update=protect off FFF80000 FFFFFFFF;era FFF80000 FFFFFFFF;"   \
340                 "cp.b 200000 FFF80000 80000\0"                          \
341         "upd=run load update\0"                                         \
342         "lwe_env=tftp 200000 /tftpboot.dev/lwmon5/env_uboot.bin;"       \
343                 "autoscr 200000\0"                                      \
344         ""
345 #define CONFIG_BOOTCOMMAND      "run flash_self"
346
347 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
348
349 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
350 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
351
352 #define CONFIG_PPC4xx_EMAC
353 #define CONFIG_IBM_EMAC4_V4     1
354 #define CONFIG_MII              1       /* MII PHY management           */
355 #define CONFIG_PHY_ADDR         3       /* PHY address, See schematics  */
356
357 #define CONFIG_PHY_RESET        1       /* reset phy upon startup         */
358 #define CONFIG_PHY_RESET_DELAY  300
359
360 #define CONFIG_HAS_ETH0
361 #define CONFIG_SYS_RX_ETH_BUFFER        32      /* Number of ethernet rx buffers & descriptors */
362
363 #define CONFIG_NET_MULTI        1
364 #define CONFIG_HAS_ETH1         1       /* add support for "eth1addr"   */
365 #define CONFIG_PHY1_ADDR        1
366
367 /* Video console */
368 #define CONFIG_VIDEO
369 #define CONFIG_VIDEO_MB862xx
370 #define CONFIG_VIDEO_MB862xx_ACCEL
371 #define CONFIG_CFB_CONSOLE
372 #define CONFIG_VIDEO_LOGO
373 #define CONFIG_CONSOLE_EXTRA_INFO
374 #define VIDEO_FB_16BPP_PIXEL_SWAP
375 #define VIDEO_FB_16BPP_WORD_SWAP
376
377 #define CONFIG_VGA_AS_SINGLE_DEVICE
378 #define CONFIG_VIDEO_SW_CURSOR
379 #define CONFIG_SPLASH_SCREEN
380
381 /* USB */
382 #ifdef CONFIG_440EPX
383 #define CONFIG_USB_OHCI
384 #define CONFIG_USB_STORAGE
385
386 /* Comment this out to enable USB 1.1 device */
387 #define USB_2_0_DEVICE
388
389 #endif /* CONFIG_440EPX */
390
391 /* Partitions */
392 #define CONFIG_MAC_PARTITION
393 #define CONFIG_DOS_PARTITION
394 #define CONFIG_ISO_PARTITION
395
396 /*
397  * BOOTP options
398  */
399 #define CONFIG_BOOTP_BOOTFILESIZE
400 #define CONFIG_BOOTP_BOOTPATH
401 #define CONFIG_BOOTP_GATEWAY
402 #define CONFIG_BOOTP_HOSTNAME
403
404 /*
405  * Command line configuration.
406  */
407 #include <config_cmd_default.h>
408
409 #define CONFIG_CMD_ASKENV
410 #define CONFIG_CMD_DATE
411 #define CONFIG_CMD_DHCP
412 #define CONFIG_CMD_DIAG
413 #define CONFIG_CMD_EEPROM
414 #define CONFIG_CMD_ELF
415 #define CONFIG_CMD_FAT
416 #define CONFIG_CMD_I2C
417 #define CONFIG_CMD_IRQ
418 #define CONFIG_CMD_LOG
419 #define CONFIG_CMD_MII
420 #define CONFIG_CMD_NET
421 #define CONFIG_CMD_NFS
422 #define CONFIG_CMD_PCI
423 #define CONFIG_CMD_PING
424 #define CONFIG_CMD_REGINFO
425 #define CONFIG_CMD_SDRAM
426
427 #ifdef CONFIG_VIDEO
428 #define CONFIG_CMD_BMP
429 #endif
430
431 #ifdef CONFIG_440EPX
432 #define CONFIG_CMD_USB
433 #endif
434
435 /*
436  * Miscellaneous configurable options
437  */
438 #define CONFIG_SUPPORT_VFAT
439
440 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
441 #define CONFIG_SYS_PROMPT               "=> "   /* Monitor Command Prompt       */
442
443 #define CONFIG_SYS_HUSH_PARSER          1       /* Use the HUSH parser          */
444 #ifdef  CONFIG_SYS_HUSH_PARSER
445 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
446 #endif
447
448 #if defined(CONFIG_CMD_KGDB)
449 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size      */
450 #else
451 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size      */
452 #endif
453 #define CONFIG_SYS_PBSIZE              (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
454 #define CONFIG_SYS_MAXARGS              16      /* max number of command args   */
455 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE /* Boot Argument Buffer Size  */
456
457 #define CONFIG_SYS_MEMTEST_START        0x0400000 /* memtest works on           */
458 #define CONFIG_SYS_MEMTEST_END          0x0C00000 /* 4 ... 12 MB in DRAM        */
459
460 #define CONFIG_SYS_LOAD_ADDR            0x100000  /* default load address       */
461 #define CONFIG_SYS_EXTBDINFO            1       /* To use extended board_into (bd_t) */
462
463 #define CONFIG_SYS_HZ                   1000    /* decrementer freq: 1 ms ticks */
464
465 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
466 #define CONFIG_LOOPW            1       /* enable loopw command         */
467 #define CONFIG_MX_CYCLIC        1       /* enable mdc/mwc commands      */
468 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
469
470 /*
471  * PCI stuff
472  */
473 /* General PCI */
474 #define CONFIG_PCI                      /* include pci support          */
475 #undef CONFIG_PCI_PNP                   /* do (not) pci plug-and-play   */
476 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup  */
477 #define CONFIG_SYS_PCI_TARGBASE        0x80000000 /* PCIaddr mapped to CONFIG_SYS_PCI_MEMBASE*/
478
479 /* Board-specific PCI */
480 #define CONFIG_SYS_PCI_TARGET_INIT
481 #define CONFIG_SYS_PCI_MASTER_INIT
482
483 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x10e8   /* AMCC                         */
484 #define CONFIG_SYS_PCI_SUBSYS_ID       0xcafe   /* Whatever                     */
485
486 #ifndef DEBUG
487 #define CONFIG_HW_WATCHDOG      1       /* Use external HW-Watchdog     */
488 #endif
489 #define CONFIG_WD_PERIOD        40000   /* in usec */
490 #define CONFIG_WD_MAX_RATE      66600   /* in ticks */
491
492 /*
493  * For booting Linux, the board info and command line data
494  * have to be in the first 16 MB of memory, since this is
495  * the maximum mapped by the 40x Linux kernel during initialization.
496  */
497 #define CONFIG_SYS_BOOTMAPSZ            (16 << 20) /* Initial Memory map for Linux */
498 #define CONFIG_SYS_BOOTM_LEN            (16 << 20) /* Increase max gunzip size */
499
500 /*
501  * External Bus Controller (EBC) Setup
502  */
503 #define CONFIG_SYS_FLASH                CONFIG_SYS_FLASH_BASE
504
505 /* Memory Bank 0 (NOR-FLASH) initialization                                     */
506 #define CONFIG_SYS_EBC_PB0AP            0x03000280
507 #define CONFIG_SYS_EBC_PB0CR            (CONFIG_SYS_FLASH | 0xfc000)
508
509 /* Memory Bank 1 (Lime) initialization                                          */
510 #define CONFIG_SYS_EBC_PB1AP            0x01004380
511 #define CONFIG_SYS_EBC_PB1CR            (CONFIG_SYS_LIME_BASE_0 | 0xbc000)
512
513 /* Memory Bank 2 (FPGA) initialization                                          */
514 #define CONFIG_SYS_EBC_PB2AP            0x01004400
515 #define CONFIG_SYS_EBC_PB2CR            (CONFIG_SYS_FPGA_BASE_0 | 0x1c000)
516
517 /* Memory Bank 3 (FPGA2) initialization                                         */
518 #define CONFIG_SYS_EBC_PB3AP            0x01004400
519 #define CONFIG_SYS_EBC_PB3CR            (CONFIG_SYS_FPGA_BASE_1 | 0x1c000)
520
521 #define CONFIG_SYS_EBC_CFG              0xb8400000
522
523 /*
524  * Graphics (Fujitsu Lime)
525  */
526 /* SDRAM Clock frequency adjustment register */
527 #define CONFIG_SYS_LIME_SDRAM_CLOCK     0xC1FC0038
528 #if 1 /* 133MHz is not tested enough, use 100MHz for now */
529 /* Lime Clock frequency is to set 100MHz */
530 #define CONFIG_SYS_LIME_CLOCK_100MHZ    0x00000
531 #else
532 /* Lime Clock frequency for 133MHz */
533 #define CONFIG_SYS_LIME_CLOCK_133MHZ    0x10000
534 #endif
535
536 /* SDRAM Parameter register */
537 #define CONFIG_SYS_LIME_MMR             0xC1FCFFFC
538 /*
539  * SDRAM parameter value; was 0x414FB7F2, caused several vertical bars
540  * and pixel flare on display when 133MHz was configured. According to
541  * SDRAM chip datasheet CAS Latency is 3 for 133MHz and -75 Speed
542  * Grade
543  */
544 #ifdef CONFIG_SYS_LIME_CLOCK_133MHZ
545 #define CONFIG_SYS_MB862xx_MMR  0x414FB7F3
546 #define CONFIG_SYS_MB862xx_CCF  CONFIG_SYS_LIME_CLOCK_133MHZ
547 #else
548 #define CONFIG_SYS_MB862xx_MMR  0x414FB7F2
549 #define CONFIG_SYS_MB862xx_CCF  CONFIG_SYS_LIME_CLOCK_100MHZ
550 #endif
551
552 /*
553  * GPIO Setup
554  */
555 #define CONFIG_SYS_GPIO_PHY1_RST        12
556 #define CONFIG_SYS_GPIO_FLASH_WP        14
557 #define CONFIG_SYS_GPIO_PHY0_RST        22
558 #define CONFIG_SYS_GPIO_DSPIC_READY     51
559 #define CONFIG_SYS_GPIO_CAN_ENABLE      53
560 #define CONFIG_SYS_GPIO_LSB_ENABLE      54
561 #define CONFIG_SYS_GPIO_EEPROM_EXT_WP   55
562 #define CONFIG_SYS_GPIO_HIGHSIDE        56
563 #define CONFIG_SYS_GPIO_EEPROM_INT_WP   57
564 #define CONFIG_SYS_GPIO_BOARD_RESET     58
565 #define CONFIG_SYS_GPIO_LIME_S          59
566 #define CONFIG_SYS_GPIO_LIME_RST        60
567 #define CONFIG_SYS_GPIO_SYSMON_STATUS   62
568 #define CONFIG_SYS_GPIO_WATCHDOG        63
569
570 /*
571  * PPC440 GPIO Configuration
572  */
573 #define CONFIG_SYS_4xx_GPIO_TABLE { /*    Out             GPIO  Alternate1      Alternate2      Alternate3 */ \
574 {                                                                                       \
575 /* GPIO Core 0 */                                                                       \
576 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO0 EBC_ADDR(7)     DMA_REQ(2)      */      \
577 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO1 EBC_ADDR(6)     DMA_ACK(2)      */      \
578 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO2 EBC_ADDR(5)     DMA_EOT/TC(2)   */      \
579 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO3 EBC_ADDR(4)     DMA_REQ(3)      */      \
580 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO4 EBC_ADDR(3)     DMA_ACK(3)      */      \
581 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO5 EBC_ADDR(2)     DMA_EOT/TC(3)   */      \
582 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO6 EBC_CS_N(1)                     */      \
583 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO7 EBC_CS_N(2)                     */      \
584 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO8 EBC_CS_N(3)                     */      \
585 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO9 EBC_CS_N(4)                     */      \
586 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO10 EBC_CS_N(5)                    */      \
587 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO11 EBC_BUS_ERR                    */      \
588 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO12                                */      \
589 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO13                                */      \
590 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO14                                */      \
591 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO15                                */      \
592 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO16 GMCTxD(4)                      */      \
593 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO17 GMCTxD(5)                      */      \
594 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO18 GMCTxD(6)                      */      \
595 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO19 GMCTxD(7)                      */      \
596 {GPIO0_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO20 RejectPkt0                     */      \
597 {GPIO0_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO21 RejectPkt1                     */      \
598 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO22                                */      \
599 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO23 SCPD0                          */      \
600 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO24 GMCTxD(2)                      */      \
601 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO25 GMCTxD(3)                      */      \
602 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO26                                */      \
603 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO27 EXT_EBC_REQ    USB2D_RXERROR   */      \
604 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO28                USB2D_TXVALID   */      \
605 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO29 EBC_EXT_HDLA   USB2D_PAD_SUSPNDM */    \
606 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO30 EBC_EXT_ACK    USB2D_XCVRSELECT*/      \
607 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO31 EBC_EXR_BUSREQ USB2D_TERMSELECT*/      \
608 },                                                                                      \
609 {                                                                                       \
610 /* GPIO Core 1 */                                                                       \
611 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO32 USB2D_OPMODE0  EBC_DATA(2)     */      \
612 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO33 USB2D_OPMODE1  EBC_DATA(3)     */      \
613 {GPIO1_BASE, GPIO_OUT, GPIO_ALT3, GPIO_OUT_0}, /* GPIO34 UART0_DCD_N    UART1_DSR_CTS_N UART2_SOUT*/ \
614 {GPIO1_BASE, GPIO_IN , GPIO_ALT3, GPIO_OUT_0}, /* GPIO35 UART0_8PIN_DSR_N UART1_RTS_DTR_N UART2_SIN*/ \
615 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO36 UART0_8PIN_CTS_N EBC_DATA(0)   UART3_SIN*/ \
616 {GPIO1_BASE, GPIO_OUT, GPIO_ALT2, GPIO_OUT_0}, /* GPIO37 UART0_RTS_N    EBC_DATA(1)     UART3_SOUT*/ \
617 {GPIO1_BASE, GPIO_OUT, GPIO_ALT2, GPIO_OUT_0}, /* GPIO38 UART0_DTR_N    UART1_SOUT      */      \
618 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO39 UART0_RI_N     UART1_SIN       */      \
619 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO40 UIC_IRQ(0)                     */      \
620 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO41 UIC_IRQ(1)                     */      \
621 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO42 UIC_IRQ(2)                     */      \
622 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO43 UIC_IRQ(3)                     */      \
623 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO44 UIC_IRQ(4)     DMA_ACK(1)      */      \
624 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO45 UIC_IRQ(6)     DMA_EOT/TC(1)   */      \
625 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO46 UIC_IRQ(7)     DMA_REQ(0)      */      \
626 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO47 UIC_IRQ(8)     DMA_ACK(0)      */      \
627 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO48 UIC_IRQ(9)     DMA_EOT/TC(0)   */      \
628 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO49  Unselect via TraceSelect Bit  */      \
629 {GPIO1_BASE, GPIO_IN,  GPIO_SEL , GPIO_OUT_0}, /* GPIO50  Unselect via TraceSelect Bit  */      \
630 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO51  Unselect via TraceSelect Bit  */      \
631 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO52  Unselect via TraceSelect Bit  */      \
632 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO53  Unselect via TraceSelect Bit  */      \
633 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO54  Unselect via TraceSelect Bit  */      \
634 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO55  Unselect via TraceSelect Bit  */      \
635 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO56  Unselect via TraceSelect Bit  */      \
636 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO57  Unselect via TraceSelect Bit  */      \
637 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO58  Unselect via TraceSelect Bit  */      \
638 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO59  Unselect via TraceSelect Bit  */      \
639 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO60  Unselect via TraceSelect Bit  */      \
640 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO61  Unselect via TraceSelect Bit  */      \
641 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO62  Unselect via TraceSelect Bit  */      \
642 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO63  Unselect via TraceSelect Bit  */      \
643 }                                                                                       \
644 }
645
646 /*
647  * Internal Definitions
648  *
649  * Boot Flags
650  */
651 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
652 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
653
654 #if defined(CONFIG_CMD_KGDB)
655 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
656 #define CONFIG_KGDB_SER_INDEX   2           /* which serial port to use */
657 #endif
658 #endif  /* __CONFIG_H */