]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/sc3.h
Merge branch 'u-boot-tegra/master' into 'u-boot-arm/master'
[karo-tx-uboot.git] / include / configs / sc3.h
1 /*
2  * (C) Copyright 2007
3  * Heiko Schocher, DENX Software Engineering, <hs@denx.de>.
4  *
5  * From:
6  * (C) Copyright 2003
7  * Juergen Beisert, EuroDesign embedded technologies, jbeisert@eurodsn.de
8  *
9  * See file CREDITS for list of people who contributed to this
10  * project.
11  *
12  * This program is free software; you can redistribute it and/or
13  * modify it under the terms of the GNU General Public License as
14  * published by the Free Software Foundation; either version 2 of
15  * the License, or (at your option) any later version.
16  *
17  * This program is distributed in the hope that it will be useful,
18  * but WITHOUT ANY WARRANTY; without even the implied warranty of
19  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  * GNU General Public License for more details.
21  *
22  * You should have received a copy of the GNU General Public License
23  * along with this program; if not, write to the Free Software
24  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
25  * MA 02111-1307 USA
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 #undef USE_VGA_GRAPHICS
32
33 /* Memory Map
34  * 0x00000000 .... 0x03FFFFFF -> RAM (up to 128MiB)
35  * 0x74000000 .... 0x740FFFFF -> CS#6
36  * 0x74100000 .... 0x741FFFFF -> CS#7
37  * 0x74200000 .... 0x742FFFFF -> CS4# if no internal USB
38  * 0x74300000 .... 0x743FFFFF -> CS5# if no boosted IDE
39  * 0x77C00000 .... 0x77CFFFFF -> CS4# USB HC (1 MiB)
40  * 0x77D00000 .... 0x77DFFFFF -> CS1# NAND-Flash (1 MiB)
41  * 0x78000000 .... 0x78FFFFFF -> CS2# ISA-Bus Speicherzugriff (16 MiB)
42  * 0x79000000 .... 0x7900FFFF -> CS2# ISA-Bus IO-Zugriff (16 MiB, mapped: 64kiB)
43  * 0x79010000 .... 0x79FFFFFF -> CS2# ISA-Bus IO-Zugriff (mirrored)
44  * 0x7A000000 .... 0x7A0FFFFF -> CS5# IDE emulation (1MiB)
45  *
46  * 0x80000000 .... 0x9FFFFFFF -> PCI-Bus Speicherzugriff (512MiB, mapped: 1:1)
47  * 0xA0000000 .... 0xBFFFFFFF -> PCI-Bus Speicherzugriff (512MiB, mapped: 0x00000000...0x1FFFFFFF)
48  * 0xE8000000 .... 0xE800FFFF -> PCI-Bus IO-Zugriff (64kiB, translated to PCI: 0x0000...0xFFFF)
49  * 0xE8800000 .... 0xEBFFFFFF -> PCI-Bus IO-Zugriff (56MiB, translated to PCI: 0x00800000...0x3FFFFFF)
50  * 0xEED00000 .... 0xEED00003 -> PCI-Bus
51  * 0xEF400000 .... 0xEF40003F -> PCI-Bus Local Configuration Registers
52  * 0xEF40003F .... 0xEF5FFFFF -> reserved
53  * 0xEF600000 .... 0xEFFFFFFF -> 405GP internal Devices (10 MiB)
54  * 0xF0000000 .... 0xF01FFFFF -> Flash-ROM (2 MiB)
55  * 0xF0200000 .... 0xF7FFFFFF -> free for flash devices
56  * 0xF8000000 .... 0xF8000FFF -> OnChipMemory (4kiB)
57  * 0xF8001000 .... 0xFFDFFFFF -> free for flash devices
58  * 0xFFE00000 .... 0xFFFFFFFF -> BOOT-ROM (2 MiB)
59  */
60
61 #define CONFIG_SC3      1
62 #define CONFIG_4xx      1
63 #define CONFIG_405GP    1
64
65 #define CONFIG_SYS_TEXT_BASE    0xFFFA0000
66
67 #define CONFIG_BOARD_EARLY_INIT_F       1
68 #define CONFIG_MISC_INIT_R              1       /* Call misc_init_r() */
69
70 /*
71  * Define IDE_USES_ISA_EMULATION for slower IDE access in the ISA-IO address range
72  * If undefined, IDE access uses a seperat emulation with higher access speed.
73  * Consider to inform your Linux IDE driver about the different addresses!
74  * IDE_USES_ISA_EMULATION is only used if you define CONFIG_CMD_IDE!
75  */
76 #define IDE_USES_ISA_EMULATION
77
78 /*-----------------------------------------------------------------------
79  * Serial Port
80  *----------------------------------------------------------------------*/
81 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
82 #define CONFIG_SYS_NS16550
83 #define CONFIG_SYS_NS16550_SERIAL
84 #define CONFIG_SYS_NS16550_REG_SIZE     1
85 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
86
87 /*
88  * define CONFIG_SYS_CLK_FREQ to your base crystal clock in Hz
89  */
90 #define CONFIG_SYS_CLK_FREQ     33333333
91
92 /*
93  * define CONFIG_BAUDRATE to the baudrate value you want to use as default
94  */
95 #define CONFIG_BAUDRATE         115200
96 #define CONFIG_BOOTDELAY        3 /* autoboot after 3 seconds         */
97
98 #define CONFIG_PREBOOT  "echo;" \
99         "echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;" \
100         "echo"
101
102 #undef  CONFIG_BOOTARGS
103
104 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
105         "netdev=eth0\0"                                                 \
106         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
107                 "nfsroot=${serverip}:${rootpath}\0"                     \
108         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
109         "nand_args=setenv bootargs root=/dev/mtdblock5 rw"              \
110                 "rootfstype=jffs2\0"                                    \
111         "addip=setenv bootargs ${bootargs} "                            \
112                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
113                 ":${hostname}:${netdev}:off panic=1\0"                  \
114         "addcons=setenv bootargs ${bootargs} "                          \
115                 "console=ttyS0,${baudrate}\0"                           \
116         "flash_nfs=run nfsargs addip addcons;"                          \
117                 "bootm ${kernel_addr}\0"                                \
118         "flash_nand=run nand_args addip addcons;bootm ${kernel_addr}\0" \
119         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip addcons;"    \
120                 "bootm\0"                                               \
121         "rootpath=/opt/eldk/ppc_4xx\0"                                  \
122         "bootfile=/tftpboot/sc3/uImage\0"                               \
123         "u-boot=/tftpboot/sc3/u-boot.bin\0"                             \
124         "setup=tftp 200000 /tftpboot/sc3/setup.img;source 200000\0"     \
125         "kernel_addr=FFE08000\0"                                        \
126         ""
127 #undef CONFIG_BOOTCOMMAND
128
129 #define CONFIG_SILENT_CONSOLE   1       /* enable silent startup */
130 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
131
132 #if 1   /* feel free to disable for development */
133 #define CONFIG_AUTOBOOT_KEYED           /* Enable password protection   */
134 #define CONFIG_AUTOBOOT_PROMPT          \
135         "\nSC3 - booting... stop with ENTER\n"
136 #define CONFIG_AUTOBOOT_DELAY_STR       "\r"    /* 1st "password"       */
137 #define CONFIG_AUTOBOOT_DELAY_STR2      "\n"    /* 1st "password"       */
138 #endif
139
140 /*
141  * define CONFIG_BOOTCOMMAND to the autoboot commands. They will running after
142  * the CONFIG_BOOTDELAY delay to boot your machine
143  */
144 #define CONFIG_BOOTCOMMAND      "bootp;dcache on;bootm"
145
146 /*
147  * define CONFIG_BOOTARGS to the default kernel parameters. They will used if you don't
148  * set different values at the u-boot prompt
149  */
150 #ifdef USE_VGA_GRAPHICS
151  #define CONFIG_BOOTARGS        "root=/dev/nfs rw ip=bootp nfsroot=/tftpboot/solidcard3re"
152 #else
153  #define CONFIG_BOOTARGS        "console=ttyS0,115200 root=/dev/nfs rw ip=bootp"
154 #endif
155 /*
156  * Is the USB host controller assembled? If yes define CONFIG_ISP1161_PRESENT
157  * This reserves memory bank #4 for this purpose
158  */
159 #undef CONFIG_ISP1161_PRESENT
160
161 #undef CONFIG_LOADS_ECHO   /* no echo on for serial download    */
162 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
163
164 /* #define CONFIG_EEPRO100_SROM_WRITE */
165 /* #define CONFIG_SHOW_MAC */
166 #define CONFIG_EEPRO100
167
168 #define CONFIG_PPC4xx_EMAC
169 #define CONFIG_MII 1                    /* add 405GP MII PHY management         */
170 #define CONFIG_PHY_ADDR 1       /* the connected Phy defaults to address 1 */
171
172 /*
173  * BOOTP options
174  */
175 #define CONFIG_BOOTP_BOOTFILESIZE
176 #define CONFIG_BOOTP_BOOTPATH
177 #define CONFIG_BOOTP_GATEWAY
178 #define CONFIG_BOOTP_HOSTNAME
179
180
181 /*
182  * Command line configuration.
183  */
184 #include <config_cmd_default.h>
185
186
187 #define CONFIG_CMD_CACHE
188 #define CONFIG_CMD_DATE
189 #define CONFIG_CMD_DHCP
190 #define CONFIG_CMD_ELF
191 #define CONFIG_CMD_I2C
192 #define CONFIG_CMD_IDE
193 #define CONFIG_CMD_IRQ
194 #define CONFIG_CMD_JFFS2
195 #define CONFIG_CMD_MII
196 #define CONFIG_CMD_NAND
197 #define CONFIG_CMD_NET
198 #define CONFIG_CMD_PCI
199 #define CONFIG_CMD_PING
200 #define CONFIG_CMD_SOURCE
201
202
203 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
204
205 /*
206  * Miscellaneous configurable options
207  */
208 #define CONFIG_SYS_LONGHELP     1               /* undef to save memory         */
209 #define CONFIG_SYS_PROMPT       "SC3> " /* Monitor Command Prompt       */
210 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
211
212 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
213
214 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
215 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
216
217 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
218 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
219
220 /*
221  * If CONFIG_SYS_EXT_SERIAL_CLOCK, then the UART divisor is 1.
222  * If CONFIG_SYS_405_UART_ERRATA_59, then UART divisor is 31.
223  * Otherwise, UART divisor is determined by CPU Clock and CONFIG_SYS_BASE_BAUD value.
224  * The Linux BASE_BAUD define should match this configuration.
225  *    baseBaud = cpuClock/(uartDivisor*16)
226  * If CONFIG_SYS_405_UART_ERRATA_59 and 200MHz CPU clock,
227  * set Linux BASE_BAUD to 403200.
228  *
229  * Consider the OPB clock! If it get lower the BASE_BAUD must be lower to
230  * (see 405GP datasheet for descritpion)
231  */
232 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK             /* external serial clock */
233 #undef  CONFIG_SYS_405_UART_ERRATA_59           /* 405GP/CR Rev. D silicon */
234 #define CONFIG_SYS_BASE_BAUD            921600  /* internal clock */
235
236 /* The following table includes the supported baudrates */
237 #define CONFIG_SYS_BAUDRATE_TABLE  \
238     {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200, 230400}
239
240 #define CONFIG_SYS_LOAD_ADDR            0x1000000       /* default load address */
241 #define CONFIG_SYS_EXTBDINFO            1       /* To use extended board_into (bd_t) */
242
243 #define CONFIG_SYS_HZ                   1000    /* decrementer freq: 1 ms ticks */
244
245 /*-----------------------------------------------------------------------
246  * IIC stuff
247  *-----------------------------------------------------------------------
248  */
249 #define  CONFIG_HARD_I2C                /* I2C with hardware support    */
250 #undef  CONFIG_SOFT_I2C                 /* I2C bit-banged               */
251 #define CONFIG_PPC4XX_I2C               /* use PPC4xx driver            */
252
253 #define I2C_INIT
254 #define I2C_ACTIVE 0
255 #define I2C_TRISTATE 0
256
257 #define CONFIG_SYS_I2C_SPEED            100000  /* use the standard 100kHz speed */
258 #define CONFIG_SYS_I2C_SLAVE            0x7F            /* mask valid bits */
259
260 #define CONFIG_RTC_DS1337
261 #define CONFIG_SYS_I2C_RTC_ADDR 0x68
262
263 /*-----------------------------------------------------------------------
264  * PCI stuff
265  *-----------------------------------------------------------------------
266  */
267 #define PCI_HOST_ADAPTER 0              /* configure ar pci adapter     */
268 #define PCI_HOST_FORCE  1               /* configure as pci host        */
269 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
270
271 #define CONFIG_PCI                      /* include pci support          */
272 #define CONFIG_PCI_HOST PCI_HOST_FORCE  /* select pci host function     */
273 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
274                                         /* resource configuration       */
275
276 /* If you want to see, whats connected to your PCI bus */
277 /* #define CONFIG_PCI_SCAN_SHOW */
278
279 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x0000   /* PCI Vendor ID: to-do!!!      */
280 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0000   /* PCI Device ID: to-do!!!      */
281 #define CONFIG_SYS_PCI_PTM1LA   0x00000000      /* point to sdram               */
282 #define CONFIG_SYS_PCI_PTM1MS   0x80000001      /* 2GB, enable hard-wired to 1  */
283 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000       /* Host: use this pci address   */
284 #define CONFIG_SYS_PCI_PTM2LA   0x00000000      /* disabled                     */
285 #define CONFIG_SYS_PCI_PTM2MS   0x00000000      /* disabled                     */
286 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000       /* Host: use this pci address   */
287
288 /*-----------------------------------------------------------------------
289  * External peripheral base address
290  *-----------------------------------------------------------------------
291  */
292 #if !defined(CONFIG_CMD_IDE)
293
294 #undef  CONFIG_IDE_LED                  /* no led for ide supported     */
295 #undef  CONFIG_IDE_RESET                /* no reset for ide supported   */
296
297 /*-----------------------------------------------------------------------
298  * IDE/ATA stuff
299  *-----------------------------------------------------------------------
300  */
301 #else
302 #define CONFIG_START_IDE        1       /* check, if use IDE */
303
304 #undef  CONFIG_IDE_8xx_DIRECT           /* no pcmcia interface required */
305 #undef  CONFIG_IDE_LED                  /* no led for ide supported     */
306 #undef  CONFIG_IDE_RESET                /* no reset for ide supported   */
307
308 #define CONFIG_ATAPI
309 #define CONFIG_DOS_PARTITION
310 #define CONFIG_SYS_IDE_MAXDEVICE        (CONFIG_SYS_IDE_MAXBUS*1) /* max. 1 drives per IDE bus */
311
312 #ifndef IDE_USES_ISA_EMULATION
313
314 /* New and faster access */
315 #define CONFIG_SYS_ATA_BASE_ADDR                0x7A000000      /* start of ISA IO emulation */
316
317 /* How many IDE busses are available */
318 #define CONFIG_SYS_IDE_MAXBUS           1
319
320 /* What IDE ports are available */
321 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x000           /* first is available */
322 #undef  CONFIG_SYS_ATA_IDE1_OFFSET                      /* second not available */
323
324 /* access to the data port is calculated:
325    CONFIG_SYS_ATA_BASE_ADDR + CONFIG_SYS_ATA_IDE0_OFFSET + CONFIG_SYS_ATA_DATA_OFFSET + 0 */
326 #define CONFIG_SYS_ATA_DATA_OFFSET      0x0000  /* Offset for data I/O */
327
328 /* access to the registers is calculated:
329    CONFIG_SYS_ATA_BASE_ADDR + CONFIG_SYS_ATA_IDE0_OFFSET + CONFIG_SYS_ATA_REG_OFFSET + [1..7] */
330 #define CONFIG_SYS_ATA_REG_OFFSET       0x0000  /* Offset for normal register accesses  */
331
332 /* access to the alternate register is calculated:
333    CONFIG_SYS_ATA_BASE_ADDR + CONFIG_SYS_ATA_IDE0_OFFSET + CONFIG_SYS_ATA_ALT_OFFSET + 6 */
334 #define CONFIG_SYS_ATA_ALT_OFFSET       0x008           /* Offset for alternate registers       */
335
336 #else /* IDE_USES_ISA_EMULATION */
337
338 #define CONFIG_SYS_ATA_BASE_ADDR                0x79000000      /* start of ISA IO emulation */
339
340 /* How many IDE busses are available */
341 #define CONFIG_SYS_IDE_MAXBUS           1
342
343 /* What IDE ports are available */
344 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x01F0  /* first is available */
345 #undef  CONFIG_SYS_ATA_IDE1_OFFSET                              /* second not available */
346
347 /* access to the data port is calculated:
348    CONFIG_SYS_ATA_BASE_ADDR + CONFIG_SYS_ATA_IDE0_OFFSET + CONFIG_SYS_ATA_DATA_OFFSET + 0 */
349 #define CONFIG_SYS_ATA_DATA_OFFSET      0x0000  /* Offset for data I/O */
350
351 /* access to the registers is calculated:
352    CONFIG_SYS_ATA_BASE_ADDR + CONFIG_SYS_ATA_IDE0_OFFSET + CONFIG_SYS_ATA_REG_OFFSET + [1..7] */
353 #define CONFIG_SYS_ATA_REG_OFFSET       0x0000  /* Offset for normal register accesses  */
354
355 /* access to the alternate register is calculated:
356    CONFIG_SYS_ATA_BASE_ADDR + CONFIG_SYS_ATA_IDE0_OFFSET + CONFIG_SYS_ATA_ALT_OFFSET + 6 */
357 #define CONFIG_SYS_ATA_ALT_OFFSET       0x03F0          /* Offset for alternate registers       */
358
359 #endif /* IDE_USES_ISA_EMULATION */
360
361 #endif
362
363 /*
364 #define CONFIG_SYS_KEY_REG_BASE_ADDR    0xF0100000
365 #define CONFIG_SYS_IR_REG_BASE_ADDR     0xF0200000
366 #define CONFIG_SYS_FPGA_REG_BASE_ADDR   0xF0300000
367 */
368
369 /*-----------------------------------------------------------------------
370  * Start addresses for the final memory configuration
371  * (Set up by the startup code)
372  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
373  *
374  * CONFIG_SYS_FLASH_BASE   -> start address of internal flash
375  * CONFIG_SYS_MONITOR_BASE -> start of u-boot
376  */
377 #define CONFIG_SYS_SDRAM_BASE           0x00000000
378 #define CONFIG_SYS_FLASH_BASE           0xFFE00000
379
380 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* Start of U-Boot      */
381 #define CONFIG_SYS_MONITOR_LEN          (0xFFFFFFFF - CONFIG_SYS_MONITOR_BASE + 1)
382 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024)    /* Reserve 128 KiB for malloc() */
383
384 /*
385  * For booting Linux, the board info and command line data
386  * have to be in the first 8 MiB of memory, since this is
387  * the maximum mapped by the Linux kernel during initialization.
388  */
389 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
390 /*-----------------------------------------------------------------------
391  * FLASH organization ## FIXME: lookup in datasheet
392  */
393 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks           */
394 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip    */
395
396 #define CONFIG_SYS_FLASH_CFI                    /* flash is CFI compat. */
397 #define CONFIG_FLASH_CFI_DRIVER         /* Use common CFI driver*/
398 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector   */
399 #define CONFIG_SYS_FLASH_QUIET_TEST     1       /* don't warn upon unknown flash*/
400 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
401 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
402 #define CONFIG_SYS_WRITE_SWAPPED_DATA           /* swap Databytes between reading/writing */
403
404 #define CONFIG_ENV_IS_IN_FLASH  1
405 #ifdef CONFIG_ENV_IS_IN_FLASH
406 #define CONFIG_ENV_OFFSET               0x00000000  /* Offset of Environment Sector in bottom type */
407 #define CONFIG_ENV_SIZE         0x4000      /* Total Size of Environment Sector */
408 #define CONFIG_ENV_SECT_SIZE    0x4000      /* see README - env sector total size       */
409
410 /* Address and size of Redundant Environment Sector     */
411 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET+CONFIG_ENV_SIZE)
412 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
413
414 #endif
415 /* let us changing anything in our environment */
416 #define CONFIG_ENV_OVERWRITE
417
418 /*
419  * NAND-FLASH stuff
420  */
421 #define CONFIG_SYS_MAX_NAND_DEVICE      1
422 #define CONFIG_SYS_NAND_BASE            0x77D00000
423
424 #define CONFIG_JFFS2_NAND 1                     /* jffs2 on nand support */
425
426 /* No command line, one static partition */
427 #undef  CONFIG_CMD_MTDPARTS
428 #define CONFIG_JFFS2_DEV                "nand0"
429 #define CONFIG_JFFS2_PART_SIZE          0x01000000
430 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
431
432 /*
433  * Init Memory Controller:
434  *
435  */
436
437 #define FLASH_BASE0_PRELIM      CONFIG_SYS_FLASH_BASE
438 #define FLASH_BASE1_PRELIM      0
439
440 /*-----------------------------------------------------------------------
441  * Some informations about the internal SRAM (OCM=On Chip Memory)
442  *
443  * CONFIG_SYS_OCM_DATA_ADDR -> location
444  * CONFIG_SYS_OCM_DATA_SIZE -> size
445 */
446
447 #define CONFIG_SYS_TEMP_STACK_OCM       1
448 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
449 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
450
451 /*-----------------------------------------------------------------------
452  * Definitions for initial stack pointer and data area (in DPRAM):
453  * - we are using the internal 4k SRAM, so we don't need data cache mapping
454  * - internal SRAM (OCM=On Chip Memory) is placed to CONFIG_SYS_OCM_DATA_ADDR
455  * - Stackpointer will be located to
456  *   (CONFIG_SYS_INIT_RAM_ADDR&0xFFFF0000) | (CONFIG_SYS_INIT_SP_OFFSET&0x0000FFFF)
457  *   in arch/powerpc/cpu/ppc4xx/start.S
458  */
459
460 #undef CONFIG_SYS_INIT_DCACHE_CS
461 /* Where the internal SRAM starts */
462 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR
463 /* Where the internal SRAM ends (only offset) */
464 #define CONFIG_SYS_INIT_RAM_SIZE        0x0F00
465
466 /*
467
468  CONFIG_SYS_INIT_RAM_ADDR ------> ------------ lower address
469                            |          |
470                            |  ^       |
471                            |  |       |
472                            |  | Stack |
473  CONFIG_SYS_GBL_DATA_OFFSET ----> ------------
474                            |          |
475                            | 64 Bytes |
476                            |          |
477  CONFIG_SYS_INIT_RAM_SIZE  ------> ------------ higher address
478   (offset only)
479
480 */
481 #define CONFIG_SYS_GBL_DATA_OFFSET   (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
482 /* Initial value of the stack pointern in internal SRAM */
483 #define CONFIG_SYS_INIT_SP_OFFSET    CONFIG_SYS_GBL_DATA_OFFSET
484
485 /* ################################################################################### */
486 /* These defines will be used in arch/powerpc/cpu/ppc4xx/cpu_init.c to setup external chip selects  */
487 /* They are currently undefined cause they are initiaized in board/solidcard3/init.S   */
488
489 /* This chip select accesses the boot device */
490 /* It depends on boot select switch if this device is 16 or 8 bit */
491
492 #undef CONFIG_SYS_EBC_PB0AP
493 #undef CONFIG_SYS_EBC_PB0CR
494
495 #undef CONFIG_SYS_EBC_PB1AP
496 #undef CONFIG_SYS_EBC_PB1CR
497
498 #undef CONFIG_SYS_EBC_PB2AP
499 #undef CONFIG_SYS_EBC_PB2CR
500
501 #undef CONFIG_SYS_EBC_PB3AP
502 #undef CONFIG_SYS_EBC_PB3CR
503
504 #undef CONFIG_SYS_EBC_PB4AP
505 #undef CONFIG_SYS_EBC_PB4CR
506
507 #undef CONFIG_SYS_EBC_PB5AP
508 #undef CONFIG_SYS_EBC_PB5CR
509
510 #undef CONFIG_SYS_EBC_PB6AP
511 #undef CONFIG_SYS_EBC_PB6CR
512
513 #undef CONFIG_SYS_EBC_PB7AP
514 #undef CONFIG_SYS_EBC_PB7CR
515
516 #define CONFIG_SYS_EBC_CFG    0xb84ef000
517
518 #undef CONFIG_SDRAM_BANK0       /* use private SDRAM initialization */
519 #undef CONFIG_SPD_EEPROM
520
521 /*
522  * Define this to get more information about system configuration
523  */
524 /* #define SC3_DEBUGOUT */
525 #undef SC3_DEBUGOUT
526
527 /***********************************************************************
528  * External peripheral base address
529  ***********************************************************************/
530
531 #define CONFIG_SYS_ISA_MEM_BASE_ADDRESS 0x78000000
532 /*
533  Die Grafik-Treiber greifen über die Adresse in diesem Macro auf den Chip zu.
534  Das funktioniert bei deren Karten, weil sie eine PCI-Bridge benutzen, die
535  das gleiche Mapping durchführen kann, wie der SC520 (also Aufteilen von IO-Zugriffen
536  auf ISA- und PCI-Zyklen)
537  */
538 #define CONFIG_SYS_ISA_IO_BASE_ADDRESS  0xE8000000
539 /*#define CONFIG_SYS_ISA_IO_BASE_ADDRESS  0x79000000 */
540
541 /************************************************************
542  * Video support
543  ************************************************************/
544
545 #ifdef USE_VGA_GRAPHICS
546 #define CONFIG_VIDEO            /* To enable video controller support */
547 #define CONFIG_VIDEO_CT69000
548 #define CONFIG_CFB_CONSOLE
549 /* #define CONFIG_VIDEO_LOGO */
550 #define CONFIG_VGA_AS_SINGLE_DEVICE
551 #define CONFIG_VIDEO_SW_CURSOR
552 /* #define CONFIG_VIDEO_HW_CURSOR */
553 #define CONFIG_VIDEO_ONBOARD    /* Video controller is on-board */
554
555 #define VIDEO_HW_RECTFILL
556 #define VIDEO_HW_BITBLT
557
558 #endif
559
560 /************************************************************
561  * Ident
562  ************************************************************/
563 #define CONFIG_SC3_VERSION "r1.4"
564
565 #define POST_OUT(x) (*((volatile unsigned char*)(0x79000080))=x)
566
567 #endif  /* __CONFIG_H */