]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/v38b.h
Merge branch 'testing' into working
[karo-tx-uboot.git] / include / configs / v38b.h
1 /*
2  * (C) Copyright 2003-2006 Wolfgang Denk, DENX Software Engineering,
3  * wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this project.
6  *
7  * This program is free software; you can redistribute it and/or modify it
8  * under the terms of the GNU General Public License as published by the Free
9  * Software Foundation; either version 2 of the License, or (at your option)
10  * any later version.
11  *
12  * This program is distributed in the hope that it will be useful, but WITHOUT
13  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
14  * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License
15  * for more details.
16  *
17  * You should have received a copy of the GNU General Public License along
18  * with this program; if not, write to the Free Software Foundation, Inc., 59
19  * Temple Place, Suite 330, Boston, MA 02111-1307 USA
20  */
21
22 #ifndef __CONFIG_H
23 #define __CONFIG_H
24
25 /*
26  * High Level Configuration Options
27  * (easy to change)
28  */
29 #define CONFIG_MPC5xxx                  1       /* This is an MPC5xxx CPU */
30 #define CONFIG_MPC5200                  1       /* This is an MPC5200 CPU */
31 #define CONFIG_V38B                     1       /* ...on V38B board */
32 #define CFG_MPC5XXX_CLKIN       33000000        /* ...running at 33.000000MHz */
33
34 #define CONFIG_RTC_PCF8563              1       /* has PCF8563 RTC */
35 #define CONFIG_MPC5200_DDR              1       /* has DDR SDRAM */
36
37 #undef CONFIG_HW_WATCHDOG                       /* don't use watchdog */
38
39 #define CONFIG_NETCONSOLE               1
40
41 #define CONFIG_BOARD_EARLY_INIT_R       1       /* do board-specific init */
42 #define CONFIG_BOARD_EARLY_INIT_F       1       /* do board-specific init */
43
44 #define CFG_XLB_PIPELINING              1       /* gives better performance */
45
46 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH  */
47 #define BOOTFLAG_WARM           0x02    /* Software reboot */
48
49 /*
50  * Serial console configuration
51  */
52 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1 */
53 #define CONFIG_BAUDRATE         115200  /* ... at 115200 bps */
54 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200, 230400 }
55
56 /*
57  * DDR
58  */
59 #define SDRAM_DDR               1       /* is DDR */
60 /* Settings for XLB = 132 MHz */
61 #define SDRAM_MODE              0x018D0000
62 #define SDRAM_EMODE             0x40090000
63 #define SDRAM_CONTROL           0x704f0f00
64 #define SDRAM_CONFIG1           0x73722930
65 #define SDRAM_CONFIG2           0x47770000
66 #define SDRAM_TAPDELAY          0x10000000
67
68 /*
69  * PCI - no suport
70  */
71 #undef CONFIG_PCI
72
73 /*
74  * Partitions
75  */
76 #define CONFIG_MAC_PARTITION    1
77 #define CONFIG_DOS_PARTITION    1
78
79 /*
80  * USB
81  */
82 #define CONFIG_USB_OHCI
83 #define CONFIG_USB_STORAGE
84 #define CONFIG_USB_CLOCK        0x0001BBBB
85 #define CONFIG_USB_CONFIG       0x00001000
86
87
88 /*
89  * BOOTP options
90  */
91 #define CONFIG_BOOTP_BOOTFILESIZE
92 #define CONFIG_BOOTP_BOOTPATH
93 #define CONFIG_BOOTP_GATEWAY
94 #define CONFIG_BOOTP_HOSTNAME
95
96
97 /*
98  * Command line configuration.
99  */
100 #include <config_cmd_default.h>
101
102 #define CONFIG_CMD_FAT
103 #define CONFIG_CMD_I2C
104 #define CONFIG_CMD_IDE
105 #define CONFIG_CMD_PING
106 #define CONFIG_CMD_DHCP
107 #define CONFIG_CMD_DIAG
108 #define CONFIG_CMD_IRQ
109 #define CONFIG_CMD_JFFS2
110 #define CONFIG_CMD_MII
111 #define CONFIG_CMD_SDRAM
112 #define CONFIG_CMD_DATE
113 #define CONFIG_CMD_USB
114 #define CONFIG_CMD_FAT
115
116
117 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
118
119 /*
120  * Boot low with 16 MB Flash
121  */
122 #define CFG_LOWBOOT             1
123 #define CFG_LOWBOOT16           1
124
125 /*
126  * Autobooting
127  */
128 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds */
129
130 #define CONFIG_PREBOOT  "echo;" \
131         "echo Type \"run flash_nfs\" to mount root filesystem over NFS;" \
132         "echo"
133
134 #undef CONFIG_BOOTARGS
135
136 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
137         "bootcmd=run net_nfs\0"                                         \
138         "bootdelay=3\0"                                                 \
139         "baudrate=115200\0"                                             \
140         "preboot=echo;echo Type \"run flash_nfs\" to mount root "       \
141                 "filesystem over NFS; echo\0"                           \
142         "netdev=eth0\0"                                                 \
143         "ramargs=setenv bootargs root=/dev/ram rw wdt=off \0"           \
144         "addip=setenv bootargs $(bootargs) "                            \
145                 "ip=$(ipaddr):$(serverip):$(gatewayip):"                \
146                 "$(netmask):$(hostname):$(netdev):off panic=1\0"        \
147         "flash_nfs=run nfsargs addip;bootm $(kernel_addr)\0"            \
148         "flash_self=run ramargs addip;bootm $(kernel_addr) "            \
149                 "$(ramdisk_addr)\0"                                     \
150         "net_nfs=tftp 200000 $(bootfile);run nfsargs addip;bootm\0"     \
151         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
152                 "nfsroot=$(serverip):$(rootpath) wdt=off\0"             \
153         "hostname=v38b\0"                                               \
154         "ethact=FEC ETHERNET\0"                                         \
155         "rootpath=/opt/eldk-3.1.1/ppc_6xx\0"                            \
156         "update=prot off ff000000 ff03ffff; era ff000000 ff03ffff; "    \
157                 "cp.b 200000 ff000000 $(filesize);"                     \
158                 "prot on ff000000 ff03ffff\0"                           \
159         "load=tftp 200000 $(u-boot)\0"                                  \
160         "netmask=255.255.0.0\0"                                         \
161         "ipaddr=192.168.160.18\0"                                       \
162         "serverip=192.168.1.1\0"                                        \
163         "ethaddr=00:e0:ee:00:05:2e\0"                                   \
164         "bootfile=/tftpboot/v38b/uImage\0"                              \
165         "u-boot=/tftpboot/v38b/u-boot.bin\0"                            \
166         ""
167
168 #define CONFIG_BOOTCOMMAND      "run net_nfs"
169
170 #if defined(CONFIG_MPC5200)
171 /*
172  * IPB Bus clocking configuration.
173  */
174 #undef CFG_IPBCLK_EQUALS_XLBCLK                 /* define for 133MHz speed */
175 #endif
176
177 /*
178  * I2C configuration
179  */
180 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
181 #define CFG_I2C_MODULE          2       /* Select I2C module #1 or #2 */
182 #define CFG_I2C_SPEED           100000  /* 100 kHz */
183 #define CFG_I2C_SLAVE           0x7F
184
185 /*
186  * EEPROM configuration
187  */
188 #define CFG_I2C_EEPROM_ADDR             0x50    /* 1010000x */
189 #define CFG_I2C_EEPROM_ADDR_LEN         1
190 #define CFG_EEPROM_PAGE_WRITE_BITS      3
191 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  70
192
193 /*
194  * RTC configuration
195  */
196 #define CFG_I2C_RTC_ADDR                0x51
197
198 /*
199  * Flash configuration - use CFI driver
200  */
201 #define CFG_FLASH_CFI           1               /* Flash is CFI conformant */
202 #define CFG_FLASH_CFI_DRIVER    1               /* Use the common driver */
203 #define CFG_FLASH_CFI_AMD_RESET 1
204 #define CFG_FLASH_BASE          0xFF000000
205 #define CFG_MAX_FLASH_BANKS     1               /* max num of flash banks */
206 #define CFG_FLASH_BANKS_LIST    { CFG_FLASH_BASE }
207 #define CFG_FLASH_SIZE          0x01000000      /* 16 MiB */
208 #define CFG_MAX_FLASH_SECT      256             /* max num of sects on one chip */
209 #define CFG_FLASH_USE_BUFFER_WRITE      1       /* flash write speed-up */
210
211 /*
212  * Environment settings
213  */
214 #define CFG_ENV_IS_IN_FLASH     1
215 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + 0x00040000)
216 #define CFG_ENV_SIZE            0x10000
217 #define CFG_ENV_SECT_SIZE       0x10000
218 #define CONFIG_ENV_OVERWRITE    1
219
220 /*
221  * Memory map
222  */
223 #define CFG_MBAR                0xF0000000
224 #define CFG_SDRAM_BASE          0x00000000
225 #define CFG_DEFAULT_MBAR        0x80000000
226
227 /* Use SRAM until RAM will be available */
228 #define CFG_INIT_RAM_ADDR       MPC5XXX_SRAM
229 #define CFG_INIT_RAM_END        MPC5XXX_SRAM_SIZE       /* End of used area in DPRAM */
230
231 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
232 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
233 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
234
235 #define CFG_MONITOR_BASE        TEXT_BASE
236 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
237 #   define CFG_RAMBOOT          1
238 #endif
239
240 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256kB for Monitor */
241 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128kB for malloc() */
242 #define CFG_BOOTMAPSZ           (8 << 20)       /* Linux initial memory map */
243
244 /*
245  * Ethernet configuration
246  */
247 #define CONFIG_MPC5xxx_FEC      1
248 #define CONFIG_PHY_ADDR         0x00
249 #define CONFIG_MII              1
250
251 /*
252  * GPIO configuration
253  */
254 #define CFG_GPS_PORT_CONFIG     0x90001404
255
256 /*
257  * Miscellaneous configurable options
258  */
259 #define CFG_LONGHELP                    /* undef to save memory */
260 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt */
261 #if defined(CONFIG_CMD_KGDB)
262 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size */
263 #else
264 #define CFG_CBSIZE              256     /* Console I/O Buffer Size */
265 #endif
266 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)   /* Print Buffer Size */
267 #define CFG_MAXARGS             16              /* max number of command args */
268 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size */
269
270 #define CFG_MEMTEST_START       0x00100000      /* memtest works on */
271 #define CFG_MEMTEST_END         0x00f00000      /* 1 ... 15 MB in DRAM */
272
273 #define CFG_LOAD_ADDR           0x100000        /* default load address */
274
275 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
276
277 #define CFG_CACHELINE_SIZE      32      /* For MPC5xxx CPUs */
278 #if defined(CONFIG_CMD_KGDB)
279 #  define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
280 #endif
281
282 /*
283  * Various low-level settings
284  */
285 #define CFG_HID0_INIT           HID0_ICE | HID0_ICFI
286 #define CFG_HID0_FINAL          HID0_ICE
287
288 #define CFG_BOOTCS_START        CFG_FLASH_BASE
289 #define CFG_BOOTCS_SIZE         CFG_FLASH_SIZE
290 #define CFG_BOOTCS_CFG          0x00047801
291 #define CFG_CS0_START           CFG_FLASH_BASE
292 #define CFG_CS0_SIZE            CFG_FLASH_SIZE
293
294 #define CFG_CS_BURST            0x00000000
295 #define CFG_CS_DEADCYCLE        0x33333333
296
297 #define CFG_RESET_ADDRESS       0xff000000
298
299 /*
300  * IDE/ATA (supports IDE harddisk)
301  */
302 #undef CONFIG_IDE_8xx_PCCARD            /* Don't use IDE with PC Card Adapter */
303 #undef CONFIG_IDE_8xx_DIRECT            /* Direct IDE not supported */
304 #undef CONFIG_IDE_LED                   /* LED for ide not supported */
305
306 #define CONFIG_IDE_RESET                /* reset for ide supported */
307 #define CONFIG_IDE_PREINIT
308
309 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus */
310 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus */
311
312 #define CFG_ATA_IDE0_OFFSET     0x0000
313
314 #define CFG_ATA_BASE_ADDR       MPC5XXX_ATA
315
316 #define CFG_ATA_DATA_OFFSET     (0x0060)        /* data I/O offset */
317
318 #define CFG_ATA_REG_OFFSET      (CFG_ATA_DATA_OFFSET)   /* normal register accesses offset */
319
320 #define CFG_ATA_ALT_OFFSET      (0x005C)        /* alternate registers offset */
321
322 #define CFG_ATA_STRIDE          4               /* Interval between registers */
323
324 /*
325  * Status LED
326  */
327 #define  CONFIG_STATUS_LED              /* Status LED enabled */
328 #define  CONFIG_BOARD_SPECIFIC_LED      /* version has board specific leds */
329
330 #define CFG_LED_BASE    MPC5XXX_GPT7_ENABLE     /* Timer 7 GPIO */
331 #ifndef __ASSEMBLY__
332 typedef unsigned int led_id_t;
333
334 #define __led_toggle(_msk) \
335         do { \
336                 *((volatile long *) (CFG_LED_BASE)) ^= (_msk); \
337         } while(0)
338
339 #define __led_set(_msk, _st) \
340         do { \
341                 if ((_st)) \
342                         *((volatile long *) (CFG_LED_BASE)) &= ~(_msk); \
343                 else \
344                         *((volatile long *) (CFG_LED_BASE)) |= (_msk); \
345         } while(0)
346
347 #define __led_init(_msk, st) \
348         do { \
349                 *((volatile long *) (CFG_LED_BASE)) |= 0x34; \
350         } while(0)
351 #endif /* __ASSEMBLY__ */
352
353 #endif /* __CONFIG_H */