]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - include/configs/walnut.h
Merging Stelian Pop AT91 patches
[karo-tx-uboot.git] / include / configs / walnut.h
1 /*
2  * (C) Copyright 2000-2005
3  * Stefan Roese, DENX Software Engineering, sr@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405GP            1       /* This is a PPC405 CPU         */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_WALNUT           1       /* ...on a WALNUT board         */
39                                         /* ...and on a SYCAMORE board   */
40
41 #define CONFIG_BOARD_EARLY_INIT_F 1     /* Call board_early_init_f      */
42
43 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
44
45 #define CONFIG_PREBOOT  "echo;" \
46         "echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;" \
47         "echo"
48
49 #undef  CONFIG_BOOTARGS
50
51 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
52         "netdev=eth0\0"                                                 \
53         "hostname=walnut\0"                                             \
54         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
55                 "nfsroot=${serverip}:${rootpath}\0"                     \
56         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
57         "addip=setenv bootargs ${bootargs} "                            \
58                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
59                 ":${hostname}:${netdev}:off panic=1\0"                  \
60         "addtty=setenv bootargs ${bootargs} console=ttyS0,${baudrate}\0"\
61         "flash_nfs=run nfsargs addip addtty;"                           \
62                 "bootm ${kernel_addr}\0"                                \
63         "flash_self=run ramargs addip addtty;"                          \
64                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
65         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip addtty;"     \
66                 "bootm\0"                                               \
67         "rootpath=/opt/eldk/ppc_4xx\0"                                  \
68         "bootfile=/tftpboot/walnut/uImage\0"                            \
69         "kernel_addr=fff80000\0"                                        \
70         "ramdisk_addr=fff80000\0"                                       \
71         "initrd_high=30000000\0"                                        \
72         "load=tftp 100000 /tftpboot/walnut/u-boot.bin\0"                \
73         "update=protect off fffc0000 ffffffff;era fffc0000 ffffffff;"   \
74                 "cp.b 100000 fffc0000 40000;"                           \
75                 "setenv filesize;saveenv\0"                             \
76         "upd=run load update\0"                                         \
77         ""
78 #define CONFIG_BOOTCOMMAND      "run net_nfs"
79
80 #if 0
81 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
82 #else
83 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
84 #endif
85
86 #define CONFIG_BAUDRATE         115200
87
88 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
89 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
90
91 #define CONFIG_MII              1       /* MII PHY management           */
92 #define CONFIG_PHY_ADDR         1       /* PHY address                  */
93
94 #define CFG_RX_ETH_BUFFER       16      /* use 16 rx buffer on 405 emac */
95 #define CONFIG_HAS_ETH0         1
96
97 #define CONFIG_NETCONSOLE               /* include NetConsole support   */
98 #define CONFIG_NET_MULTI                /* needed for NetConsole        */
99
100 #define CONFIG_RTC_DS174x       1       /* use DS1743 RTC in Walnut     */
101
102
103 /*
104  * BOOTP options
105  */
106 #define CONFIG_BOOTP_BOOTFILESIZE
107 #define CONFIG_BOOTP_BOOTPATH
108 #define CONFIG_BOOTP_GATEWAY
109 #define CONFIG_BOOTP_HOSTNAME
110
111
112 /*
113  * Command line configuration.
114  */
115 #include <config_cmd_default.h>
116
117 #define CONFIG_CMD_ASKENV
118 #define CONFIG_CMD_DATE
119 #define CONFIG_CMD_DHCP
120 #define CONFIG_CMD_DIAG
121 #define CONFIG_CMD_EEPROM
122 #define CONFIG_CMD_ELF
123 #define CONFIG_CMD_I2C
124 #define CONFIG_CMD_IRQ
125 #define CONFIG_CMD_MII
126 #define CONFIG_CMD_NET
127 #define CONFIG_CMD_NFS
128 #define CONFIG_CMD_PCI
129 #define CONFIG_CMD_PING
130 #define CONFIG_CMD_REGINFO
131 #define CONFIG_CMD_SDRAM
132 #define CONFIG_CMD_SNTP
133
134
135 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
136
137 #define CONFIG_SPD_EEPROM      1       /* use SPD EEPROM for setup    */
138
139 /*
140  * Miscellaneous configurable options
141  */
142 #define CFG_LONGHELP                    /* undef to save memory         */
143 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
144 #if defined(CONFIG_CMD_KGDB)
145 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
146 #else
147 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
148 #endif
149 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
150 #define CFG_MAXARGS     16              /* max number of command args   */
151 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
152
153 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
154 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
155
156 /*
157  * If CFG_EXT_SERIAL_CLOCK, then the UART divisor is 1.
158  * If CFG_405_UART_ERRATA_59, then UART divisor is 31.
159  * Otherwise, UART divisor is determined by CPU Clock and CFG_BASE_BAUD value.
160  * The Linux BASE_BAUD define should match this configuration.
161  *    baseBaud = cpuClock/(uartDivisor*16)
162  * If CFG_405_UART_ERRATA_59 and 200MHz CPU clock,
163  * set Linux BASE_BAUD to 403200.
164  */
165 #undef  CONFIG_SERIAL_SOFTWARE_FIFO
166 #undef  CFG_EXT_SERIAL_CLOCK           /* external serial clock */
167 #undef  CFG_405_UART_ERRATA_59         /* 405GP/CR Rev. D silicon */
168 #define CFG_BASE_BAUD       691200
169
170 /* The following table includes the supported baudrates */
171 #define CFG_BAUDRATE_TABLE  \
172     {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200, 230400}
173
174 #define CFG_LOAD_ADDR           0x100000        /* default load address */
175 #define CFG_EXTBDINFO           1       /* To use extended board_into (bd_t) */
176
177 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
178
179 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
180 #define CONFIG_LOOPW            1       /* enable loopw command         */
181 #define CONFIG_MX_CYCLIC        1       /* enable mdc/mwc commands      */
182 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
183 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
184
185 /*-----------------------------------------------------------------------
186  * I2C stuff
187  *-----------------------------------------------------------------------
188  */
189 #define CONFIG_HARD_I2C         1       /* I2C with hardware support    */
190 #undef  CONFIG_SOFT_I2C                 /* I2C bit-banged               */
191 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address  */
192 #define CFG_I2C_SLAVE           0x7F
193
194 #define CFG_I2C_MULTI_EEPROMS
195 #define CFG_I2C_EEPROM_ADDR     (0xa8>>1)
196 #define CFG_I2C_EEPROM_ADDR_LEN 1
197 #define CFG_EEPROM_PAGE_WRITE_ENABLE
198 #define CFG_EEPROM_PAGE_WRITE_BITS 3
199 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS 10
200
201 /*-----------------------------------------------------------------------
202  * PCI stuff
203  *-----------------------------------------------------------------------
204  */
205 #define PCI_HOST_ADAPTER 0              /* configure ar pci adapter     */
206 #define PCI_HOST_FORCE  1               /* configure as pci host        */
207 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
208
209 #define CONFIG_PCI                      /* include pci support          */
210 #define CONFIG_PCI_HOST PCI_HOST_FORCE  /* select pci host function     */
211 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
212                                         /* resource configuration       */
213 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup  */
214
215 #define CFG_PCI_SUBSYS_VENDORID 0x10e8  /* AMCC */
216 #define CFG_PCI_SUBSYS_DEVICEID 0xcafe  /* Whatever */
217 #define CFG_PCI_PTM1LA  0x00000000      /* point to sdram               */
218 #define CFG_PCI_PTM1MS  0x80000001      /* 2GB, enable hard-wired to 1  */
219 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
220 #define CFG_PCI_PTM2LA  0x00000000      /* disabled                     */
221 #define CFG_PCI_PTM2MS  0x00000000      /* disabled                     */
222 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
223
224 /*-----------------------------------------------------------------------
225  * Start addresses for the final memory configuration
226  * (Set up by the startup code)
227  * Please note that CFG_SDRAM_BASE _must_ start at 0
228  */
229 #define CFG_SDRAM_BASE          0x00000000
230 #define CFG_FLASH_BASE          0xFFF80000
231 #define CFG_MONITOR_LEN         (256 * 1024)    /* Reserve 256 kB for Monitor   */
232 #define CFG_MALLOC_LEN          (128 * 1024)    /* Reserve 128 kB for malloc()  */
233 #define CFG_MONITOR_BASE        (-CFG_MONITOR_LEN)
234
235 /*
236  * Define here the location of the environment variables (FLASH or NVRAM).
237  * Note: DENX encourages to use redundant environment in FLASH. NVRAM is only
238  *       supported for backward compatibility.
239  */
240 #if 1
241 #define CFG_ENV_IS_IN_FLASH     1       /* use FLASH for environment vars       */
242 #else
243 #define CFG_ENV_IS_IN_NVRAM     1       /* use NVRAM for environment vars       */
244 #endif
245
246 /*
247  * For booting Linux, the board info and command line data
248  * have to be in the first 8 MB of memory, since this is
249  * the maximum mapped by the Linux kernel during initialization.
250  */
251 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
252
253 /*-----------------------------------------------------------------------
254  * FLASH organization
255  */
256 #define FLASH_BASE0_PRELIM      CFG_FLASH_BASE  /* FLASH bank #0                */
257 #define FLASH_BASE1_PRELIM      0               /* FLASH bank #1                */
258
259 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
260 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
261
262 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
263 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
264
265 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
266
267 #define CFG_FLASH_ADDR0         0x5555
268 #define CFG_FLASH_ADDR1         0x2aaa
269 #define CFG_FLASH_WORD_SIZE     unsigned char
270
271 #ifdef CFG_ENV_IS_IN_FLASH
272 #define CFG_ENV_SECT_SIZE       0x10000         /* size of one complete sector  */
273 #define CFG_ENV_ADDR            (CFG_MONITOR_BASE-CFG_ENV_SECT_SIZE)
274 #define CFG_ENV_SIZE            0x4000  /* Total Size of Environment Sector     */
275
276 /* Address and size of Redundant Environment Sector     */
277 #define CFG_ENV_ADDR_REDUND     (CFG_ENV_ADDR-CFG_ENV_SECT_SIZE)
278 #define CFG_ENV_SIZE_REDUND     (CFG_ENV_SIZE)
279 #endif /* CFG_ENV_IS_IN_FLASH */
280
281 /*-----------------------------------------------------------------------
282  * NVRAM organization
283  */
284 #define CFG_NVRAM_BASE_ADDR     0xf0000000      /* NVRAM base address   */
285 #define CFG_NVRAM_SIZE          0x1ff8          /* NVRAM size   */
286
287 #ifdef CFG_ENV_IS_IN_NVRAM
288 #define CFG_ENV_SIZE            0x1000          /* Size of Environment vars     */
289 #define CFG_ENV_ADDR            \
290         (CFG_NVRAM_BASE_ADDR+CFG_NVRAM_SIZE-CFG_ENV_SIZE)       /* Env  */
291 #endif
292
293 /*-----------------------------------------------------------------------
294  * External Bus Controller (EBC) Setup
295  */
296
297 /* Memory Bank 0 (Flash Bank 0) initialization                                  */
298 #define CFG_EBC_PB0AP           0x9B015480
299 #define CFG_EBC_PB0CR           0xFFF18000  /* BAS=0xFFF,BS=1MB,BU=R/W,BW=8bit  */
300
301 #define CFG_EBC_PB1AP           0x02815480
302 #define CFG_EBC_PB1CR           0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
303
304 #define CFG_EBC_PB2AP           0x04815A80
305 #define CFG_EBC_PB2CR           0xF0118000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=8bit  */
306
307 #define CFG_EBC_PB3AP           0x01815280
308 #define CFG_EBC_PB3CR           0xF0218000  /* BAS=0xF02,BS=1MB,BU=R/W,BW=8bit  */
309
310 #define CFG_EBC_PB7AP           0x01815280
311 #define CFG_EBC_PB7CR           0xF0318000  /* BAS=0xF03,BS=1MB,BU=R/W,BW=8bit  */
312
313 /*-----------------------------------------------------------------------
314  * External peripheral base address
315  *-----------------------------------------------------------------------
316  */
317 #define CFG_KEY_REG_BASE_ADDR   0xF0100000
318 #define CFG_IR_REG_BASE_ADDR    0xF0200000
319 #define CFG_FPGA_REG_BASE_ADDR  0xF0300000
320
321 /*-----------------------------------------------------------------------
322  * Definitions for initial stack pointer and data area
323  */
324 #define CFG_INIT_DCACHE_CS      4       /* use cs # 4 for data cache memory    */
325
326 #define CFG_INIT_RAM_ADDR       0x40000000  /* inside of SDRAM                     */
327 #define CFG_INIT_RAM_END        0x2000  /* End of used area in RAM             */
328 #define CFG_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
329 #define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
330 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
331
332 /*-----------------------------------------------------------------------
333  * Definitions for Serial Presence Detect EEPROM address
334  * (to get SDRAM settings)
335  */
336 #define SPD_EEPROM_ADDRESS      0x50
337
338 /*
339  * Internal Definitions
340  *
341  * Boot Flags
342  */
343 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
344 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
345
346 #if defined(CONFIG_CMD_KGDB)
347 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
348 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
349 #endif
350
351 /* pass open firmware flat tree */
352 #define CONFIG_OF_LIBFDT        1
353 #define CONFIG_OF_BOARD_SETUP   1
354
355 #endif  /* __CONFIG_H */