]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/cpu/armv7/mx5/lowlevel_init.S
Merge branch 'master' of git://git.denx.de/u-boot-arm
[karo-tx-uboot.git] / arch / arm / cpu / armv7 / mx5 / lowlevel_init.S
1 /*
2  * Copyright (C) 2007, Guennadi Liakhovetski <lg@denx.de>
3  *
4  * (C) Copyright 2009 Freescale Semiconductor, Inc.
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; either version 2 of
9  * the License, or (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
19  * MA 02111-1307 USA
20  */
21
22 #include <config.h>
23 #include <asm/arch/imx-regs.h>
24 #include <generated/asm-offsets.h>
25
26 /*
27  * L2CC Cache setup/invalidation/disable
28  */
29 .macro init_l2cc
30         /* explicitly disable L2 cache */
31         mrc 15, 0, r0, c1, c0, 1
32         bic r0, r0, #0x2
33         mcr 15, 0, r0, c1, c0, 1
34
35         /* reconfigure L2 cache aux control reg */
36         mov r0, #0xC0                   /* tag RAM */
37         add r0, r0, #0x4                /* data RAM */
38         orr r0, r0, #(1 << 24)          /* disable write allocate delay */
39         orr r0, r0, #(1 << 23)          /* disable write allocate combine */
40         orr r0, r0, #(1 << 22)          /* disable write allocate */
41
42 #if defined(CONFIG_MX51)
43         ldr r1, =0x0
44         ldr r3, [r1, #ROM_SI_REV]
45         cmp r3, #0x10
46
47         /* disable write combine for TO 2 and lower revs */
48         orrls r0, r0, #(1 << 25)
49 #endif
50
51         mcr 15, 1, r0, c9, c0, 2
52 .endm /* init_l2cc */
53
54 /* AIPS setup - Only setup MPROTx registers.
55  * The PACR default values are good.*/
56 .macro init_aips
57         /*
58          * Set all MPROTx to be non-bufferable, trusted for R/W,
59          * not forced to user-mode.
60          */
61         ldr r0, =AIPS1_BASE_ADDR
62         ldr r1, =0x77777777
63         str r1, [r0, #0x0]
64         str r1, [r0, #0x4]
65         ldr r0, =AIPS2_BASE_ADDR
66         str r1, [r0, #0x0]
67         str r1, [r0, #0x4]
68         /*
69          * Clear the on and off peripheral modules Supervisor Protect bit
70          * for SDMA to access them. Did not change the AIPS control registers
71          * (offset 0x20) access type
72          */
73 .endm /* init_aips */
74
75 /* M4IF setup */
76 .macro init_m4if
77 #ifdef CONFIG_MX51
78         /* VPU and IPU given higher priority (0x4)
79          * IPU accesses with ID=0x1 given highest priority (=0xA)
80          */
81         ldr r0, =M4IF_BASE_ADDR
82
83         ldr r1, =0x00000203
84         str r1, [r0, #0x40]
85
86         ldr r1, =0x0
87         str r1, [r0, #0x44]
88
89         ldr r1, =0x00120125
90         str r1, [r0, #0x9C]
91
92         ldr r1, =0x001901A3
93         str r1, [r0, #0x48]
94
95 #endif
96 .endm /* init_m4if */
97
98 .macro setup_pll pll, freq
99         ldr r0, =\pll
100         ldr r1, =0x00001232
101         str r1, [r0, #PLL_DP_CTL] /* Set DPLL ON (set UPEN bit): BRMO=1 */
102         mov r1, #0x2
103         str r1, [r0, #PLL_DP_CONFIG] /* Enable auto-restart AREN bit */
104
105         ldr r1, W_DP_OP_\freq
106         str r1, [r0, #PLL_DP_OP]
107         str r1, [r0, #PLL_DP_HFS_OP]
108
109         ldr r1, W_DP_MFD_\freq
110         str r1, [r0, #PLL_DP_MFD]
111         str r1, [r0, #PLL_DP_HFS_MFD]
112
113         ldr r1,  W_DP_MFN_\freq
114         str r1, [r0, #PLL_DP_MFN]
115         str r1, [r0, #PLL_DP_HFS_MFN]
116
117         ldr r1, =0x00001232
118         str r1, [r0, #PLL_DP_CTL]
119 1:      ldr r1, [r0, #PLL_DP_CTL]
120         ands r1, r1, #0x1
121         beq 1b
122 .endm
123
124 .macro setup_pll_errata pll, freq
125         ldr r2, =\pll
126         mov r1, #0x0
127         str r1, [r2, #PLL_DP_CONFIG] /* Disable auto-restart AREN bit */
128         ldr r1, =0x00001236
129         str r1, [r2, #PLL_DP_CTL]    /* Restart PLL with PLM=1 */
130 1:      ldr r1, [r2, #PLL_DP_CTL]    /* Wait for lock */
131         ands r1, r1, #0x1
132         beq 1b
133
134         ldr r5, \freq
135         str r5, [r2, #PLL_DP_MFN]    /* Modify MFN value */
136         str r5, [r2, #PLL_DP_HFS_MFN]
137
138         mov r1, #0x1
139         str r1, [r2, #PLL_DP_CONFIG] /* Reload MFN value */
140
141 2:      ldr r1, [r2, #PLL_DP_CONFIG]
142         tst r1, #1
143         bne 2b
144
145         ldr r1, =100                 /* Wait at least 4 us */
146 3:      subs r1, r1, #1
147         bge 3b
148
149         mov r1, #0x2
150         str r1, [r2, #PLL_DP_CONFIG] /* Enable auto-restart AREN bit */
151 .endm
152
153 .macro init_clock
154         ldr r0, =CCM_BASE_ADDR
155
156 #if defined(CONFIG_MX51)
157         /* Gate of clocks to the peripherals first */
158         ldr r1, =0x3FFFFFFF
159         str r1, [r0, #CLKCTL_CCGR0]
160         ldr r1, =0x0
161         str r1, [r0, #CLKCTL_CCGR1]
162         str r1, [r0, #CLKCTL_CCGR2]
163         str r1, [r0, #CLKCTL_CCGR3]
164
165         ldr r1, =0x00030000
166         str r1, [r0, #CLKCTL_CCGR4]
167         ldr r1, =0x00FFF030
168         str r1, [r0, #CLKCTL_CCGR5]
169         ldr r1, =0x00000300
170         str r1, [r0, #CLKCTL_CCGR6]
171
172         /* Disable IPU and HSC dividers */
173         mov r1, #0x60000
174         str r1, [r0, #CLKCTL_CCDR]
175
176         /* Make sure to switch the DDR away from PLL 1 */
177         ldr r1, =0x19239145
178         str r1, [r0, #CLKCTL_CBCDR]
179         /* make sure divider effective */
180 1:      ldr r1, [r0, #CLKCTL_CDHIPR]
181         cmp r1, #0x0
182         bne 1b
183 #else
184         ldr r1, =0x3FFFFFFF
185         str r1, [r0, #CLKCTL_CCGR0]
186         ldr r1, =0x0
187         str r1, [r0, #CLKCTL_CCGR1]
188         str r1, [r0, #CLKCTL_CCGR2]
189         str r1, [r0, #CLKCTL_CCGR3]
190         str r1, [r0, #CLKCTL_CCGR7]
191
192         ldr r1, =0x00030000
193         str r1, [r0, #CLKCTL_CCGR4]
194         ldr r1, =0x00FFF030
195         str r1, [r0, #CLKCTL_CCGR5]
196         ldr r1, =0x0F00030F
197         str r1, [r0, #CLKCTL_CCGR6]
198 #endif
199
200         /* Switch ARM to step clock */
201         mov r1, #0x4
202         str r1, [r0, #CLKCTL_CCSR]
203
204 #if defined(CONFIG_MX51_PLL_ERRATA)
205         setup_pll PLL1_BASE_ADDR, 864
206         setup_pll_errata PLL1_BASE_ADDR, W_DP_MFN_800_DIT
207 #else
208         setup_pll PLL1_BASE_ADDR, 800
209 #endif
210
211 #if defined(CONFIG_MX51)
212         setup_pll PLL3_BASE_ADDR, 665
213
214         /* Switch peripheral to PLL 3 */
215         ldr r0, =CCM_BASE_ADDR
216         ldr r1, =0x000010C0
217         orr r1,r1,#CONFIG_SYS_DDR_CLKSEL
218         str r1, [r0, #CLKCTL_CBCMR]
219         ldr r1, =0x13239145
220         str r1, [r0, #CLKCTL_CBCDR]
221         setup_pll PLL2_BASE_ADDR, 665
222
223         /* Switch peripheral to PLL2 */
224         ldr r0, =CCM_BASE_ADDR
225         ldr r1, =0x19239145
226         str r1, [r0, #CLKCTL_CBCDR]
227         ldr r1, =0x000020C0
228         orr r1,r1,#CONFIG_SYS_DDR_CLKSEL
229         str r1, [r0, #CLKCTL_CBCMR]
230 #endif
231         setup_pll PLL3_BASE_ADDR, 216
232
233         /* Set the platform clock dividers */
234         ldr r0, =ARM_BASE_ADDR
235         ldr r1, =0x00000725
236         str r1, [r0, #0x14]
237
238         ldr r0, =CCM_BASE_ADDR
239
240 #if defined(CONFIG_MX51)
241         /* Run 3.0 at Full speed, for other TO's wait till we increase VDDGP */
242         ldr r1, =0x0
243         ldr r3, [r1, #ROM_SI_REV]
244         cmp r3, #0x10
245         movls r1, #0x1
246         movhi r1, #0
247 #else
248         mov r1, #0
249
250 #endif
251         str r1, [r0, #CLKCTL_CACRR]
252         /* Switch ARM back to PLL 1 */
253         mov r1, #0
254         str r1, [r0, #CLKCTL_CCSR]
255
256 #if defined(CONFIG_MX51)
257         /* setup the rest */
258         /* Use lp_apm (24MHz) source for perclk */
259         ldr r1, =0x000020C2
260         orr r1,r1,#CONFIG_SYS_DDR_CLKSEL
261         str r1, [r0, #CLKCTL_CBCMR]
262         /* ddr clock from PLL 1, all perclk dividers are 1 since using 24MHz */
263         ldr r1, =CONFIG_SYS_CLKTL_CBCDR
264         str r1, [r0, #CLKCTL_CBCDR]
265 #endif
266
267         /* Restore the default values in the Gate registers */
268         ldr r1, =0xFFFFFFFF
269         str r1, [r0, #CLKCTL_CCGR0]
270         str r1, [r0, #CLKCTL_CCGR1]
271         str r1, [r0, #CLKCTL_CCGR2]
272         str r1, [r0, #CLKCTL_CCGR3]
273         str r1, [r0, #CLKCTL_CCGR4]
274         str r1, [r0, #CLKCTL_CCGR5]
275         str r1, [r0, #CLKCTL_CCGR6]
276 #if defined(CONFIG_MX53)
277         str r1, [r0, #CLKCTL_CCGR7]
278 #endif
279
280 #if defined(CONFIG_MX51)
281         /* Use PLL 2 for UART's, get 66.5MHz from it */
282         ldr r1, =0xA5A2A020
283         str r1, [r0, #CLKCTL_CSCMR1]
284         ldr r1, =0x00C30321
285         str r1, [r0, #CLKCTL_CSCDR1]
286 #elif defined(CONFIG_MX53)
287         ldr r1, [r0, #CLKCTL_CSCDR1]
288         orr r1, r1, #0x3f
289         eor r1, r1, #0x3f
290         orr r1, r1, #0x21
291         str r1, [r0, #CLKCTL_CSCDR1]
292 #endif
293         /* make sure divider effective */
294 1:      ldr r1, [r0, #CLKCTL_CDHIPR]
295         cmp r1, #0x0
296         bne 1b
297
298         mov r1, #0x0
299         str r1, [r0, #CLKCTL_CCDR]
300
301         /* for cko - for ARM div by 8 */
302         mov r1, #0x000A0000
303         add r1, r1, #0x00000F0
304         str r1, [r0, #CLKCTL_CCOSR]
305 .endm
306
307 .macro setup_wdog
308         ldr r0, =WDOG1_BASE_ADDR
309         mov r1, #0x30
310         strh r1, [r0]
311 .endm
312
313 .section ".text.init", "x"
314
315 .globl lowlevel_init
316 lowlevel_init:
317 #if defined(CONFIG_MX51)
318         ldr r0, =GPIO1_BASE_ADDR
319         ldr r1, [r0, #0x0]
320         orr r1, r1, #(1 << 23)
321         str r1, [r0, #0x0]
322         ldr r1, [r0, #0x4]
323         orr r1, r1, #(1 << 23)
324         str r1, [r0, #0x4]
325 #endif
326
327         init_l2cc
328
329         init_aips
330
331         init_m4if
332
333         init_clock
334
335         /* r12 saved upper lr*/
336         mov pc,lr
337
338 /* Board level setting value */
339 W_DP_OP_864:              .word DP_OP_864
340 W_DP_MFD_864:             .word DP_MFD_864
341 W_DP_MFN_864:             .word DP_MFN_864
342 W_DP_MFN_800_DIT:         .word DP_MFN_800_DIT
343 W_DP_OP_800:              .word DP_OP_800
344 W_DP_MFD_800:             .word DP_MFD_800
345 W_DP_MFN_800:             .word DP_MFN_800
346 W_DP_OP_665:              .word DP_OP_665
347 W_DP_MFD_665:             .word DP_MFD_665
348 W_DP_MFN_665:             .word DP_MFN_665
349 W_DP_OP_216:              .word DP_OP_216
350 W_DP_MFD_216:             .word DP_MFD_216
351 W_DP_MFN_216:             .word DP_MFN_216