]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - arch/arm/cpu/armv7/uniphier/ph1-pro4/umc_init.c
Merge branch 'u-boot-marvell/master' into 'u-boot-arm/master'
[karo-tx-uboot.git] / arch / arm / cpu / armv7 / uniphier / ph1-pro4 / umc_init.c
1 /*
2  * Copyright (C) 2011-2014 Panasonic Corporation
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #include <common.h>
8 #include <asm/io.h>
9 #include <asm/arch/umc-regs.h>
10
11 static inline void umc_start_ssif(void __iomem *ssif_base)
12 {
13         writel(0x00000001, ssif_base + 0x0000b004);
14         writel(0xffffffff, ssif_base + 0x0000c004);
15         writel(0x07ffffff, ssif_base + 0x0000c008);
16         writel(0x00000001, ssif_base + 0x0000b000);
17         writel(0x00000001, ssif_base + 0x0000c000);
18
19         writel(0x03010100, ssif_base + UMC_HDMCHSEL);
20         writel(0x03010101, ssif_base + UMC_MDMCHSEL);
21         writel(0x03010100, ssif_base + UMC_DVCCHSEL);
22         writel(0x03010100, ssif_base + UMC_DMDCHSEL);
23
24         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_FETCH);
25         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_COMQUE0);
26         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_COMWC0);
27         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_COMRC0);
28         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_COMQUE1);
29         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_COMWC1);
30         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_COMRC1);
31         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_WC);
32         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_RC);
33         writel(0x00000000, ssif_base + UMC_CLKEN_SSIF_DST);
34         writel(0x00000000, ssif_base + 0x0000c044);             /* DCGIV_SSIF_REG */
35
36         writel(0x00000001, ssif_base + UMC_CPURST);
37         writel(0x00000001, ssif_base + UMC_IDSRST);
38         writel(0x00000001, ssif_base + UMC_IXMRST);
39         writel(0x00000001, ssif_base + UMC_HDMRST);
40         writel(0x00000001, ssif_base + UMC_MDMRST);
41         writel(0x00000001, ssif_base + UMC_HDDRST);
42         writel(0x00000001, ssif_base + UMC_MDDRST);
43         writel(0x00000001, ssif_base + UMC_SIORST);
44         writel(0x00000001, ssif_base + UMC_GIORST);
45         writel(0x00000001, ssif_base + UMC_HD2RST);
46         writel(0x00000001, ssif_base + UMC_VIORST);
47         writel(0x00000001, ssif_base + UMC_DVCRST);
48         writel(0x00000001, ssif_base + UMC_RGLRST);
49         writel(0x00000001, ssif_base + UMC_VPERST);
50         writel(0x00000001, ssif_base + UMC_AIORST);
51         writel(0x00000001, ssif_base + UMC_DMDRST);
52 }
53
54 void umc_dramcont_init(void __iomem *dramcont, void __iomem *ca_base,
55                        int size, int freq)
56 {
57         writel(0x66bb0f17, dramcont + UMC_CMDCTLA);
58         writel(0x18c6aa44, dramcont + UMC_CMDCTLB);
59         writel(0x5101387f, dramcont + UMC_INITCTLA);
60         writel(0x43030d3f, dramcont + UMC_INITCTLB);
61         writel(0x00ff00ff, dramcont + UMC_INITCTLC);
62         writel(0x00000d71, dramcont + UMC_DRMMR0);
63         writel(0x00000006, dramcont + UMC_DRMMR1);
64         writel(0x00000298, dramcont + UMC_DRMMR2);
65         writel(0x00000000, dramcont + UMC_DRMMR3);
66         writel(0x003f0617, dramcont + UMC_SPCCTLA);
67         writel(0x00ff0008, dramcont + UMC_SPCCTLB);
68         writel(0x000c00ae, dramcont + UMC_RDATACTL_D0);
69         writel(0x000c00ae, dramcont + UMC_RDATACTL_D1);
70         writel(0x04060802, dramcont + UMC_WDATACTL_D0);
71         writel(0x04060802, dramcont + UMC_WDATACTL_D1);
72         writel(0x04a02000, dramcont + UMC_DATASET);
73         writel(0x00000000, ca_base + 0x2300);
74         writel(0x00400020, dramcont + UMC_DCCGCTL);
75         writel(0x0000000f, dramcont + 0x7000);
76         writel(0x0000000f, dramcont + 0x8000);
77         writel(0x000000c3, dramcont + 0x8004);
78         writel(0x00000071, dramcont + 0x8008);
79         writel(0x00000004, dramcont + UMC_FLOWCTLG);
80         writel(0x00000000, dramcont + 0x0060);
81         writel(0x80000201, ca_base + 0xc20);
82         writel(0x0801e01e, dramcont + UMC_FLOWCTLA);
83         writel(0x00200000, dramcont + UMC_FLOWCTLB);
84         writel(0x00004444, dramcont + UMC_FLOWCTLC);
85         writel(0x200a0a00, dramcont + UMC_SPCSETB);
86         writel(0x00010000, dramcont + UMC_SPCSETD);
87         writel(0x80000020, dramcont + UMC_DFICUPDCTLA);
88 }
89
90 static inline int umc_init_sub(int freq, int size_ch0, int size_ch1)
91 {
92         void __iomem *ssif_base = (void __iomem *)UMC_SSIF_BASE;
93         void __iomem *ca_base0 = (void __iomem *)UMC_CA_BASE(0);
94         void __iomem *ca_base1 = (void __iomem *)UMC_CA_BASE(1);
95         void __iomem *dramcont0 = (void __iomem *)UMC_DRAMCONT_BASE(0);
96         void __iomem *dramcont1 = (void __iomem *)UMC_DRAMCONT_BASE(1);
97
98         umc_dram_init_start(dramcont0);
99         umc_dram_init_start(dramcont1);
100         umc_dram_init_poll(dramcont0);
101         umc_dram_init_poll(dramcont1);
102
103         writel(0x00000101, dramcont0 + UMC_DIOCTLA);
104
105         writel(0x00000103, dramcont0 + UMC_DIOCTLA);
106
107         writel(0x00000101, dramcont1 + UMC_DIOCTLA);
108
109         writel(0x00000103, dramcont1 + UMC_DIOCTLA);
110
111         umc_dramcont_init(dramcont0, ca_base0, size_ch0, freq);
112         umc_dramcont_init(dramcont1, ca_base1, size_ch1, freq);
113
114         umc_start_ssif(ssif_base);
115
116         return 0;
117 }
118
119 int umc_init(void)
120 {
121         return umc_init_sub(CONFIG_DDR_FREQ, CONFIG_SDRAM0_SIZE / 0x08000000,
122                                         CONFIG_SDRAM1_SIZE / 0x08000000);
123 }
124
125 #if CONFIG_DDR_FREQ != 1600
126 #error Unsupported DDR frequency.
127 #endif
128
129 #if ((CONFIG_SDRAM0_SIZE == 0x20000000 && CONFIG_DDR_NUM_CH0 == 2) || \
130      (CONFIG_SDRAM0_SIZE == 0x10000000 && CONFIG_DDR_NUM_CH0 == 1)) && \
131     ((CONFIG_SDRAM1_SIZE == 0x20000000 && CONFIG_DDR_NUM_CH1 == 2) || \
132      (CONFIG_SDRAM1_SIZE == 0x10000000 && CONFIG_DDR_NUM_CH1 == 1))
133 /* OK */
134 #else
135  #error Unsupported DDR configuration.
136 #endif