]> git.kernelconcepts.de Git - karo-tx-uboot.git/blob - drivers/qe/uccf.h
imported Ka-Ro specific additions to U-Boot 2009.08 for TX28
[karo-tx-uboot.git] / drivers / qe / uccf.h
1 /*
2  * Copyright (C) 2006 Freescale Semiconductor, Inc.
3  *
4  * Dave Liu <daveliu@freescale.com>
5  * based on source code of Shlomi Gridish
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  */
22
23 #ifndef __UCCF_H__
24 #define __UCCF_H__
25
26 #include "common.h"
27 #include "qe.h"
28
29 /* Fast or Giga ethernet
30 */
31 typedef enum enet_type {
32         FAST_ETH,
33         GIGA_ETH,
34 } enet_type_e;
35
36 /* General UCC Extended Mode Register
37 */
38 #define UCC_GUEMR_MODE_MASK_RX          0x02
39 #define UCC_GUEMR_MODE_MASK_TX          0x01
40 #define UCC_GUEMR_MODE_FAST_RX          0x02
41 #define UCC_GUEMR_MODE_FAST_TX          0x01
42 #define UCC_GUEMR_MODE_SLOW_RX          0x00
43 #define UCC_GUEMR_MODE_SLOW_TX          0x00
44 #define UCC_GUEMR_SET_RESERVED3         0x10 /* Bit 3 must be set 1 */
45
46 /* General UCC FAST Mode Register
47 */
48 #define UCC_FAST_GUMR_TCI               0x20000000
49 #define UCC_FAST_GUMR_TRX               0x10000000
50 #define UCC_FAST_GUMR_TTX               0x08000000
51 #define UCC_FAST_GUMR_CDP               0x04000000
52 #define UCC_FAST_GUMR_CTSP              0x02000000
53 #define UCC_FAST_GUMR_CDS               0x01000000
54 #define UCC_FAST_GUMR_CTSS              0x00800000
55 #define UCC_FAST_GUMR_TXSY              0x00020000
56 #define UCC_FAST_GUMR_RSYN              0x00010000
57 #define UCC_FAST_GUMR_RTSM              0x00002000
58 #define UCC_FAST_GUMR_REVD              0x00000400
59 #define UCC_FAST_GUMR_ENR               0x00000020
60 #define UCC_FAST_GUMR_ENT               0x00000010
61
62 /* GUMR [MODE] bit maps
63 */
64 #define UCC_FAST_GUMR_HDLC              0x00000000
65 #define UCC_FAST_GUMR_QMC               0x00000002
66 #define UCC_FAST_GUMR_UART              0x00000004
67 #define UCC_FAST_GUMR_BISYNC            0x00000008
68 #define UCC_FAST_GUMR_ATM               0x0000000a
69 #define UCC_FAST_GUMR_ETH               0x0000000c
70
71 /* Transmit On Demand (UTORD)
72 */
73 #define UCC_SLOW_TOD                    0x8000
74 #define UCC_FAST_TOD                    0x8000
75
76 /* Fast Ethernet (10/100 Mbps)
77 */
78 #define UCC_GETH_URFS_INIT              512        /* Rx virtual FIFO size */
79 #define UCC_GETH_URFET_INIT             256        /* 1/2 urfs */
80 #define UCC_GETH_URFSET_INIT            384        /* 3/4 urfs */
81 #define UCC_GETH_UTFS_INIT              512        /* Tx virtual FIFO size */
82 #define UCC_GETH_UTFET_INIT             256        /* 1/2 utfs */
83 #define UCC_GETH_UTFTT_INIT             128
84
85 /* Gigabit Ethernet (1000 Mbps)
86 */
87 #define UCC_GETH_URFS_GIGA_INIT         4096/*2048*/    /* Rx virtual FIFO size */
88 #define UCC_GETH_URFET_GIGA_INIT        2048/*1024*/    /* 1/2 urfs */
89 #define UCC_GETH_URFSET_GIGA_INIT       3072/*1536*/    /* 3/4 urfs */
90 #define UCC_GETH_UTFS_GIGA_INIT         8192/*2048*/    /* Tx virtual FIFO size */
91 #define UCC_GETH_UTFET_GIGA_INIT        4096/*1024*/    /* 1/2 utfs */
92 #define UCC_GETH_UTFTT_GIGA_INIT        0x400/*0x40*/   /*  */
93
94 /* UCC fast alignment
95 */
96 #define UCC_FAST_RX_ALIGN                       4
97 #define UCC_FAST_MRBLR_ALIGNMENT                4
98 #define UCC_FAST_VIRT_FIFO_REGS_ALIGNMENT       8
99
100 /* Sizes
101 */
102 #define UCC_FAST_RX_VIRTUAL_FIFO_SIZE_PAD       8
103
104 /* UCC fast structure.
105 */
106 typedef struct ucc_fast_info {
107         int             ucc_num;
108         qe_clock_e      rx_clock;
109         qe_clock_e      tx_clock;
110         enet_type_e     eth_type;
111 } ucc_fast_info_t;
112
113 typedef struct ucc_fast_private {
114         ucc_fast_info_t *uf_info;
115         ucc_fast_t      *uf_regs; /* a pointer to memory map of UCC regs */
116         u32             *p_ucce; /* a pointer to the event register */
117         u32             *p_uccm; /* a pointer to the mask register */
118         int             enabled_tx; /* whether UCC is enabled for Tx (ENT) */
119         int             enabled_rx; /* whether UCC is enabled for Rx (ENR) */
120         u32             ucc_fast_tx_virtual_fifo_base_offset;
121         u32             ucc_fast_rx_virtual_fifo_base_offset;
122 } ucc_fast_private_t;
123
124 void ucc_fast_transmit_on_demand(ucc_fast_private_t *uccf);
125 u32 ucc_fast_get_qe_cr_subblock(int ucc_num);
126 void ucc_fast_enable(ucc_fast_private_t *uccf, comm_dir_e mode);
127 void ucc_fast_disable(ucc_fast_private_t *uccf, comm_dir_e mode);
128 int ucc_fast_init(ucc_fast_info_t *uf_info, ucc_fast_private_t **uccf_ret);
129
130 #endif /* __UCCF_H__ */